曰本美女∴一区二区特级A级黄色大片, 国产亚洲精品美女久久久久久2025, 页岩实心砖-高密市宏伟建材有限公司, 午夜小视频在线观看欧美日韩手机在线,国产人妻奶水一区二区,国产玉足,妺妺窝人体色WWW网站孕妇,色综合天天综合网中文伊,成人在线麻豆网观看

您好,歡迎來電子發(fā)燒友網(wǎng)! ,新用戶?[免費注冊]

您的位置:電子發(fā)燒友網(wǎng)>源碼下載>數(shù)值算法/人工智能>

基于SHA-1算法的硬件設(shè)計及實現(xiàn)(FPGA實現(xiàn))

大?。?/span>0.81 MB 人氣: 2017-10-30 需要積分:0

  SHA-1(Secure Hash Algorithm)是一種非常流行的安全散列算法,為了滿足各種應(yīng)用對SHA-1算法計算速度的需要,該文圍繞Hash 函數(shù),基于本課題組的密文取情平臺,對SHA-1算法進行深入研究,面向Xilinx K7 410T FPGA 芯片設(shè)計SHA-1算法實現(xiàn)結(jié)構(gòu),完成SHA-1算法編程,進行測試和后續(xù)應(yīng)用。該算法在FPGA 上實現(xiàn),可以實現(xiàn)3.2G bit/s的吞吐率,最大時鐘頻率為95 MHZ。仿真結(jié)果表明,與其它硬件設(shè)計相比,該算法在不影響原算法的安全的基礎(chǔ)上可以獲得更高的運行速度和吞吐量。

基于SHA-1算法的硬件設(shè)計及實現(xiàn)(FPGA實現(xiàn))

非常好我支持^.^

(0) 0%

不好我反對

(0) 0%

      發(fā)表評論

      用戶評論
      評價:好評中評差評

      發(fā)表評論,獲取積分! 請遵守相關(guān)規(guī)定!

      ?