chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

走線高速信號(hào)走線的九大規(guī)則

云創(chuàng)硬見 ? 來源:云創(chuàng)硬見 ? 作者:云創(chuàng)硬見 ? 2020-02-14 11:53 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

規(guī)則一:高速信號(hào)走線屏蔽規(guī)則

如上圖所示:
在高速的PCB設(shè)計(jì)中,時(shí)鐘等關(guān)鍵的高速信號(hào)線,走需要進(jìn)行屏蔽處理,如果沒有屏蔽或只屏蔽了部分,都是會(huì)造成EMI的泄漏。
建議屏蔽線,每1000mil,打孔接地。

規(guī)則二:高速信號(hào)的走線閉環(huán)規(guī)則
由于PCB板的密度越來越高,很多PCB LAYOUT工程師在走線的過程中,很容易出現(xiàn)這種失誤,如下圖所示:

時(shí)鐘信號(hào)等高速信號(hào)網(wǎng)絡(luò),在多層的PCB走線的時(shí)候產(chǎn)生了閉環(huán)的結(jié)果,這樣的閉環(huán)結(jié)果將產(chǎn)生環(huán)形天線,增加EMI的輻射強(qiáng)度。

規(guī)則三:高速信號(hào)的走線開環(huán)規(guī)則
規(guī)則二提到高速信號(hào)的閉環(huán)會(huì)造成EMI輻射,同樣的開環(huán)同樣會(huì)造成EMI輻射,如下圖所示:

時(shí)鐘信號(hào)等高速信號(hào)網(wǎng)絡(luò),在多層的PCB走線的時(shí)候產(chǎn)生了開環(huán)的結(jié)果,這樣的開環(huán)結(jié)果將產(chǎn)生線形天線,增加EMI的輻射強(qiáng)度。在設(shè)計(jì)中我們也要避免。

規(guī)則四:高速信號(hào)的特性阻抗連續(xù)規(guī)則
高速信號(hào),在層與層之間切換的時(shí)候必須保證特性阻抗的連續(xù),否則會(huì)增加EMI的輻射,如下圖:

也就是:同層的布線的寬度必須連續(xù),不同層的走線阻抗必須連續(xù)。

規(guī)則五:高速PCB設(shè)計(jì)的布線方向規(guī)則
相鄰兩層間的走線必須遵循垂直走線的原則,否則會(huì)造成線間的串?dāng)_,增加EMI輻射,如下圖:

相鄰的布線層遵循橫平豎垂的布線方向,垂直的布線可以抑制線間的串?dāng)_。

規(guī)則六:高速PCB設(shè)計(jì)中的拓?fù)浣Y(jié)構(gòu)規(guī)則
在高速PCB設(shè)計(jì)中有兩個(gè)最為重要的內(nèi)容,就是線路板特性阻抗的控制和多負(fù)載情況下的拓?fù)浣Y(jié)構(gòu)的設(shè)計(jì)。在高速的情況下,可以說拓?fù)浣Y(jié)構(gòu)的是否合理直接決定,產(chǎn)品的成功還是失敗。

如上圖所示,就是我們經(jīng)常用到的菊花鏈?zhǔn)酵負(fù)浣Y(jié)構(gòu)。這種拓?fù)浣Y(jié)構(gòu)一般用于幾Mhz的情況下為益。高速的拓?fù)浣Y(jié)構(gòu)我們建議使用后端的星形對(duì)稱結(jié)構(gòu)。

規(guī)則七:走線長度的諧振規(guī)則

檢查信號(hào)線的長度和信號(hào)的頻率是否構(gòu)成諧振,即當(dāng)布線長度為信號(hào)波長1/4的時(shí)候的整數(shù)倍時(shí),此布線將產(chǎn)生諧振,而諧振就會(huì)輻射電磁波,產(chǎn)生干擾。

規(guī)則八:回流路徑規(guī)則

所有的高速信號(hào)必須有良好的回流路徑。近可能的保證時(shí)鐘等高速信號(hào)的回流路徑最小。否則會(huì)極大的增加輻射,并且輻射的大小和信號(hào)路徑和回流路徑所包圍的面積成正比。

規(guī)則九:器件的退耦電容擺放規(guī)則

退耦電容的擺放的位置非常的重要。不合理的擺放位置,是根本起不到退耦的效果。退耦電容的擺放的原則是:靠近電源的管腳,并且電容的電源走線和地線所包圍的面積最小。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 信號(hào)
    +關(guān)注

    關(guān)注

    11

    文章

    2900

    瀏覽量

    79644
  • 走線
    +關(guān)注

    關(guān)注

    3

    文章

    120

    瀏覽量

    24547
  • 云創(chuàng)硬見
    +關(guān)注

    關(guān)注

    10

    文章

    11

    瀏覽量

    8275
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    揭秘PCB設(shè)計(jì)生死線寬度、銅厚與溫升如何決定電流承載力?

    一站式PCBA加工廠家今天為大家講講PCB與過孔的電流承載能力有受什么影響?PCB與過孔的電流承載能力的影響因素。PCB
    的頭像 發(fā)表于 11-19 09:24 ?434次閱讀
    揭秘PCB設(shè)計(jì)生死<b class='flag-5'>線</b>:<b class='flag-5'>走</b>線寬度、銅厚與溫升如何決定電流承載力?

    到底DDR能不能參考電源層???

    高速先生成員--黃剛 一些通用的PCB設(shè)計(jì)經(jīng)驗(yàn)以及高速信號(hào)理論,都告訴我們PCB上的信號(hào)最好都以地平面為參考,尤其是高速
    發(fā)表于 11-11 17:46

    到底DDR能不能參考電源層?。?/a>

    雖然我看到過DDR的參考電源平面也能調(diào)試成功的案例,但是依然不妨礙我還想問:到底DDR能不能參考電源層???
    的頭像 發(fā)表于 11-11 17:44 ?491次閱讀
    到底DDR<b class='flag-5'>走</b><b class='flag-5'>線</b>能不能參考電源層?。? />    </a>
</div>                              <div   id=

    技術(shù)資訊 I Allegro 設(shè)計(jì)中的約束設(shè)計(jì)

    本文要點(diǎn)在進(jìn)行時(shí)序等長布線操作的時(shí)候,在布線操作的時(shí)候不管你是蛇形還是折線,約束管理器會(huì)自動(dòng)幫你計(jì)算長度、標(biāo)偏差,通過精確控制線長度,來實(shí)現(xiàn)
    的頭像 發(fā)表于 09-05 15:19 ?873次閱讀
    技術(shù)資訊 I Allegro 設(shè)計(jì)中的<b class='flag-5'>走</b><b class='flag-5'>線</b>約束設(shè)計(jì)

    信號(hào)線長度:輻射發(fā)射的隱形 “操盤手”

    一前言在電子設(shè)備中,隨著電路集成度不斷提高以及工作頻率持續(xù)上升,電磁兼容性(EMC)成為關(guān)鍵問題。信號(hào)作為電路中信號(hào)傳輸?shù)耐ǖ?,其長度對(duì)輻射發(fā)射有著顯著影響,這不僅關(guān)系到設(shè)備自身的
    的頭像 發(fā)表于 08-05 11:33 ?602次閱讀
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>走</b>線長度:輻射發(fā)射的隱形 “操盤手”

    AD7792電流源輸出在時(shí),如果過長,且很細(xì)10mil,會(huì)導(dǎo)致電流源大小衰減嗎?

    AD7792電流源輸出在時(shí),如果過長,且很細(xì)10mil,會(huì)導(dǎo)致電流源大小衰減嗎?
    發(fā)表于 06-11 07:22

    allegro軟件命令下參數(shù)不顯示如何解決

    在PCB設(shè)計(jì)中,命令是頻繁使用的功能之一。執(zhí)行走命令后,通常會(huì)在Options面板中顯示線寬、層、角度等設(shè)置選項(xiàng),用于調(diào)整參數(shù)。然
    的頭像 發(fā)表于 06-05 09:30 ?1442次閱讀
    allegro軟件<b class='flag-5'>走</b><b class='flag-5'>線</b>命令下參數(shù)不顯示如何解決

    機(jī)柜配線架的方式

    機(jī)柜配線架的方式是網(wǎng)絡(luò)布線工程中的關(guān)鍵環(huán)節(jié),直接影響機(jī)房管理效率、設(shè)備散熱性能和后期維護(hù)便利性。合理的設(shè)計(jì)需要兼顧功能性、美觀性和可擴(kuò)展性,以下從規(guī)劃原則、
    的頭像 發(fā)表于 04-28 10:44 ?1396次閱讀
    機(jī)柜配線架的<b class='flag-5'>走</b><b class='flag-5'>線</b>方式

    PCB Layout中的三種策略

    都可以直角,注意細(xì)節(jié)是每個(gè)優(yōu)秀工程師必備的基本素質(zhì),而且,隨著數(shù)字電路的飛速發(fā)展,PCB工程師處理的信號(hào)頻率也會(huì)不斷提高,到10GHz以上的RF設(shè)計(jì)領(lǐng)域,這些小小的直角都可能成為高速
    發(fā)表于 03-13 11:35

    PCB,盲目拉線,拉了也是白拉!

    是: i. 加大平行布線的間距,遵循3W規(guī)則; ii. 在平行線間插入接地的隔離線 iii. 減小布線層與地平面的距離。 3、 布線的一般規(guī)則要求 a) 相鄰平面方向成正交結(jié)構(gòu)。避
    發(fā)表于 03-06 13:53

    高速信號(hào)線規(guī)則有哪些

    高速數(shù)字電路設(shè)計(jì)中,信號(hào)完整性(SI)是確保系統(tǒng)性能和可靠性的核心要素。高速信號(hào)線規(guī)則對(duì)
    的頭像 發(fā)表于 01-30 16:02 ?2253次閱讀

    高速信號(hào)越短越好嗎為什么

    高速數(shù)字電路設(shè)計(jì)中,信號(hào)的長度是一個(gè)至關(guān)重要的考量因素。隨著數(shù)據(jù)傳輸速率的不斷提升,信號(hào)完整性、時(shí)序準(zhǔn)確性和系統(tǒng)可靠性等方面的挑戰(zhàn)也隨
    的頭像 發(fā)表于 01-30 15:56 ?1343次閱讀

    PCB與電磁兼容:如何巧妙平衡與協(xié)同

    PCB,本質(zhì)上是在電路板上通過蝕刻銅箔形成的導(dǎo)線,負(fù)責(zé)在眾多電子元件之間精準(zhǔn)無誤地傳導(dǎo)電流與信號(hào)。來與捷多邦小編一起了解PCB有多重
    的頭像 發(fā)表于 12-25 11:15 ?735次閱讀

    高速PCB設(shè)計(jì)EMI防控手冊(cè):大關(guān)鍵步驟詳解

    的關(guān)注。據(jù)統(tǒng)計(jì),幾乎60%的EMI問題都可以通過優(yōu)化高速PCB設(shè)計(jì)來解決。本文將詳細(xì)介紹高速PCB設(shè)計(jì)解決EMI問題的規(guī)則,幫助工程師們?cè)谠O(shè)計(jì)中有效減少EMI的產(chǎn)生。
    的頭像 發(fā)表于 12-24 10:08 ?861次閱讀

    是否存在有關(guān) PCB 電感的經(jīng)驗(yàn)法則?

    本文要點(diǎn)PCB具有電感和電容,這兩者共同決定了的阻抗。有時(shí),了解的電感有助于估算因串
    的頭像 發(fā)表于 12-13 16:54 ?3765次閱讀
    是否存在有關(guān) PCB <b class='flag-5'>走</b><b class='flag-5'>線</b>電感的經(jīng)驗(yàn)法則?