chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設計之阻抗匹配設計方案

PCB線路板打樣 ? 來源:EDA365網(wǎng) ? 作者:EDA365網(wǎng) ? 2020-11-02 14:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

為保證信號傳輸質(zhì)量、降低EMI干擾、通過相關的阻抗測試認證,需要對PCB關鍵信號進行阻抗匹配設計。本設計指南是綜合常用計算參數(shù)、電視機產(chǎn)品信號特點、PCB Layout實際需求、SI9000軟件計算、PCB供應商反饋信息等,而最終得出此推薦設計。適用于大部分PCB供應商的制程工藝標準和具有阻抗控制要求的PCB板設計。

一、 雙面板阻抗設計

100歐姆差分阻抗推薦設計①、包地設計:線寬、間距 7/5/7 mil地線寬度≥20mil信號與地線距離6mil,每400mil內(nèi)加接地過孔;②、不包地設計:線寬、間距 10/5/10mil差分對與對之間距離≥20mil(特殊情況不能小于10mil)建議整組差分信號線外采用包地屏蔽,差分信號與屏蔽地線距離≥35mil(特殊情況不能小于20mil)。90歐姆差分阻抗推薦設計①、包地設計:

線寬、間距 10/5/10mil地線寬度≥20mil信號與地線距離6mil或5mil,每400mil內(nèi)加接地過孔;②、不包地設計:

線寬、間距 16/5/16mil差分對與對之間距離≥20mil建議整組差分信號線外采用包地屏蔽,差分信號與屏蔽地線距離≥35mil(特殊情況不能小于20mil)。要領:優(yōu)先使用包地設計,走線較短并且有完整地平面可采用不包地設計;計算參數(shù):板材FR-4,板厚1.6mm+/-10%,板材介電常數(shù)4.4+/-0.2,銅厚1.0盎司(1.4mil)阻焊油厚度 0.6±0.2mil,介電常數(shù) 3.5+/-0.3

圖1 包地設計

圖2 不包地設計

二、 四層板阻抗設計

100歐姆差分阻抗推薦設計線寬、間距 5/7/5mil差分對與對之間距離≥14mil(3W準則)注:建議整組差分信號線外采用包地屏蔽, 差分信號與屏蔽地線距離≥35mil (特殊情況不能小于20mil)。90歐姆差分阻抗推薦設計線寬、間距 6/6/6mil差分對與對之間距離≥12mil(3W準則)要領:在差分對走線較長情況下,USB的差分線建議兩邊按6mil的間距包地以降 低EMI風險(包地與不包地,線寬線距標準一致)。計算參數(shù):板材FR-4,板厚1.6mm+/-10%,板材介電常數(shù)4.4+/-0.2,銅厚1.0盎司(1.4mil)半固化片(PP) 2116(4.0-5.0mil),介電常數(shù)4.3+/-0.2阻焊油厚度 0.6±0.2mil,介電常數(shù) 3.5+/-0.3疊層結(jié)構:絲印層阻焊層銅皮層半固化片覆銅基板半固化片銅皮層阻焊層絲印層

圖3

三、 六層板阻抗設計

六層板疊層結(jié)構針對不同的場合會有不同,本指南只對比較常見的疊層(見圖 2)進行了設計推薦,后面的推薦設計都是以圖2的疊層下得到的數(shù)據(jù)。外層走線的阻抗設計與四層板相同因內(nèi)層走線一般情況下比表層走線多了個平面層,電磁環(huán)境與表層不同以下是第三層走線阻抗控制建議(疊層參考圖4)100歐姆差分阻抗推薦設計線寬、間距 6/10/6 mil差分對與對之間距離≥20mil(3W準則);90歐姆差分阻抗推薦設計線寬、線距 8/10/8 mil差分對與對之間距離≥20mil(3W準則);計算參數(shù):板材FR-4,板厚1.6mm+/-10%,板材介電常數(shù)4.4+/-0.2,銅厚1.0盎司(1.4mil)半固化片(PP) 2116(4.0-5.0mil),介電常數(shù)4.3+/-0.2阻焊油厚度 0.6±0.2mil,介電常數(shù) 3.5+/-0.3疊層結(jié)構:頂層絲印阻焊層銅皮層半固化片覆銅基板半固化片覆銅基板半固化片銅皮層阻焊層底層絲印

圖4

四、 六層以上,請按相關的規(guī)則自行設計或咨詢相關人員確定疊層結(jié)構及走線方案。

五、 因特殊情況有其他阻抗控制需求,請自行計算或者咨詢相關人員以確定設計方案

注:①、影響阻抗的情況較多,需要阻抗控制的PCB仍需要在PCB設計資料或樣板單中標 明阻抗控制要求;②、100歐姆差分阻抗主要用于HDMI、LVDS信號,其中HDMI需要通過相關認證是強制要求;③、90歐姆差分阻抗主要用于USB信號;④、單端50歐姆阻抗主要用于DDR部分信號,鑒于DDR顆粒大部分采用內(nèi)部調(diào)節(jié)匹配阻抗設計,設計以方案公司提供Demo板為參考,本設計指南不作推薦;⑤、單端75歐姆阻抗主要用于模擬視頻輸入輸出,在線路設計上都有一顆75歐姆的電阻對地電阻進行了匹配,所以在PCB Layout中不需要再進行阻抗匹配設計,但需要注意線路中的75歐姆接地電阻應靠近端子引腳放置。常用PP

阻焊油厚:0.6±0.2mil Cer=3.5+/-0.3
編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB板
    +關注

    關注

    27

    文章

    1487

    瀏覽量

    54745
  • 阻抗
    +關注

    關注

    17

    文章

    983

    瀏覽量

    48711
  • 阻抗控制
    +關注

    關注

    1

    文章

    57

    瀏覽量

    11032
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    線路板阻抗匹配:實操中要避開的 3 個設計誤區(qū)

    在了解阻抗匹配的基本原理后,很多工程師更關心如何在實際線路板(PCB)設計中落地執(zhí)行。其實,做好阻抗匹配無需復雜計算,只需掌握幾個核心實操要點,就能有效減少信號問題。? 首先要明確阻抗
    的頭像 發(fā)表于 11-06 15:16 ?141次閱讀

    線路板阻抗匹配實操:過孔與拐角的處理技巧

    在了解阻抗匹配的基本原理后,很多工程師更關心如何在實際線路板(PCB)設計中落地執(zhí)行。其實,做好阻抗匹配無需復雜計算,只需掌握幾個核心實操要點,就能有效減少信號問題。? 首先要明確阻抗
    的頭像 發(fā)表于 11-06 15:07 ?102次閱讀

    阻抗匹配技術:信號完整性與功率傳輸?shù)幕??

    本文介紹阻抗匹配原理、方法及其在數(shù)字電路、射頻系統(tǒng)中的應用,強調(diào)其對信號傳輸和系統(tǒng)性能的重要性。
    的頭像 發(fā)表于 09-24 13:41 ?566次閱讀

    技術資訊 I 信號完整性與阻抗匹配的關系

    本文要點PCB走線和IC走線中的阻抗控制主要著眼于預防反射。防止互連路徑上發(fā)生反射,可確保功率傳輸至負載,同時避免其他信號完整性問題。使用集成場求解器的PCB設計軟件可以評估阻抗匹配
    的頭像 發(fā)表于 09-05 15:19 ?4879次閱讀
    技術資訊 I 信號完整性與<b class='flag-5'>阻抗匹配</b>的關系

    基于史密斯圓圖實現(xiàn)天線阻抗匹配

    在現(xiàn)代無線通信系統(tǒng)中,天線阻抗匹配是確保信號高效傳輸?shù)年P鍵環(huán)節(jié)。阻抗失配不僅會導致信號反射、功率損耗,還可能影響整個系統(tǒng)的穩(wěn)定性和性能。史密斯圓圖(Smith Chart)作為一種經(jīng)典的圖形化
    的頭像 發(fā)表于 09-03 09:16 ?3502次閱讀
    基于史密斯圓圖實現(xiàn)天線<b class='flag-5'>阻抗匹配</b>

    極細同軸線(micro coaxial cable)的阻抗匹配原理

    極細同軸線束憑借可控的阻抗設計和優(yōu)異的屏蔽性能,成為高速信號傳輸中不可或缺的連接方案。理解并合理運用阻抗匹配原理,不僅能保證信號完整性,還能有效提升系統(tǒng)的整體穩(wěn)定性與可靠性。
    的頭像 發(fā)表于 08-26 14:47 ?1138次閱讀
    極細同軸線(micro coaxial cable)的<b class='flag-5'>阻抗匹配</b>原理

    村田貼片電容的阻抗匹配問題如何解決?

    村田貼片電容在阻抗匹配問題上的解決方案需結(jié)合其高頻特性優(yōu)化與具體應用場景設計, 核心策略包括利用低ESL/ESR特性實現(xiàn)高頻阻抗控制、通過溫度穩(wěn)定材料保障參數(shù)一致性、采用多層堆疊技術滿足高速信號需求
    的頭像 發(fā)表于 07-25 15:23 ?350次閱讀

    如何確保模擬示波器的輸入阻抗匹配

    輸入阻抗匹配是確保信號完整性和測量精度的關鍵。模擬示波器通常提供 1 MΩ ± x%(高阻)和 50 Ω 兩種輸入阻抗模式,需根據(jù)被測信號特性選擇匹配模式。以下是確保匹配的詳細步驟與注
    發(fā)表于 04-08 15:25

    阻抗匹配怎么設計?

    阻抗匹配設計有什么資料嗎?求推薦
    發(fā)表于 03-10 07:37

    阻抗匹配中所說的50R,90R之類的阻抗是什么意思?

    阻抗匹配中所說的50R,90R之類的阻抗是什么意思? 為啥我用萬用表量十幾是0R?這里50歐姆到底是什么情況下50歐姆?
    發(fā)表于 03-06 06:49

    Aigtek:功率放大器如何進行阻抗匹配

    阻抗匹配是功率放大器設計中非常重要的一部分,它涉及到信號傳輸?shù)男屎凸β实淖畲筝敵?。下面西安安泰將詳細介紹功率放大器的阻抗匹配原理和方法。 阻抗是指電路對交流信號的阻礙程度,它由電阻(R)、電感(L
    的頭像 發(fā)表于 03-05 11:02 ?763次閱讀
    Aigtek:功率放大器如何進行<b class='flag-5'>阻抗匹配</b>

    電源濾波器的阻抗匹配問題:源阻抗和負載阻抗匹配時的優(yōu)化策略

    在電子設備中,電源濾波器的性能受到源阻抗和負載阻抗匹配的影響。諧振現(xiàn)象可能導致電感和電容元件形成共振回路,影響濾波器的濾波效果和電路元件的穩(wěn)定性。優(yōu)化濾波器設計采用 L 型匹配網(wǎng)絡,
    的頭像 發(fā)表于 02-10 11:02 ?1197次閱讀
    電源濾波器的<b class='flag-5'>阻抗匹配</b>問題:源<b class='flag-5'>阻抗</b>和負載<b class='flag-5'>阻抗</b>不<b class='flag-5'>匹配</b>時的優(yōu)化策略

    利用兩個元件實現(xiàn) L 型網(wǎng)絡阻抗匹配

    本文要點L型網(wǎng)絡阻抗匹配是一個簡單的濾波器,由兩個電抗元件組成。L型濾波器具有較寬的帶寬,但在載波頻率下響應速度緩慢。設計人員可以組合多個L型濾波器,實現(xiàn)更穩(wěn)健的響應以及更高的品質(zhì)因數(shù)。阻抗匹配
    的頭像 發(fā)表于 12-20 18:57 ?2067次閱讀
    利用兩個元件實現(xiàn) L 型網(wǎng)絡<b class='flag-5'>阻抗匹配</b>

    Cadence技術解讀 天線的阻抗匹配技術

    本文要點 天線的阻抗匹配技術旨在確保將最大功率傳輸?shù)教炀€中,從而使天線元件能夠強烈輻射。 天線阻抗匹配是指將天線饋線末端的輸入阻抗與饋線的特性阻抗
    的頭像 發(fā)表于 12-16 15:44 ?2792次閱讀
    Cadence技術解讀 天線的<b class='flag-5'>阻抗匹配</b>技術

    100M到200M的ADC在PCB設計時,要進行嚴格的阻抗匹配嗎?

    100M到200M的ADC在PCB設計時,要進行嚴格的阻抗匹配
    發(fā)表于 12-06 06:50