chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB板層的布局設(shè)計如何減少電磁干擾

PCB線路板打樣 ? 來源:電磁兼容之家 ? 作者:電磁兼容之家 ? 2020-12-09 11:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在高速電路板設(shè)計過程中,電磁兼容性設(shè)計是一個重點,也是難點。本文從層數(shù)設(shè)計和層的布局兩方面論述了如何減少耦合源傳播途徑等方面減少傳導(dǎo)耦合與輻射耦合所引起的電磁干擾,提高電磁兼容性。

1. 緒論

電子產(chǎn)品很多可靠性和穩(wěn)定性的問題是有電磁兼容性設(shè)計不過關(guān)所導(dǎo)致的。常見的問題有信號的失真,信號噪音過大,工作過程中信號不穩(wěn)定,系統(tǒng)容易死機,系統(tǒng)易受環(huán)境干擾,抗干擾能力差等。電磁兼容性設(shè)計是一項相當(dāng)復(fù)雜的技術(shù),設(shè)計到電磁學(xué)等方面的知識。本文從層設(shè)計和層布局方面論述一些經(jīng)驗性的技巧,給電子工程師提供一些參考。

2. 層數(shù)的配置

PCB板的層主要有電源層、地層和信號層,層數(shù)就是各個層數(shù)量的總和。在設(shè)計過程中,第一步是對所有的源和地,以及各種信號進行統(tǒng)籌和分類,在分類的基礎(chǔ)進行部署和設(shè)計。一般情況下不同的電源要分不同的層,不同的地也要有相應(yīng)的地平面。各種特殊信號,如時鐘高、頻信號等需要單獨設(shè)計層,而且需要增加地平面,對特殊信號進行屏蔽,以提高電磁兼容性。當(dāng)讓成本也是要考慮的因素之一,在設(shè)計過程中要在系統(tǒng)的電磁兼容性和成本之間找到一個平衡點。

電源層的設(shè)計首先要考慮的是電源的類型和數(shù)量。如果是只有一個電源供電,可以考慮單一電源層。在對電源要求高的情況下也可以有多個電源層對不同層的器件供電。如果是有多個電源,可以考慮設(shè)計多個電源層,也可以在同一電源層對不同的電源進行分割。分割的前提是電源之間沒有交叉,如果有交叉,則必須設(shè)計多個電源層。

信號層層數(shù)的設(shè)計要考慮到所有信號的特性。特殊信號的分層,屏蔽是要有限考慮的問題。一般情況下是先用設(shè)計軟件進行設(shè)計,然后根據(jù)具體細節(jié)進行修改。信號密度和特殊信號的完整性都必須是層數(shù)設(shè)計必須考慮的問題。對于特殊信息,在必要的情況下一定要設(shè)計地平面層作為屏蔽層。

在通常情況下,如果不是純粹考慮成本,不建議設(shè)計單面板或雙面板。因為單面板和雙面板雖然加工簡單成本低,但是在信號密度比較高和信號結(jié)構(gòu)比較復(fù)雜的情況下,比如高速數(shù)字電路或者模數(shù)混合電路,由于單面板沒有專門的參考地線層,使得回路面積增大,輻射增強。由于缺乏有效的屏蔽,系統(tǒng)的抗干擾能力也降低。

3. PCB板層的布局設(shè)計

在確定完信號和層之后,各個層的布局也是需要科學(xué)設(shè)計的。PCB板設(shè)計中層的布局設(shè)計遵循如下原則:

1.將電源層平面與相應(yīng)的地平面相鄰。這樣設(shè)計的目的是形成耦合電容,并與PCB板上的去耦電容共同作用,降低電源平面的阻抗,同時獲得較寬的濾波效果。

2.參考層的選擇非常重要,從理論上電源層和地層平面都能作為參考層,但是地平面層一般可以接地,這樣屏蔽效果要比電源層好很多,所以一般情況下優(yōu)先選擇地平面作為參考平面。

3.相鄰兩層的關(guān)鍵信號不能跨分割區(qū)。否則會形成較大的信號環(huán)路,產(chǎn)生較強的輻射和耦合。

4.要保持地平面的完整性,不能在地平面走線,如果信號線密度實在太大,可以考慮在電源層的邊緣走線。

5.在高速信號,試中信號,高頻信號等關(guān)鍵信號的下面設(shè)計地線層,這樣信號環(huán)路的路徑最短,輻射最小。

6.高速電路設(shè)計過程中必須考慮如何處理電源的輻射和對整個系統(tǒng)的干擾。一般情況下要使電源層平面的面積小于地平面的面積,這樣地平面可以對電源起屏蔽作用。一般要求電源平面比地平面縮進2倍的介質(zhì)厚度。如果要減小電源層的縮進,就要使介質(zhì)的厚度盡量小。

在多層印制板的布局設(shè)計中要遵循的一般原則:

1.電源層平面應(yīng)靠近接地平面,并且設(shè)計在接地平面之下。

2.布線層應(yīng)設(shè)計與整塊金屬平面相鄰。

3. 數(shù)字信號模擬信號要有隔離設(shè)計,首先要避免數(shù)字信號和模擬信號在同一個層,如果避免不了,可以采用模擬信號和數(shù)字信號分區(qū)域布線,用開槽等方式將模擬信號區(qū)和數(shù)字信號區(qū)隔離。對模擬電源和數(shù)字電源也一樣。尤其是數(shù)字電源,輻射非常大,一定要隔離并屏蔽。

4.在中間層的印制線條形成平面波導(dǎo),在表面層形成微帶線,兩者傳輸特性不同。

5.時鐘電路和高頻電路是主要的干擾和輻射源,一定要單獨安排、遠離敏感電路。

6.不同層所含的雜散電流和高頻輻射電流不同,布線時,不能同等看待。

4. 結(jié)語

通過層數(shù)設(shè)計和層的布局可以大大地提高PCB板的電磁兼容性。層數(shù)設(shè)計主要要考慮電源層和地線層、高頻信號、特殊信號、敏感信號。層的布局主要要考慮各種耦合、地線及電源線布局、時鐘及高速信號布局、模擬信號與數(shù)字信息布局。
編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB板
    +關(guān)注

    關(guān)注

    27

    文章

    1487

    瀏覽量

    54749
  • 電磁兼容性
    +關(guān)注

    關(guān)注

    7

    文章

    482

    瀏覽量

    34600
  • 印制板
    +關(guān)注

    關(guān)注

    10

    文章

    235

    瀏覽量

    23451
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    PCB布局布線的相關(guān)基本原理和設(shè)計技巧

    ] 等長可以保證阻抗匹配,但是不等距實際上對差分匹配也有影響,需要仿真測試。 88、[問] 在PCB布局中,如何減少電磁干擾?另外哪些
    發(fā)表于 11-14 06:11

    為了減少電磁干擾,裝置在硬件設(shè)計時應(yīng)該遵循哪些原則?

    在硬件設(shè)計階段減少電磁干擾(EMI)對電能質(zhì)量在線監(jiān)測裝置的影響,需遵循 “ 源頭抑制、路徑阻斷、敏感防護 ” 三大核心邏輯,覆蓋元器件選型、電路拓撲、信號隔離、濾波設(shè)計、接地布局、
    的頭像 發(fā)表于 09-19 15:41 ?413次閱讀

    怎樣減少電磁干擾對電能質(zhì)量在線監(jiān)測裝置的影響?

    減少電磁干擾(EMI)對電能質(zhì)量在線監(jiān)測裝置的影響,需從 硬件設(shè)計、安裝布線、接地屏蔽、軟件優(yōu)化、運維管理 五個核心維度系統(tǒng)施策,針對電磁干擾
    的頭像 發(fā)表于 09-19 14:48 ?450次閱讀
    怎樣<b class='flag-5'>減少</b><b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>對電能質(zhì)量在線監(jiān)測裝置的影響?

    如何控制和減少電磁干擾對電能質(zhì)量在線監(jiān)測裝置校驗準(zhǔn)確性的影響?

    要控制和減少電磁干擾(EMI)對電能質(zhì)量在線監(jiān)測裝置校驗準(zhǔn)確性的影響,需從 干擾源頭阻斷、傳播路徑切斷、裝置抗擾能力提升、校驗環(huán)境管控 四個核心維度入手,結(jié)合硬件設(shè)計、安裝部署、校驗流
    的頭像 發(fā)表于 09-18 11:23 ?413次閱讀

    如何有效減少降壓轉(zhuǎn)換器中的電磁干擾(EMI)?

    在開關(guān)模式降壓轉(zhuǎn)換器中,如何緩解電磁干擾(EMI)是一個常見的議題。EMI通常由高頻電流流動所引起。本應(yīng)用筆記首先討論了由輸入電流引起的EMI問題,并提出相對應(yīng)的解決方案,以及其他更多如何減少EMI
    的頭像 發(fā)表于 09-16 08:34 ?1780次閱讀
    如何有效<b class='flag-5'>減少</b>降壓轉(zhuǎn)換器中的<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>(EMI)?

    33W氮化鎵電源芯片U8733L布局合理減少干擾散熱優(yōu)化

    33W氮化鎵電源芯片U8733L布局合理減少干擾散熱優(yōu)化電源芯片的引腳在布局布線時,應(yīng)當(dāng)避免與其他信號線路平行敷設(shè),以降低電磁
    的頭像 發(fā)表于 08-28 16:18 ?5936次閱讀
    33W氮化鎵電源芯片U8733L<b class='flag-5'>布局</b>合理<b class='flag-5'>減少</b><b class='flag-5'>干擾</b>散熱優(yōu)化

    電磁干擾抑制:PCB板濾波器如何濾除高頻噪聲

    在電子設(shè)備中,電磁干擾(EMI)是一個長期存在的挑戰(zhàn)。高頻噪聲可能來源于電源波動、外部電磁場,或是電路內(nèi)部元件的相互作用。這些干擾信號會通過電源線或空間輻射傳播,影響信號完整性,甚至導(dǎo)
    的頭像 發(fā)表于 07-09 18:03 ?519次閱讀

    霍爾元件PCB布局的10個防干擾技巧

    在霍爾元件的PCB布局中,為有效防止干擾,需結(jié)合磁場特性、信號完整性及電磁兼容性設(shè)計,以下是10個關(guān)鍵防干擾技巧: 定向高電流導(dǎo)體垂直
    的頭像 發(fā)表于 07-08 15:17 ?657次閱讀

    PCB板層數(shù)越多越好嗎?SMT加工中的利與弊分析

    一站式PCBA加工廠家今天為大家講講PCB板層數(shù)對SMT加工有什么影響?PCB板層數(shù)對SMT加工的影響。在電子產(chǎn)品生產(chǎn)中,PCB是核心的組成
    的頭像 發(fā)表于 06-05 09:35 ?648次閱讀

    如何減少電磁干擾對智能電位采集儀的影響

    減少外界電磁干擾對智能電位采集儀的影響,可從屏蔽技術(shù)、濾波措施、接地處理等方面著手,具體方法如下: 屏蔽技術(shù) 使用屏蔽線:連接智能電位采集儀與參比電極、被測量物體的導(dǎo)線應(yīng)選用屏蔽線。屏蔽線的外層金屬
    的頭像 發(fā)表于 05-10 11:31 ?422次閱讀
    如何<b class='flag-5'>減少</b><b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>對智能電位采集儀的影響

    如何進行電磁干擾處理

    智慧華盛恒輝如何進行電磁干擾 一、引言 電磁干擾已成為一種重要的作戰(zhàn)手段,用于削弱、癱瘓或混亂敵方的通信、控制和偵察系統(tǒng)。如何對敵方的裝備進行電磁
    的頭像 發(fā)表于 02-20 10:28 ?1155次閱讀

    電磁兼容與電磁干擾快速評估系統(tǒng)

    智慧華盛恒輝電磁兼容與電磁干擾快速評估系統(tǒng)是一種專門用于分析和評估電子設(shè)備或系統(tǒng)在電磁環(huán)境中的兼容性和干擾情況的重要工具。以下是對該系統(tǒng)的詳
    的頭像 發(fā)表于 02-14 17:44 ?727次閱讀
    <b class='flag-5'>電磁</b>兼容與<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>快速評估系統(tǒng)

    開關(guān)電源PCB板的EMI抑制與抗干擾設(shè)計

    開關(guān)電源PCB板的EMI抑制與抗干擾設(shè)計 引言 印制電路板(PCB)是電子產(chǎn)品的重要部件之一, 是電子元器件的支撐體,是電子元器件電氣連接的提供者。而所有開關(guān)電源設(shè)計的最后一步就是PCB
    的頭像 發(fā)表于 01-17 10:35 ?4135次閱讀
    開關(guān)電源<b class='flag-5'>PCB</b>板的EMI抑制與抗<b class='flag-5'>干擾</b>設(shè)計

    應(yīng)用指南導(dǎo)讀 | 優(yōu)化HV CoolGaN?功率晶體管的PCB布局

    必須理解和管理PCB布局產(chǎn)生的寄生阻抗,確保電路正常、可靠地運行,并且不會引起不必要的電磁干擾(EMI)?!秲?yōu)化HVCoolGaN功率晶體管的PCB
    的頭像 發(fā)表于 01-03 17:31 ?836次閱讀
    應(yīng)用指南導(dǎo)讀 | 優(yōu)化HV CoolGaN?功率晶體管的<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>

    Tips:大功率電源PCB繪制注意事項

    的濾波器,如LC濾波器、RC濾波器等,對電源中的高頻噪聲進行濾波,降低電磁干擾。 以上就是森木磊石為大家整理的大功率電源PCB 繪制注意事項啦。從熱管理到電源地平面設(shè)計,從布線布局到絕
    發(fā)表于 12-11 18:58