chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

帶大家一起體驗(yàn)一下Vivado的ECO流程

FPGA之家 ? 來源:賽靈思中文社區(qū)論壇 ? 作者:Hong Han ? 2020-11-29 11:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

有時(shí)我們需要在設(shè)計(jì)網(wǎng)表的基礎(chǔ)上微調(diào)一下邏輯,這樣可以無需修改代碼,也無需重新做綜合,在設(shè)計(jì)調(diào)試中可以節(jié)省時(shí)間同時(shí)維持其他邏輯無任何改動(dòng)。

這里帶大家一起體驗(yàn)一下Vivado 的ECO流程,以vivado自帶的Example Design為例, 直接用TCL命令修改網(wǎng)表,在正常的寄存器路徑之間加一級(jí)LUT。

1. 打開Vivado 界面

2. 打開Example Design "Wavegen":
File -> Project -> Open Example
選中Wavegen(HDL), 器件選擇xcku035

3. 點(diǎn)擊左側(cè)Flow Navigator 窗口 Run Implementation 按鈕, 完成綜合實(shí)現(xiàn).

4. 打開Implemented Design (點(diǎn)擊左側(cè)Flow Navigator 窗口 Open Implemented Design 按鈕)

5. 選一條兩個(gè)寄存器之間的路徑
運(yùn)行以下命令,選中打印出的路徑,雙擊可以查看時(shí)序報(bào)告,F(xiàn)4 鍵可以打開這條路徑的原理圖

%report_timing -from [get_cells clkx_spd_i0/meta_harden_bus_new_i0/signal_meta_reg] -to [get_cells clkx_spd_i0/meta_harden_bus_new_i0/signal_dst_reg] -delay_type max -name test1

可以看到Data Path的布線延遲是0.504ns

路徑的原理圖

6. 把目的寄存器的D端從net上斷下來

%disconnect_net -net clkx_spd_i0/meta_harden_bus_new_i0/signal_meta_reg_n_0 -objects {clkx_spd_i0/meta_harden_bus_new_i0/signal_dst_reg/D}

在這里獲取操作對(duì)象(net, Pin) 的方法: 在原理圖中選中對(duì)象,然后查看走下角Property 窗口中的NAME 屬性

Pin被從Net上斷開后,會(huì)在原理圖上顯示n/c

7. 創(chuàng)建一個(gè)LUT1,并設(shè)置LUT的INIT property

%create_cell -reference LUT1clkx_spd_i0/meta_harden_bus_new_i0/my_lut1 %set_property INIT 2'h1 [get_cells clkx_spd_i0/meta_harden_bus_new_i0/my_lut1]

可以看到這個(gè)新創(chuàng)建的LUT1所有端口(Pin)都是懸空的. 接下來的步驟要將這些pin連接到合適的net上.

8. 把LUT1的輸入端口連接到之前斷開的net上.

%connect_net -net clkx_spd_i0/meta_harden_bus_new_i0/signal_meta_reg_n_0 -objects {clkx_spd_i0/meta_harden_bus_new_i0/my_lut1/I0}

9. 創(chuàng)建一個(gè)新的net用來連接LUT1的輸出pin和之前斷下來的寄存器D pin

%create_net clkx_spd_i0/meta_harden_bus_new_i0/my_net

10. 連接LUT1的輸出pin和之前斷下來的寄存器D pin 到新創(chuàng)建的net上

%connect_net -net clkx_spd_i0/meta_harden_bus_new_i0/my_net -objects {clkx_spd_i0/meta_harden_bus_new_i0/my_lut1/O clkx_spd_i0/meta_harden_bus_new_i0/signal_dst_reg/D}

11. 在Netlist窗口選窗口選中新建的LUT1,將其拖曳到Device中空著的slice LUT bel中

對(duì)應(yīng)的命令:

place_cell clkx_spd_i0/meta_harden_bus_new_i0/my_lut1 SLICE_X52Y83/B6LUT

12. 對(duì)新的LUT1兩端的net進(jìn)行布線

%route_design -nets [get_nets -of [get_pins clkx_spd_i0/meta_harden_bus_new_i0/my_lut1/*]]

13.檢查布線結(jié)果確保沒有布線錯(cuò)誤

%report_route_status

14.用步驟5的命令重新報(bào)一下時(shí)序

15. 生成bit文件

%write_bitstream test.bit

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • ECO
    ECO
    +關(guān)注

    關(guān)注

    0

    文章

    52

    瀏覽量

    15193
  • 腳本
    +關(guān)注

    關(guān)注

    1

    文章

    398

    瀏覽量

    28476
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    835

    瀏覽量

    68807

原文標(biāo)題:【干貨分享】用ECO腳本的方式在網(wǎng)表中插入LUT1

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    光纖能與電線一起走嗎

    光纖與電線在特定條件可以一起布線,但需嚴(yán)格遵守安全規(guī)范和物理隔離要求,以下是詳細(xì)分析: 、光纖與電線的物理特性差異 光纖 傳輸介質(zhì):以光信號(hào)傳輸數(shù)據(jù),不導(dǎo)電,因此不受電磁干擾(EMI
    的頭像 發(fā)表于 07-14 10:40 ?240次閱讀

    開源啦?。。』邙櫭葾rkTS封裝的圖表組件《McCharts》,大家快來一起共創(chuàng)

    鴻蒙的社區(qū)或者鴻蒙開發(fā)群里面,其中有位開發(fā)者問我可以開源出來不,大家一起玩玩,我心想也不是不可以哦,大家一起開發(fā),這樣可能會(huì)更快,適配性更
    發(fā)表于 03-15 15:21

    屏蔽網(wǎng)線可以和電線一起

    屏蔽網(wǎng)線與電線不建議一起走線,原因主要有以下幾點(diǎn): 電磁干擾:電源線在傳輸電能時(shí)會(huì)產(chǎn)生電磁場(chǎng),而屏蔽網(wǎng)線中的導(dǎo)線可能會(huì)受到這個(gè)電磁場(chǎng)的干擾。這種干擾可能導(dǎo)致屏蔽網(wǎng)線的信號(hào)質(zhì)量下降、速度變慢,甚至無法
    的頭像 發(fā)表于 03-07 10:47 ?764次閱讀

    電路圖設(shè)計(jì):需要問一下,需要哪些零件可以組合在一起組成個(gè)音箱?

    目前手頭上只有這個(gè)音響?,F(xiàn)在需要問一下,需要哪些零件可以組合在一起組成個(gè)音箱?嗯,設(shè)備呃,包括哪些是多大的電容電阻和三極管,最好能詳細(xì)到多大的二極管,三極管電容電阻
    發(fā)表于 01-24 13:05

    AN-166:與Linduino一起飛行中更新

    電子發(fā)燒友網(wǎng)站提供《AN-166:與Linduino一起飛行中更新.pdf》資料免費(fèi)下載
    發(fā)表于 01-12 10:09 ?0次下載
    AN-166:與Linduino<b class='flag-5'>一起</b>飛行中更新

    “碰一下”支付背后的4G技術(shù)

    不知道你是否有留意,近期,在線下支付場(chǎng)景中,多了個(gè)支付寶“碰一下”支付的設(shè)備,只需要“解鎖手機(jī)—碰一下—確認(rèn)”即可完成支付,對(duì)比打開付款碼支付,步驟確實(shí)更加簡(jiǎn)潔。
    的頭像 發(fā)表于 01-03 16:27 ?1934次閱讀

    和Dr Peter一起學(xué)KiCad 4.8:設(shè)計(jì)規(guī)則檢查(DRC)

    和Dr Peter一起學(xué)KiCad 4.8:設(shè)計(jì)規(guī)則檢查(DRC)
    的頭像 發(fā)表于 12-25 14:55 ?1902次閱讀
    和Dr Peter<b class='flag-5'>一起</b>學(xué)KiCad 4.8:設(shè)計(jì)規(guī)則檢查(DRC)

    采用THS4503驅(qū)動(dòng)ADS1675,一起使用時(shí)ADC發(fā)燙的原因?

    參考設(shè)計(jì)采用THS4503驅(qū)動(dòng)ADS1675,一起使用時(shí),ADC發(fā)燙,但是能正常工作,去掉THS4503后,ADC不怎么燙,想問一下,是THS4503輸出電流過大造成的,還是什么原因?目前我前面的放大電路是單端輸出, 是否可以采用其他的驅(qū)動(dòng)電路,自己用運(yùn)放搭
    發(fā)表于 12-24 07:02

    什么是YOLO?RK3568+YOLOv5是如何實(shí)現(xiàn)物體識(shí)別的?一起來了解一下

    、產(chǎn)品簡(jiǎn)介TL3568-PlusTEB人工智能實(shí)驗(yàn)箱國產(chǎn)高性能處理器64位4核低功耗2.0GHz超高主頻1T超高算力NPU兼容鴻蒙等國產(chǎn)操作系統(tǒng)二、實(shí)驗(yàn)?zāi)康?、了解YOLOv5模型的用途及流程;2
    的頭像 發(fā)表于 12-19 19:04 ?1004次閱讀
    什么是YOLO?RK3568+YOLOv5是如何實(shí)現(xiàn)物體識(shí)別的?<b class='flag-5'>一起</b>來了解<b class='flag-5'>一下</b>!

    Vivado之實(shí)現(xiàn)布局布線流程介紹

    、前言 本文將介紹Vivado進(jìn)行綜合,以及布局布線的內(nèi)部流程,熟悉該流程后結(jié)合Settings中對(duì)應(yīng)的配置選項(xiàng),對(duì)于時(shí)序收斂調(diào)試將更具有針對(duì)性。 二、Implementation(
    的頭像 發(fā)表于 12-06 09:08 ?1781次閱讀
    <b class='flag-5'>Vivado</b>之實(shí)現(xiàn)布局布線<b class='flag-5'>流程</b>介紹

    DAC81416將多通道輸出口連一起,輸出不同電壓,會(huì)發(fā)生什么?

    大家好,如果將DAC的多個(gè)輸出通道連在一起,輸出不同電壓,會(huì)發(fā)生什么?
    發(fā)表于 11-20 07:36

    有鉛錫膏跟無鉛錫膏可以一起用嗎

    的錫膏丟掉就很浪費(fèi),如果下次貼片用的是另款錫膏,這樣的話這兩種錫膏能一起攪拌來用嗎?下面深圳佳金源錫膏廠家為大家講解一下:首先,我們了解
    的頭像 發(fā)表于 10-14 15:36 ?925次閱讀
    有鉛錫膏跟無鉛錫膏可以<b class='flag-5'>一起</b>用嗎

    模擬地和電源地能接在一起

    模擬地和電源地是否能接在一起,取決于電子系統(tǒng)的具體要求和設(shè)計(jì)。在電子系統(tǒng)中,地(Ground)是個(gè)共同的參考點(diǎn),用于構(gòu)建電位參考平面。電源地是所有電源網(wǎng)絡(luò)的參考點(diǎn),用于確保電源的穩(wěn)定性和系統(tǒng)的正常工作。模擬地則與模擬電路相關(guān),用于提供參考電位。
    的頭像 發(fā)表于 09-15 11:43 ?3467次閱讀

    增量式編碼器3大特點(diǎn),工作模式,精度,輸出脈沖信號(hào) 一起了解一下

    增量式編碼器3大特點(diǎn),工作模式,精度,輸出脈沖信號(hào)...一起了解一下嗎?在現(xiàn)代工業(yè)自動(dòng)化和控制系統(tǒng)中,增量式編碼器扮演著至關(guān)重要的角色。它可以將機(jī)械運(yùn)動(dòng)轉(zhuǎn)化為電信號(hào),為各類設(shè)備提供精確的位置和速度
    的頭像 發(fā)表于 08-15 14:20 ?1339次閱讀
    增量式編碼器3大特點(diǎn),工作模式,精度,輸出脈沖信號(hào) <b class='flag-5'>一起</b>了解<b class='flag-5'>一下</b>嗎

    絕對(duì)值編碼器原理,特性,應(yīng)用...一起了解一下

    絕對(duì)值編碼器特性:絕對(duì)值編碼器的最大特點(diǎn)就是其輸出的位置值是絕對(duì)的,不受電源中斷或系統(tǒng)重啟的影響。這意味著旦確定了位置,無論何時(shí)重新上電或系統(tǒng)重新啟動(dòng),編碼器都能準(zhǔn)確地報(bào)告當(dāng)前位置,無需進(jìn)行回零
    的頭像 發(fā)表于 07-26 10:00 ?1787次閱讀
    絕對(duì)值編碼器原理,特性,應(yīng)用...<b class='flag-5'>一起</b>了解<b class='flag-5'>一下</b>唄