chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

晶體管物理結(jié)構(gòu)實(shí)現(xiàn)的兩類協(xié)同優(yōu)化技術(shù)探究

電子工程師 ? 來源:芯片揭秘 ? 作者:芯片揭秘 ? 2021-05-08 15:13 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

當(dāng)前,通過常規(guī)的晶體管尺寸微縮越來越難以獲得理想性能增益,每一次集成電路工藝的進(jìn)步都凝聚著產(chǎn)業(yè)鏈上下各個(gè)環(huán)節(jié)的辛勞成果。加州大學(xué)圣迭戈分校研究團(tuán)隊(duì)近期報(bào)導(dǎo)了針對(duì)CFET這一被認(rèn)為是3nm以下必然采用的新型晶體管結(jié)構(gòu)進(jìn)行的前沿研究,探究了晶體管物理結(jié)構(gòu)實(shí)現(xiàn)的兩類協(xié)同優(yōu)化技術(shù),其成果有望加速CFET技術(shù)的成熟和應(yīng)用落地。

研究背景

隨著技術(shù)節(jié)點(diǎn)的不斷進(jìn)步,已服役十年的FinFET集成電路器件,其工藝單元設(shè)計(jì)工藝協(xié)同優(yōu)化(DTCO)*由于布線空間和p-n橫向排布間距受限而逐漸達(dá)到了工藝微縮的極限。因此,系統(tǒng)工藝協(xié)同優(yōu)化(STCO)*概念被提出來,其典型應(yīng)用代表是三維結(jié)構(gòu)的Complementary-FET (CFET)晶體管,這種新型結(jié)構(gòu)通過將p-FET堆疊在n-FET上實(shí)現(xiàn)工藝單元集成,減少單個(gè)工藝單元的面積占用。然而,CFET的標(biāo)準(zhǔn)單元(standard cell,以下采用文中簡(jiǎn)稱“SDC”)設(shè)計(jì)要求從全局考慮以克服堆疊結(jié)構(gòu)帶來的高度限制,從而實(shí)現(xiàn)面積多小對(duì)晶體管性能最大化增益。

傳統(tǒng)晶體管結(jié)構(gòu)與互補(bǔ)型堆疊晶體管結(jié)構(gòu)

針對(duì)CFET結(jié)構(gòu)設(shè)計(jì)的問題,加利福尼亞大學(xué)圣迭戈分校(以下簡(jiǎn)稱UCSD)的研究團(tuán)隊(duì)提出了一個(gè)基于可滿足模性理論(SMT)的CFET標(biāo)準(zhǔn)單元的綜合架構(gòu),解決了后端布局布線的優(yōu)化問題。其成果以以“Complementary-FET (CFET) Standard Cell Synthesis Framework for Design and System Technology Co-Optimization Using SMT”為題發(fā)表于IEEE Transactions on VLSI Systems,UCSD計(jì)算機(jī)科學(xué)與工程學(xué)院與電子計(jì)算機(jī)工程學(xué)院聯(lián)合團(tuán)隊(duì)的Chung-Kuan Cheng(陳中憲)、Chia-Tung Ho、Daeyeal Lee, Bill Lin, and Dongwon Park五人為共同通訊作者。

*設(shè)計(jì)工藝協(xié)同優(yōu)化,全稱Design Technology Co-optimization,是指芯片設(shè)計(jì)與制造共同合作,合作適配最適合芯片設(shè)計(jì)的晶體管結(jié)構(gòu)和工藝的整體優(yōu)化方案,以達(dá)到器件PPAC最優(yōu)解的一種研發(fā)合作模式。

*系統(tǒng)工藝協(xié)同優(yōu)化,全稱System Technology Co-optimization,是指在系統(tǒng)集成層次進(jìn)行優(yōu)化的技術(shù)概念,一般STCO與系統(tǒng)級(jí)設(shè)計(jì)意義相近,即在先進(jìn)封裝中實(shí)現(xiàn)對(duì)die-to-die互連線路的微縮優(yōu)化,而本文中討論的則是單元(Cell)級(jí)內(nèi)部線路優(yōu)化和后道工藝中區(qū)塊級(jí)(block-level)布線優(yōu)化。

*Complementary-FET,一種新型晶體管結(jié)構(gòu),通過在垂直方向堆疊p型和n型晶體管實(shí)現(xiàn)CMOS結(jié)構(gòu)。

*標(biāo)準(zhǔn)單元,standard cell是數(shù)字集成電路設(shè)計(jì)中最基本的邏輯單元。

*可滿足模性理論,Satisfiability Modulo Theories,簡(jiǎn)稱SMT,數(shù)學(xué)理論概念,在SAT布爾表達(dá)式(由運(yùn)算符AND、OR、NOT和“()”構(gòu)成,又稱命題邏輯公式)可滿足性理論基礎(chǔ)上拓展了其他一階邏輯表達(dá)式,常用于計(jì)算機(jī)科學(xué)領(lǐng)域研究。

研究?jī)?nèi)容

UCSD研究團(tuán)隊(duì)開發(fā)了一個(gè)自動(dòng)化CFET SDC綜合微縮框架,該框架支持track數(shù)量減少、設(shè)計(jì)規(guī)則改變和晶體管堆疊方案,優(yōu)化了不同CFET SDC結(jié)構(gòu)和設(shè)計(jì)規(guī)則,在以布通率為導(dǎo)向的研究思路下,最大限度利用了pin可達(dá)性(pin accessibility)和布通率(routability)。

除此之外,團(tuán)隊(duì)還研究了集成CSP問題*的SMT解決方案、針對(duì)MPL(最小I/O引腳長(zhǎng)度)和MPO(最小I/0引腳孔)的單元優(yōu)化技術(shù)等工作,并分析了p-on-n和n-on-p結(jié)構(gòu)下2-4T布線高度*對(duì)于器件結(jié)構(gòu)的影響并與傳統(tǒng)晶體管結(jié)構(gòu)進(jìn)行了對(duì)比,以及DTCO在前沿技術(shù)節(jié)點(diǎn)中各類優(yōu)化手段與后端工藝實(shí)現(xiàn)結(jié)果的相互作用。

*CSP問題,全稱Constraint Satisfaction Problem,中文意為約束滿足問題,CSP問題將其問題中的單元(entities)表示成在變量上有限條件的一組同質(zhì)(homogeneous)的集合, 這類問題透過“約束補(bǔ)償方法”來解決,是人工智能和運(yùn)籌學(xué)的熱門課題。

*布線高度,指一個(gè)標(biāo)準(zhǔn)單元的高度,用“數(shù)字+T”來表示,T指track,電信號(hào)的傳輸線路必須走在track上,數(shù)字表示track數(shù)量,即單元高度內(nèi)允許布線的數(shù)量。

優(yōu)化方案的整體框架

1b443a8e-a9f0-11eb-9728-12bb97331649.png

單元和模塊級(jí)的面積縮放增益對(duì)比:

左為單元面積變化;右為模塊級(jí)面積變化

研究團(tuán)隊(duì)通過實(shí)驗(yàn)發(fā)現(xiàn)與傳統(tǒng)晶體管結(jié)構(gòu)相比,微縮至3.5T高度的CFET結(jié)構(gòu)的平均單元面積和金屬長(zhǎng)度分別減少了10.94%和21.27%,模塊級(jí)平均面積減少了15.10%,并且大幅降低了DRV(Design Rule Violation)。

前景展望

文章介紹了沿著當(dāng)前先進(jìn)制程主要的三大實(shí)現(xiàn)路徑,即:新器件結(jié)構(gòu)、DCTO協(xié)同優(yōu)化和系統(tǒng)級(jí)設(shè)計(jì)三個(gè)方向,針對(duì)CFET以及實(shí)現(xiàn)這一前沿新型晶體管結(jié)構(gòu)性能增益必要的兩大協(xié)同優(yōu)化技術(shù)進(jìn)行了探究。繼IMEC等研究領(lǐng)域的排頭兵提出和驗(yàn)證了新結(jié)構(gòu)的可行性,業(yè)界已經(jīng)認(rèn)可了CFET的應(yīng)用前景并全面跟進(jìn),包括英特爾、臺(tái)積電-臺(tái)灣TSRI-日本AIST、應(yīng)用材料等企業(yè)和研究機(jī)構(gòu)都開始著手布局相關(guān)的研究和技術(shù)儲(chǔ)備,在常規(guī)的晶體管尺寸微縮越來越難以獲得理想的性能增益的情況下,每一次集成電路工藝的進(jìn)步都凝聚著產(chǎn)業(yè)鏈上下各個(gè)環(huán)節(jié)的研究成果,我們也期待著CFET等新技術(shù)的研發(fā)成功和應(yīng)用落地那一天盡快到來。

原文標(biāo)題:科研前線 | 未來會(huì)來嗎?摩爾定律大殺器CFET研究又有新成果

文章出處:【微信公眾號(hào):芯片揭秘】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5425

    文章

    12071

    瀏覽量

    368540
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    10020

    瀏覽量

    141750

原文標(biāo)題:科研前線 | 未來會(huì)來嗎?摩爾定律大殺器CFET研究又有新成果

文章出處:【微信號(hào):ICxpjm,微信公眾號(hào):芯片揭秘】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    下一代高速芯片晶體管解制造問題解決了!

    和 SF3E 工藝技術(shù),從 FinFET 晶體管過渡到 GAA 晶體管。GAA 晶體管結(jié)構(gòu)允許電流流過水平堆疊的硅層,這些硅層四周均被材料
    發(fā)表于 06-20 10:40

    多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu)

    多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu) 為滿足多進(jìn)制邏輯運(yùn)算的需要,設(shè)計(jì)了一款多值電場(chǎng)型電壓選擇晶體管??刂贫M(jìn)制電路通斷需要二進(jìn)制邏輯門電路,實(shí)際上是對(duì)電壓的一種選擇,而傳統(tǒng)二進(jìn)制邏輯門電路通常比較復(fù)雜
    發(fā)表于 04-15 10:24

    互補(bǔ)場(chǎng)效應(yīng)晶體管結(jié)構(gòu)和作用

    隨著半導(dǎo)體技術(shù)不斷逼近物理極限,傳統(tǒng)的平面晶體管(Planar FET)、鰭式場(chǎng)效應(yīng)晶體管(FinFET)從平面晶體管到FinFET的演變,
    的頭像 發(fā)表于 01-24 10:03 ?3193次閱讀
    互補(bǔ)場(chǎng)效應(yīng)<b class='flag-5'>晶體管</b>的<b class='flag-5'>結(jié)構(gòu)</b>和作用

    光速電場(chǎng)型多值晶體管結(jié)構(gòu)

    光速電場(chǎng)型多值晶體管結(jié)構(gòu)
    的頭像 發(fā)表于 12-27 08:08 ?464次閱讀
    光速電場(chǎng)型多值<b class='flag-5'>晶體管</b>的<b class='flag-5'>結(jié)構(gòu)</b>

    最新研發(fā)高速電壓型多值晶體管結(jié)構(gòu)

    高速電壓型多值晶體管結(jié)構(gòu)
    的頭像 發(fā)表于 11-21 12:23 ?510次閱讀
    最新研發(fā)高速電壓型多值<b class='flag-5'>晶體管</b>的<b class='flag-5'>結(jié)構(gòu)</b>

    探索光耦:晶體管光耦——電子設(shè)計(jì)中的關(guān)鍵角色

    、工作原理和核心特點(diǎn)。晶體管光耦的基本結(jié)構(gòu)晶體管光耦,通常由個(gè)主要部分組成:發(fā)光二極(LED)和光敏
    的頭像 發(fā)表于 11-13 10:32 ?750次閱讀
    探索光耦:<b class='flag-5'>晶體管</b>光耦——電子設(shè)計(jì)中的關(guān)鍵角色

    達(dá)林頓晶體管概述和作用

    結(jié)構(gòu)。這種結(jié)構(gòu)通過級(jí)聯(lián)多個(gè)晶體管,實(shí)現(xiàn)了更高的電流增益和更廣泛的應(yīng)用場(chǎng)景。達(dá)林頓晶體管最早由英國(guó)物理
    的頭像 發(fā)表于 09-29 15:42 ?1801次閱讀

    NMOS晶體管和PMOS晶體管的區(qū)別

    NMOS晶體管和PMOS晶體管種常見的金屬氧化物半導(dǎo)體場(chǎng)效應(yīng)晶體管(MOSFET)類型,它們?cè)诙鄠€(gè)方面存在顯著的差異。以下將從結(jié)構(gòu)、工作
    的頭像 發(fā)表于 09-13 14:10 ?7830次閱讀

    CMOS晶體管和MOSFET晶體管的區(qū)別

    CMOS晶體管和MOSFET晶體管在電子領(lǐng)域中都扮演著重要角色,但它們?cè)?b class='flag-5'>結(jié)構(gòu)、工作原理和應(yīng)用方面存在顯著的區(qū)別。以下是對(duì)者區(qū)別的詳細(xì)闡述。
    的頭像 發(fā)表于 09-13 14:09 ?4019次閱讀

    GaN晶體管的命名、類型和結(jié)構(gòu)

    電子發(fā)燒友網(wǎng)站提供《GaN晶體管的命名、類型和結(jié)構(gòu).pdf》資料免費(fèi)下載
    發(fā)表于 09-12 10:01 ?0次下載
    GaN<b class='flag-5'>晶體管</b>的命名、類型和<b class='flag-5'>結(jié)構(gòu)</b>

    電路的兩類約束指的是哪兩類

    電路的兩類約束通常指的是電氣約束和物理約束。這兩類約束在電路設(shè)計(jì)和分析中起著至關(guān)重要的作用。 一、電氣約束 電氣約束的概念 電氣約束是指在電路設(shè)計(jì)和分析中,需要遵循的電氣原理和規(guī)律。這些原理和規(guī)律
    的頭像 發(fā)表于 08-25 09:34 ?2043次閱讀

    晶體管計(jì)算機(jī)和電子計(jì)算機(jī)有什么區(qū)別

    晶體管計(jì)算機(jī)和電子計(jì)算機(jī)作為計(jì)算機(jī)發(fā)展史上的個(gè)重要階段,它們?cè)诙鄠€(gè)方面存在顯著的區(qū)別。以下是對(duì)這兩類計(jì)算機(jī)在硬件、性能、應(yīng)用以及技術(shù)發(fā)展
    的頭像 發(fā)表于 08-23 15:28 ?3623次閱讀

    GaN晶體管的基本結(jié)構(gòu)和性能優(yōu)勢(shì)

    GaN(氮化鎵)晶體管,特別是GaN HEMT(高電子遷移率晶體管),是近年來在電力電子和高頻通信領(lǐng)域受到廣泛關(guān)注的一種新型功率器件。其結(jié)構(gòu)復(fù)雜而精細(xì),融合了多種材料和工藝,以實(shí)現(xiàn)高效
    的頭像 發(fā)表于 08-15 11:01 ?2536次閱讀

    c放大器晶體管耐壓多少

    C放大器晶體管耐壓多少,這個(gè)問題涉及到晶體管的工作原理、C放大器的工作原理、晶體管的參數(shù)以及C
    的頭像 發(fā)表于 08-01 14:45 ?766次閱讀

    晶體管實(shí)現(xiàn)放大作用的內(nèi)外部條件

    晶體管作為現(xiàn)代電子技術(shù)的核心元件,其放大作用是實(shí)現(xiàn)信號(hào)處理的關(guān)鍵。 一、晶體管的基本原理 1.1 晶體管的分類
    的頭像 發(fā)表于 07-31 10:02 ?2557次閱讀