chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA管腳的調(diào)整 有哪些方法技巧

liuhezhineng ? 來(lái)源:PCB電子電路技術(shù) ? 作者:PCB電子電路技術(shù) ? 2022-10-14 16:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

此文介紹FPGA管腳的調(diào)整技巧,一起來(lái)學(xué)習(xí)吧。

(1)為了方便識(shí)別哪些Bank之間可以互調(diào),必須先對(duì)FPGA各個(gè)Bank進(jìn)行區(qū)分。在原理圖編輯界面中,執(zhí)行圖標(biāo)命令“交叉探針”,單擊某個(gè)FPGA的某個(gè)Bank,直接跳轉(zhuǎn)到PCB中相對(duì)應(yīng)的Bank管腳高亮,這時(shí)可以在某一機(jī)械層添加標(biāo)注,進(jìn)行標(biāo)記,如圖12-2所示。

圖12-2 Bank的標(biāo)記

(2)按照相同的操作方法可以把調(diào)整Bank在PCB中進(jìn)行標(biāo)記,如圖12-3所示。

圖12-3 被標(biāo)記的FPGA

(3)完成上述步驟之后,就可以按照正常的BGA出線方式把所有的信號(hào)腳進(jìn)行引出,并按照走線順序?qū)优帕校沁B接上,如圖12-4所示,飛線是交叉的,但是不直接連上。最后保存好所有文檔。

圖12-4 信號(hào)走線的對(duì)接

(4)在PCB設(shè)計(jì)交互界面中,執(zhí)行菜單命令“工程-元器件關(guān)聯(lián)”,進(jìn)行元件匹配,將左邊元件全部匹配到右邊窗口,單擊“執(zhí)行更新”按鈕,執(zhí)行更新,如圖12-5所示。

圖12-5 元件的匹配

(5)執(zhí)行菜單命令“工具-管腳/部件交換-配置”,定義和使能可調(diào)換管腳元件,如果彈出警告,須重新返回第(4)步進(jìn)行操作,或者執(zhí)行從原理圖導(dǎo)入PCB的操作,使原理圖和PCB完全對(duì)應(yīng)上之后再按照此步驟進(jìn)行操作,否則會(huì)彈出如圖12-6所示的警告信息。

圖12-6 警告信息

(6)找到FPGA對(duì)應(yīng)的元件位號(hào),勾選使能狀態(tài),雙擊該元件,對(duì)該元件的可以調(diào)換的I/O屬性管腳創(chuàng)建Group操作,單擊“OK”按鈕,設(shè)置完畢,如圖12-7所示。

圖12-7 可調(diào)換FPGA的使能及Group設(shè)置

(7)執(zhí)行菜單命令“工具-管腳/部件交換-交互式管腳/網(wǎng)絡(luò)交換”,單擊之前對(duì)接的信號(hào)走線,進(jìn)行線序調(diào)換。注意:“Project”工程文件一定要保存一下,再操作。

執(zhí)行完上述步驟之后,PCB管腳調(diào)換的工作就完成了,具體效果如圖12-8所示。

圖12-8 線序的調(diào)換調(diào)整

(8)PCB執(zhí)行調(diào)換更改之后,需要把網(wǎng)絡(luò)交互反導(dǎo)入原理圖,如圖12-9所示,執(zhí)行菜單命令“工程-工程選項(xiàng)”,勾選反導(dǎo)入選項(xiàng)“改變?cè)韴D管腳”。

圖12-9 反導(dǎo)入原理圖設(shè)置

(9)在PCB設(shè)計(jì)交互界面中,執(zhí)行“Update SchemaTIc in Project”命令,按照之前原理圖導(dǎo)入PCB那樣的方法,完成PCB導(dǎo)入原理圖。

因?yàn)橛行┰韴D繪制的方式或格式錯(cuò)誤,執(zhí)行反標(biāo)可能不完全或殘缺,建議反標(biāo)之后利用正導(dǎo)入方式核對(duì)一遍或者直接手工方式繪制管腳更換表,再一一進(jìn)行比對(duì)更改。

審核編輯:郭婷


聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1655

    文章

    22277

    瀏覽量

    629923
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4391

    文章

    23728

    瀏覽量

    420451

原文標(biāo)題:FPGA管腳的調(diào)整技巧

文章出處:【微信號(hào):PCB電子電路技術(shù),微信公眾號(hào):PCB電子電路技術(shù)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    CW32 MCU的NRST管腳何特點(diǎn)?

    NRST管腳默認(rèn)功能是MCU外部復(fù)位輸入,也可以復(fù)用為 GPIO 輸入端口。該管腳永久內(nèi)部上拉電阻(典型值7kΩ或者8kΩ),因此如果希望復(fù)用為GPIO輸入,它只能檢測(cè)管腳的低電平和
    發(fā)表于 11-12 08:05

    FPGA測(cè)試DDR帶寬跑不滿的常見(jiàn)原因及分析方法

    FPGA 中測(cè)試 DDR 帶寬時(shí),帶寬無(wú)法跑滿是常見(jiàn)問(wèn)題。下面我將從架構(gòu)、時(shí)序、訪問(wèn)模式、工具限制等多個(gè)維度,系統(tǒng)梳理導(dǎo)致 DDR 帶寬跑不滿的常見(jiàn)原因及分析方法。
    的頭像 發(fā)表于 10-15 10:17 ?514次閱讀

    常用伺服參數(shù)的調(diào)整

    伺服系統(tǒng)作為工業(yè)自動(dòng)化領(lǐng)域的核心部件,其參數(shù)調(diào)整直接影響設(shè)備運(yùn)行精度和動(dòng)態(tài)性能。本文將從基礎(chǔ)概念、關(guān)鍵參數(shù)解析、調(diào)試方法論及典型應(yīng)用案例四個(gè)維度,系統(tǒng)闡述伺服參數(shù)調(diào)整的技術(shù)要點(diǎn)。 一、伺服參數(shù)
    的頭像 發(fā)表于 10-13 07:41 ?567次閱讀
    常用伺服參數(shù)的<b class='flag-5'>調(diào)整</b>

    請(qǐng)教各位,這種電路,如何調(diào)整制動(dòng)時(shí)間

    請(qǐng)教各位,這種電路,如何調(diào)整制動(dòng)時(shí)間。現(xiàn)在電機(jī)需要1秒才靜止不動(dòng)。 什么方法調(diào)整到0.5秒
    發(fā)表于 10-08 12:27

    動(dòng)態(tài)調(diào)整同步周期的具體方法是什么?

    資源浪費(fèi)” 之間找到動(dòng)態(tài)平衡。其具體方法可分為四大類,每類均包含 “狀態(tài)感知 - 閾值判斷 - 周期調(diào)整 - 反饋驗(yàn)證” 的閉環(huán)邏輯,以下為詳細(xì)說(shuō)明: 一、基于 “同步誤差反饋” 的動(dòng)態(tài)調(diào)整(核心基礎(chǔ)
    的頭像 發(fā)表于 09-19 11:31 ?402次閱讀

    電磁流量計(jì)的主要參數(shù)及調(diào)整方法

    在工業(yè)流體測(cè)量領(lǐng)域,電磁流量計(jì)憑借高精度、高穩(wěn)定性的優(yōu)勢(shì)廣泛應(yīng)用,而掌握電磁流量計(jì)的主要參數(shù)及調(diào)整方法,是確保其精準(zhǔn)運(yùn)行、發(fā)揮核心價(jià)值的關(guān)鍵。作為基于電磁感應(yīng)原理工作的流量測(cè)量設(shè)備,其參數(shù)設(shè)置是否合理、調(diào)整是否規(guī)范,直接影響測(cè)量
    的頭像 發(fā)表于 08-30 08:56 ?1939次閱讀

    FPGA技術(shù)為什么越來(lái)越牛,這是原因的

    ,它一直都被廣泛使用。但是,大部分人還不是太了解它,對(duì)它有很多疑問(wèn)——FPGA到底是什么?為什么要使用它?相比CPU、GPU、ASIC(專用芯片),FPGA什么
    的頭像 發(fā)表于 08-22 11:39 ?3792次閱讀
    <b class='flag-5'>FPGA</b>技術(shù)為什么越來(lái)越牛,這是<b class='flag-5'>有</b>原因的

    火爆開(kāi)發(fā)中 | 開(kāi)源FPGA硬件板卡,硬件第一期發(fā)布

    設(shè)計(jì),詳細(xì)分工見(jiàn)下文。 01 最終硬件方案 7月6日,相關(guān)硬件人員進(jìn)行了會(huì)議討論,最終確定硬件方案確定如下: 電源:外部電源輸入采用電源適配器輸入,使用電源芯片為FPGA各電源管腳提供對(duì)應(yīng)的電源,并為
    發(fā)表于 07-09 13:54

    如何使用USB中斷傳輸方法訪問(wèn)FPGA?

    我目前正在設(shè)計(jì)一個(gè)可以通過(guò) CY7C65216 從 Windows PC 訪問(wèn) FPGA 的單元。 我正在考慮使用USB中斷傳輸方法訪問(wèn)FPGA。 這可能嗎? 如果有,是否任何示例軟
    發(fā)表于 05-19 06:04

    如何通過(guò)上位機(jī)控制CYUSB3014的指定管腳實(shí)現(xiàn)類似功能?

    我們?cè)瓉?lái)使用CY7C68013A實(shí)現(xiàn)了上位機(jī)與FPGA之間雙向通信,通過(guò)控制端點(diǎn)可以實(shí)現(xiàn)對(duì)諸如CY7C68013A上的PA0等管腳進(jìn)行控制以便FPGA識(shí)別接收或發(fā)送數(shù)據(jù),請(qǐng)問(wèn)如何通過(guò)上位機(jī)控制CYUSB3014的指定
    發(fā)表于 05-13 06:24

    進(jìn)行MAX17506縮小體積設(shè)計(jì)后, 整個(gè)電源功耗異常, 可以調(diào)整漏失功耗的方法嗎?

    進(jìn)行MAX17506縮小體積設(shè)計(jì)后, 整個(gè)電源功耗異常, 可以調(diào)整漏失功耗的方法嗎?
    發(fā)表于 04-18 07:43

    模擬示波器的波形顯示可以調(diào)整哪些參數(shù)?

    放大或縮小波形的垂直幅度,使波形在屏幕上顯示得更大或更小。 調(diào)整方法:通過(guò)旋轉(zhuǎn)垂直靈敏度旋鈕或輸入數(shù)值進(jìn)行調(diào)整。 垂直位置(Vertical Position) 定義:波形在垂直方向上的位置。 作用
    發(fā)表于 04-02 14:41

    AN210 GD32G5x3系列QSPI高速模式時(shí)鐘調(diào)整方法

    電子發(fā)燒友網(wǎng)站提供《AN210 GD32G5x3系列QSPI高速模式時(shí)鐘調(diào)整方法.pdf》資料免費(fèi)下載
    發(fā)表于 01-20 14:33 ?0次下載
    AN210 GD32G5x3系列QSPI高速模式時(shí)鐘<b class='flag-5'>調(diào)整</b><b class='flag-5'>方法</b>

    Verilog 測(cè)試平臺(tái)設(shè)計(jì)方法 Verilog FPGA開(kāi)發(fā)指南

    Verilog測(cè)試平臺(tái)設(shè)計(jì)方法是Verilog FPGA開(kāi)發(fā)中的重要環(huán)節(jié),它用于驗(yàn)證Verilog設(shè)計(jì)的正確性和性能。以下是一個(gè)詳細(xì)的Verilog測(cè)試平臺(tái)設(shè)計(jì)方法及Verilog FPGA
    的頭像 發(fā)表于 12-17 09:50 ?1552次閱讀

    fpga 管腳不讓綁定的問(wèn)題,綁定時(shí)提示: Not assignable

    fpga 管腳不讓綁定的--提示 如下圖: 網(wǎng)上說(shuō)將復(fù)用管腳設(shè)置成 普通I/O,我這也沒(méi)找到我要綁定的管腳,怎么設(shè)置。該管腳是和NOR_Fl
    發(fā)表于 12-05 15:30