chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

雙JK觸發(fā)器的工作原理和應用電路詳解

pecron ? 來源:采芯網(wǎng)FindIC ? 2023-05-05 09:26 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

今天是 74LS76雙JK觸發(fā)器,主要是以下幾個方面:

1、74LS76 是什么芯片?

2、74LS76 雙JK 觸發(fā)器 引腳排列

3、74LS76雙JK觸發(fā)器工作原理

4、74LS76 雙JK觸發(fā)器 規(guī)格參數(shù)

5、74LS76雙JK觸發(fā)器特性

6、74LS76雙JK觸發(fā)器等效替代

7、74LS76雙JK觸發(fā)器應用電路

一、74LS76 是什么芯片?

74LS76 帶有獨立的 JK 時鐘脈沖、直接清除輸入和直接設置的雙JK觸發(fā)器。觸發(fā)器的開發(fā)方式是,當時鐘設置為高電平時,將接收數(shù)據(jù)使能輸入。

74LS76 IC 中的 JK 觸發(fā)器還具有預設和清除功能,允許 IC 繞過時鐘和輸入并提供不同的輸出。74LS76 是基于 TTL 的,可以與任何基于 TTL 的設備或任何微控制器一起操作。IC 有多種封裝形式,使 IC 可以根據(jù)要求使用任何硬件。如有必要,可以使用多個 IC 制作更多 IC。

74LS76 的實際應用是在位的存儲中,盡管它對其他應用也很有價值。幾個特性使 Jk 觸發(fā)器成為最常見的類型之一。它們包括以下內容:

時鐘輸入屬性

預設輸入引腳的存在

同樣值得注意的是,JK 觸發(fā)器可以通過施加時鐘脈沖信號來改變它們的狀態(tài)。請注意,此時鐘信號可以是上升沿或下降沿。此外,74LS76 能夠忽略無效輸出。

二、74LS76 雙JK觸發(fā)器引腳排列

90fe6c16-eac3-11ed-90ce-dac502259ad0.jpg

74LS76 雙JK觸發(fā)器引腳排列

911b2cca-eac3-11ed-90ce-dac502259ad0.jpg

74LS76 雙JK觸發(fā)器引腳排列

912f98d6-eac3-11ed-90ce-dac502259ad0.jpg

74LS76 雙JK觸發(fā)器引腳說明

914d0bd2-eac3-11ed-90ce-dac502259ad0.jpg

74LS76 雙JK觸發(fā)器引腳說明

三、74LS76 雙JK觸發(fā)器工作原理

正如前面說的,我們在該 IC 中有兩個 JK 觸發(fā)器,該 IC 通常由 +5V 供電。輸入 (J, K) 引腳和輸出 (Q, Q bar) 引腳的最小和最大輸入和輸出電壓在上述規(guī)格中進行了討論。JK觸發(fā)器的工作原理如下圖所示 。

916169ce-eac3-11ed-90ce-dac502259ad0.jpg

74LS76 雙JK觸發(fā)器工作原理圖 預設和清除是異步低電平有效輸入。當預設和清除設置為低時,它們會覆蓋時鐘和 JK 輸入,強制輸出達到穩(wěn)態(tài)電平。 74LS76 有 5 個輸入引腳和兩個輸出引腳。輸出將取決于幾乎每個輸入引腳。當 IC 在復位引腳處于低電平狀態(tài)時,輸出引腳將為低電平,在反相輸出時,狀態(tài)將為高電平。 現(xiàn)在另一個輸入引腳知道為預設。當預設將處于高電平狀態(tài)時,輸出引腳將為高電平,而在反相輸出時,狀態(tài)將為低電平。要使用 IC,我們需要將它們保持在低電平,如果兩個引腳上的高電平狀態(tài),輸出和反相輸出都會給出高電平狀態(tài)。復位引腳和清除將在不同輸入處具有這些狀態(tài)。

918303f4-eac3-11ed-90ce-dac502259ad0.jpg

74LS76 雙JK觸發(fā)器工作原理 當 clear = 1 和 preset = 1 時,輸出將根據(jù) J 和 K 輸入在 HIGH 到 LOW 時鐘脈沖上變化。當 J 和 K 兩個輸入都為低電平時,輸出不會有任何變化。輸出將取決于先前的狀態(tài)。在 J = 1 和 K = 1 的情況下,輸出將在每個時鐘脈沖處保持翻轉。 其他狀態(tài)將根據(jù)下面的真值表。

9191e612-eac3-11ed-90ce-dac502259ad0.jpg

74LS76 雙JK觸發(fā)器工作原理 上面兩張表解釋了 JK FF 的一般工作,這個真值表描述了 74LS76 的功能,具有清晰和預設的特征。

919f9bcc-eac3-11ed-90ce-dac502259ad0.jpg

74LS76 雙JK觸發(fā)器工作原理

四、74LS76 雙 JK觸發(fā)器 規(guī)則參數(shù)

雙 JK 觸發(fā)器封裝 IC

工作電壓:2V 至 6V

最小高電平輸入電壓:2 V

最大低電平輸入電壓:0.8 V

最小高電平輸出電壓:3.5 V

最大低電平輸出電壓:0.25V

工作溫度 -55 至 -125°C

提供 14 引腳 PDIP、GDIP、PDSO 封裝

五、74LS76 雙JK觸發(fā)器特性

首先,它是一個雙 JK 觸發(fā)器,但在 1 個 IC 內。

具有 J、K 時鐘、置位和清零輸入的兩個獨立觸發(fā)器。

7476A 具有多個帶有 14 引腳 PDIP、GDIP 和 PDSO 的封裝。

功能清除和預設是 74LS76 的兩個基本屬性。

IC 是TTL輸出形式的代名詞。因此,它與微控制器和 TTL 設備兼容。

你可以將 IC 74LS76 作為單個觸發(fā)器操作,而不會中斷其他觸發(fā)器的工作。

標準 TTL 開關電壓。

六、74LS76JK觸發(fā)器等效替代

等效于 74LS76:74LS73、MC74HC73A、SN7476 替代品 JK 觸發(fā)器:74LS107、4027B

七、74LS76 雙JK觸發(fā)器應用電路

1、74LS76 的 0-9 計數(shù)器示例

在此示例中,我們將使用 JK 觸發(fā)器構建一個 3 位計數(shù)器,然后我們將通過將其轉換為 7 段上的十進制來顯示該值。要設計一個三位計數(shù)器,我們需要一個額外的組件,即與門,然后我們將使用四個 JK 觸發(fā)器。在設計完位計數(shù)器后,我們將使用 IC74LS76 將二進制數(shù)據(jù)轉換為共陰極7 段。時鐘脈沖將產(chǎn)生輸出,IC 將顯示 7 段數(shù)據(jù)。這是圖像。

91fb2ffa-eac3-11ed-90ce-dac502259ad0.jpg

74LS76 的 0-9 計數(shù)器示例 在三位數(shù)據(jù)中,我們可以存儲 000 到 111 的數(shù)據(jù),即 8 個值,并且 7 段以十進制顯示從 0 到 7 的值。JK 觸發(fā)器存儲每個值并在每個時鐘脈沖上生成新值。74LS48 用作 BCD 到 7 段解碼器,我們可以在時鐘脈沖改變之前的任何時間接收到這個值。在微處理器控制器中,時鐘引腳由手動信號控制以替換數(shù)據(jù),直到數(shù)據(jù)保持存儲,這個過程使觸發(fā)器最適合在多個設備中臨時存儲數(shù)據(jù)。

2、其他應用

可用于設計移位寄存器和EEPROM

它用于將電荷存儲在 RAMS 中。

74LS76 也使用了一個鎖存器。

IC可用于設計計數(shù)器。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • IC
    IC
    +關注

    關注

    36

    文章

    6127

    瀏覽量

    179451
  • 應用電路
    +關注

    關注

    9

    文章

    432

    瀏覽量

    50184
  • TTL
    TTL
    +關注

    關注

    7

    文章

    539

    瀏覽量

    71918
  • 引腳
    +關注

    關注

    16

    文章

    1735

    瀏覽量

    52934
  • 觸發(fā)器
    +關注

    關注

    14

    文章

    2039

    瀏覽量

    62152

原文標題:雙JK觸發(fā)器工作原理+應用電路詳解

文章出處:【微信號:電路一點通,微信公眾號:電路一點通】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    JK觸發(fā)器基本教程,講的超詳細?。?/a>

    或重置更改狀態(tài),則可能不會發(fā)生正確的閂鎖動作然后,為了克服SR觸發(fā)器設計的這兩個基本設計問題,開發(fā)了JK觸發(fā)器。這種簡單的JK觸發(fā)器是所有
    發(fā)表于 02-01 09:15

    主從jk觸發(fā)器電路工作原理

    主從jk觸發(fā)器電路工作原理
    發(fā)表于 01-21 14:00 ?1.8w次閱讀
    主從<b class='flag-5'>jk</b><b class='flag-5'>觸發(fā)器</b><b class='flag-5'>電路</b>及<b class='flag-5'>工作原理</b>

    CMOS觸發(fā)器的結構與工作原理

    CMOS觸發(fā)器的結構與工作原理     CMOS D觸發(fā)器足主-從結構形式的一種邊沿觸發(fā)器,CMOS T型觸發(fā)器
    發(fā)表于 10-17 08:52 ?7824次閱讀
    CMOS<b class='flag-5'>觸發(fā)器</b>的結構與<b class='flag-5'>工作原理</b>

    JK觸發(fā)器,JK觸發(fā)器是什么意思

    JK觸發(fā)器,JK觸發(fā)器是什么意思 1.主從JK觸發(fā)器主從結構
    發(fā)表于 03-08 13:36 ?7214次閱讀

    JK觸發(fā)器原理是什么?

    JK觸發(fā)器原理是什么? JK觸發(fā)器是一種功能較完善,應用很廣泛的雙穩(wěn)態(tài)觸發(fā)器。圖9-5(a)所示是一種典型結構的
    發(fā)表于 03-08 13:41 ?2.4w次閱讀

    JK觸發(fā)器工作原理詳細介紹

    JK觸發(fā)器工作原理詳細介紹 JK觸發(fā)器,采用與或非電路結構,它的
    發(fā)表于 03-08 13:47 ?5.4w次閱讀

    jk觸發(fā)器是什么原理_jk觸發(fā)器特性表和狀態(tài)轉換圖

    JK觸發(fā)器是數(shù)字電路觸發(fā)器中的一種基本電路單元。JK觸發(fā)器
    發(fā)表于 12-25 17:30 ?19.1w次閱讀
    <b class='flag-5'>jk</b><b class='flag-5'>觸發(fā)器</b>是什么原理_<b class='flag-5'>jk</b><b class='flag-5'>觸發(fā)器</b>特性表和狀態(tài)轉換圖

    施密特觸發(fā)器電路工作原理詳解_施密特觸發(fā)器特點_施密特觸發(fā)器的作用

    本文介紹了什么是施密特觸發(fā)器、施密特觸發(fā)器的主要特點,其次介紹了施密特觸發(fā)器電路工作原理詳解,最
    發(fā)表于 01-16 11:50 ?4.8w次閱讀
    施密特<b class='flag-5'>觸發(fā)器</b><b class='flag-5'>電路</b>及<b class='flag-5'>工作原理</b><b class='flag-5'>詳解</b>_施密特<b class='flag-5'>觸發(fā)器</b>特點_施密特<b class='flag-5'>觸發(fā)器</b>的作用

    jk邊沿觸發(fā)器工作原理

    本文開始介紹了JK觸發(fā)器工作特性與邊沿JK觸發(fā)器的特點,其次介紹了邊沿JK
    發(fā)表于 01-30 17:17 ?3.8w次閱讀
    <b class='flag-5'>jk</b>邊沿<b class='flag-5'>觸發(fā)器</b><b class='flag-5'>工作原理</b>

    主從jk觸發(fā)器工作原理

    為了解決輸入信號之間的約束問題,避免輸入端r、s出現(xiàn)全1的情況,可將電路改進為主從型jk觸發(fā)器,簡稱為jk觸發(fā)器。
    的頭像 發(fā)表于 08-05 15:49 ?4.3w次閱讀
    主從<b class='flag-5'>jk</b><b class='flag-5'>觸發(fā)器</b><b class='flag-5'>工作原理</b>

    JK觸發(fā)器邏輯符號_jk觸發(fā)器的特性方程

    JK觸發(fā)器是數(shù)字電路觸發(fā)器中的一種基本電路單元。JK觸發(fā)器
    的頭像 發(fā)表于 11-08 14:48 ?9.6w次閱讀
    <b class='flag-5'>JK</b><b class='flag-5'>觸發(fā)器</b>邏輯符號_<b class='flag-5'>jk</b><b class='flag-5'>觸發(fā)器</b>的特性方程

    t觸發(fā)器jk觸發(fā)器的區(qū)別和聯(lián)系

    觸發(fā)器是數(shù)字電路中常用的組合邏輯電路,在現(xiàn)代電子系統(tǒng)中有著廣泛的應用。其中,最常用的兩種觸發(fā)器是T觸發(fā)器
    的頭像 發(fā)表于 02-06 14:04 ?7195次閱讀

    jk觸發(fā)器上升沿和下降沿怎么判斷

    是一種具有兩個穩(wěn)定狀態(tài)的觸發(fā)器,它可以通過輸入信號的變化來改變其輸出狀態(tài)。JK觸發(fā)器的特點是具有兩個輸入端,分別標記為J和K,以及一個輸出端,標記為Q。JK
    的頭像 發(fā)表于 07-23 11:19 ?5023次閱讀

    jk觸發(fā)器和t觸發(fā)器工作原理、特點和應用

    JK觸發(fā)器和T觸發(fā)器都是數(shù)字電路中常用的觸發(fā)器,它們在存儲和傳遞信息方面發(fā)揮著重要作用。然而,它們在功能和應用上存在一定的差異。 一、
    的頭像 發(fā)表于 08-28 09:43 ?6893次閱讀

    jk觸發(fā)器的功能有哪些

    JK觸發(fā)器是一種具有兩個穩(wěn)定狀態(tài)的雙穩(wěn)態(tài)電路,廣泛應用于數(shù)字電路設計中。本文將詳細介紹JK觸發(fā)器
    的頭像 發(fā)表于 08-28 09:48 ?5586次閱讀