chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

如何開啟Versal的XilSEM功能

jf_pJlTbmA9 ? 來源:jf_pJlTbmA9 ? 作者:jf_pJlTbmA9 ? 2023-07-07 14:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Versal器件不再有傳統(tǒng)的SEM IP;Soft Error Mitigation功能在Vitis套件中以library形式出現(xiàn),稱為XilSEM。XilSEM基本功能和之前的SEM IP類似:通過不斷地掃描,檢測出PL CRAM中出現(xiàn)的SEU翻轉,上報,再根據(jù)系統(tǒng)需要決定是否做糾正或者重新配置PL。根據(jù)Versal器件的特點,XilSEM的掃描范圍進一步擴大,還可選擇是否掃描NPI寄存器,對PL之外的其他功能模塊的配置數(shù)據(jù)做監(jiān)測。

這篇文章介紹了如何開啟Versal最基本的XilSEM功能。

Vivado/Vitis 2022.1
Board used: VCK190

1. 首先基于VCK190開發(fā)板,建立一個project. 創(chuàng)建Block Design并添加CIPS IP:

1672911719920084.png

按照下圖配置PS PMC,使能串口以輸出XilSEM的log:

1672911729958781.png

1672911744355183.png

從左側選項中找到并使能XilSEM庫,并添加中斷:

1672911753911390.png

1672911764307294.png

生成HDL Wrapper以及pdi文件,并將設計導出到Vitis中。導出時,選擇‘Pre-synthesis’或‘Include device image’均可。

1672911775566962.png

2. 打開Vitis,基于之前生成的.xsa,建立一個新的application工程:

1672911788867526.png

基于R5,建立一個空白Application:

1672911794321192.png

1672911804381829.png

1672911810596519.png

修改BSP設置,找到XilSEM庫,點擊 ’Import Examples’, 導入其example:

1672911840233882.png

1672911857360316.png

1672911867680576.png

sem_cram_example,點擊OK。

1672911879884652.png

編譯新建的xsem_cram_example_1工程,生成elf文件。

1672911888744749.png

可以重復一樣的步驟,再次選擇xsem_npi_example, 則可以生成NPI掃描的elf文件。

1672911899671543.png

3. 連接VCK190開發(fā)板,打開串口顯示窗。下載pdi文件??梢钥吹捷敵鰈og如下:

1672911910484331.png

1672911916957525.png

執(zhí)行如下指令序列進行cram elf文件的下載:
ta
ta 3
rst -proc
dow -force <.elf>
con

可觀測到串口輸出如下。此時XilSEM已經(jīng)開啟并運行了。注意example程序進行了一次插錯測試。

1672911926729691.png

同樣方式,下載NPI elf,log打印信息如下:

1672911935573095.png

這篇文章介紹了在工程中如何開啟最基本的XilSEM功能,可以添加任意自己的設計。但是對于某些高級功能比如DFX,還需要在將來版本中完成兼容。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 寄存器
    +關注

    關注

    31

    文章

    5588

    瀏覽量

    128994
  • 開發(fā)板
    +關注

    關注

    25

    文章

    6112

    瀏覽量

    112947
  • Versal
    +關注

    關注

    1

    文章

    172

    瀏覽量

    8377
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    基于AMD Versal器件實現(xiàn)PCIe5 DMA功能

    Versal是AMD 7nm的SoC高端器件,不僅擁有比16nm性能更強的邏輯性能,并且其PS系統(tǒng)中的CPM PCIe也較上一代MPSoC PS硬核PCIe單元強大得多。本節(jié)將基于AMD官方開發(fā)板展示如何快速部署PCIe5x8及DMA功能。
    的頭像 發(fā)表于 06-19 09:44 ?1432次閱讀
    基于AMD <b class='flag-5'>Versal</b>器件實現(xiàn)PCIe5 DMA<b class='flag-5'>功能</b>

    【ALINX 技術分享】AMD Versal AI Edge 自適應計算加速平臺之 Versal 介紹(2)

    【ALINX 技術分享】AMD Versal AI Edge 自適應計算加速平臺之 Versal 介紹,以及Versal 芯片開發(fā)流程的簡介。
    的頭像 發(fā)表于 03-07 16:03 ?2426次閱讀
    【ALINX 技術分享】AMD <b class='flag-5'>Versal</b> AI Edge 自適應計算加速平臺之 <b class='flag-5'>Versal</b> 介紹(2)

    如何推遲XilSEM掃描功能的開始?(二)

    在 AMD Versal? 器件中, SEM 功能的實現(xiàn)發(fā)生了很大變化,整個解決方案基于 library 實現(xiàn)。下面我們一起看一下如何推遲 XilSEM 掃描功能的開始。
    的頭像 發(fā)表于 03-13 14:45 ?1270次閱讀
    如何推遲<b class='flag-5'>XilSEM</b>掃描<b class='flag-5'>功能</b>的開始?(二)

    AMD Versal自適應SoC內(nèi)置自校準的工作原理

    本文提供有關 AMD Versal 自適應 SoC 內(nèi)置自校準 (BISC) 工作方式的詳細信息。此外還詳述了 Versal 的異步模式及其對 BISC 的影響。
    的頭像 發(fā)表于 10-21 08:18 ?3807次閱讀

    Proof of Life:Versal 誕生的證據(jù)

    Proof of Life:Versal 誕生的證據(jù)
    的頭像 發(fā)表于 07-02 12:04 ?1753次閱讀

    Xilinx宣布7nm Versal AI Core和Versal Prime系列器件全面量產(chǎn)出貨

    Versal AI Core 系列提供了 Versal 產(chǎn)品組合中的最高算力和最低時延,借助其 AI 引擎實現(xiàn)了突破性的 AI 推斷吞吐量和性能。
    發(fā)表于 04-28 15:16 ?4380次閱讀

    Versal ACAP中的配電系統(tǒng)

    ) 與領先的存儲器和交互技術有機結合,從而為任何應用提供強大的異構加速功能。Versal 架構 PCB 準則已基于前幾代進行了精簡,以方便 PCB 布局專業(yè)人員和硬件設計師使用。 Versal ACAP 中
    的頭像 發(fā)表于 09-09 11:03 ?4928次閱讀

    基于Versal的圖像恢復管道

    電子發(fā)燒友網(wǎng)站提供《基于Versal的圖像恢復管道.zip》資料免費下載
    發(fā)表于 06-14 14:56 ?1次下載
    基于<b class='flag-5'>Versal</b>的圖像恢復管道

    Versal啟動文件簡述

    Versal? 是由多個高度耦合的可配置塊組成的自適應計算加速平臺?(ACAP)
    的頭像 發(fā)表于 07-07 14:15 ?1856次閱讀
    <b class='flag-5'>Versal</b>啟動文件簡述

    Versal平臺的系統(tǒng)級優(yōu)勢

    電子發(fā)燒友網(wǎng)站提供《Versal平臺的系統(tǒng)級優(yōu)勢.pdf》資料免費下載
    發(fā)表于 09-14 09:48 ?0次下載
    <b class='flag-5'>Versal</b>平臺的系統(tǒng)級優(yōu)勢

    Versal ACAP設計指南

    電子發(fā)燒友網(wǎng)站提供《Versal ACAP設計指南.pdf》資料免費下載
    發(fā)表于 09-13 14:40 ?2次下載
    <b class='flag-5'>Versal</b> ACAP設計指南

    怎樣開啟javascript功能

    JavaScript是一種客戶端腳本語言,它可以在網(wǎng)頁中實現(xiàn)動態(tài)交互和功能增強。在現(xiàn)代網(wǎng)頁開發(fā)中,幾乎所有的瀏覽器都支持JavaScript,因此,開啟JavaScript功能是很簡單的。 要
    的頭像 發(fā)表于 12-03 11:13 ?5607次閱讀

    Versal 自適應SoC設計指南

    電子發(fā)燒友網(wǎng)站提供《Versal 自適應SoC設計指南.pdf》資料免費下載
    發(fā)表于 12-14 16:22 ?1次下載
    <b class='flag-5'>Versal</b> 自適應SoC設計指南

    ALINX VERSAL SOM產(chǎn)品介紹

    近日,2024 AMD Adaptive Computing Summit(AMD ACS)在深圳舉行,芯驛電子應邀出席作主題分享:《ALINX 基于 Versal 系列硬件解決方案》,闡述了 ALINX 模塊化產(chǎn)品設計理念,展示基于 Versal 系列芯片開發(fā)的新品及后
    的頭像 發(fā)表于 08-05 10:33 ?1612次閱讀

    AMD第二代Versal AI Edge和Versal Prime系列加速量產(chǎn) 為嵌入式系統(tǒng)實現(xiàn)單芯片智能

    我們推出了 AMD 第二代 Versal AI Edge 系列和第二代 Versal Prime 系列,這兩款產(chǎn)品是對 Versal 產(chǎn)品組合的擴展,可為嵌入式系統(tǒng)實現(xiàn)單芯片智能。
    的頭像 發(fā)表于 06-11 09:59 ?1503次閱讀