chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

鎖相環(huán)PLL是什么?它是如何工作的?

冬至子 ? 來源:偉醬的芯片后端之路 ? 作者:偉醬的芯片后端之 ? 2023-12-06 15:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

今天想來聊一下芯片設計中的一個重要macro——PLL,全稱Phase lock loop,鎖相環(huán)。我主要就介紹一下它是什么以及它是如何工作的。

芯片的時鐘可以自己產生,可以由幾個反相器接在一起構成一個簡單的振蕩器產生時鐘,它的頻率可以到很快的速度,但是時鐘周期卻沒那么固定,一會快一會慢的。

而從芯片外面來的晶振一般具有穩(wěn)定的時鐘周期,但頻率只能是在兆赫茲的量級。PLL就是利用外部晶振作為參考時鐘,來輸出一個周期穩(wěn)定的高頻率的時鐘,這個時鐘供芯片的時序電路使用。

可以說PLL是整個芯片的源頭,從PLL出來的時鐘我們認為就是干凈的、后端可以直接用的時鐘了。

最基本的PLL構成如下:它有一個最主要的元件——壓控振蕩器VCO,VCO的振蕩頻率是隨著輸入電壓變化的,它的輸出就是整個PLL的輸出,也就是我們最終拿到的時鐘。

而VCO的輸出也會由一個反饋電路接回PLL,經過除頻電路得到一個與外部晶振頻率差不多的時鐘信號,而后比較他們二者的相位。

如果晶振相位稍快,就把VCO輸入電壓調低,如果晶振相位稍慢,就把VCO輸入電壓調高,這樣就可以根據輸入晶振反饋調整VCO的輸出,從而得到穩(wěn)定的高頻時鐘信號。

這只是PLL基本思想,實際實現起來,需要有一個電荷泵調整VCO的輸入,而VCO的輸入也需要濾掉諧波,如果不過濾的話反映到最終時鐘上就是時鐘抖動了。

從上面的簡單介紹就可以看出,PLL是一個模擬器件,所以他本質上對噪聲和干擾特別敏感,現在做PLL的重要課題之一就是如何減弱噪聲影響。

一般后端在物理實現的時候,也會對PLL做額外的特殊照顧,盡量減弱干擾。PLL就類似芯片中的心臟,用以供給跳動的時鐘。

但是在數字電路中照顧模擬器件的噪聲干擾是十分復雜、困難的一件事,需要考慮很多東西。首先在PLL內部,就需要采用類似差分電路的方法來做VCO,當然這是最基本的,但是更多方法我也不太了解。

在PLL外面,我們也會加很大的blockage,還有加很強壯的shielding等,PG供電也是怎么強怎么來,還有等等一系列額外的QoR檢查、ESD檢查等??傊痪湓?,就是會犧牲很大的代價也要把PLL的抗噪聲做好。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 鎖相環(huán)

    關注

    35

    文章

    598

    瀏覽量

    89665
  • 芯片設計
    +關注

    關注

    15

    文章

    1087

    瀏覽量

    55666
  • VCO
    VCO
    +關注

    關注

    13

    文章

    311

    瀏覽量

    70228
  • 壓控振蕩器
    +關注

    關注

    10

    文章

    165

    瀏覽量

    29715
  • PLL電路
    +關注

    關注

    0

    文章

    92

    瀏覽量

    6817
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    鎖相環(huán)(PLL)電路設計與應用(全9章)

    內容介紹本文檔主要介紹鎖相環(huán)(PLL)電路的設計與應用,內容包括PLL工作原理與電路構成、PLL電路的傳輸特性、
    發(fā)表于 04-18 15:34

    鎖相環(huán)是什么意思

    鎖相環(huán)(Phase-Locked Loop,簡稱PLL)是一種廣泛應用于電子系統(tǒng)中的反饋控制系統(tǒng),主要用于頻率合成和相位同步。本文將從鎖相環(huán)工作原理、基本組成、應用案例以及設計考慮等
    的頭像 發(fā)表于 02-03 17:48 ?1356次閱讀

    可編程晶振的鎖相環(huán)原理

    鎖相環(huán)(Phase-LockedLoop,PLL)是一個能夠比較輸出與輸)入相位差的反饋系統(tǒng),利用外部輸入的參考信號控制環(huán)路內部振蕩信號的頻率和相位,使振蕩信號同步至參考信號。而鎖相環(huán)
    的頭像 發(fā)表于 01-08 17:39 ?580次閱讀
    可編程晶振的<b class='flag-5'>鎖相環(huán)</b>原理

    鎖相環(huán)PLL的噪聲分析與優(yōu)化 鎖相環(huán)PLL與相位噪聲的關系

    鎖相環(huán)PLL)是一種反饋控制系統(tǒng),它通過比較輸入信號和輸出信號的相位差異,調整輸出信號以實現相位鎖定。在許多應用中,如無線通信、頻率合成和時鐘同步,PLL的性能直接關系到系統(tǒng)的整體性能。相位噪聲
    的頭像 發(fā)表于 11-06 10:55 ?3527次閱讀

    鎖相環(huán)PLL的常見故障及解決方案

    鎖相環(huán)PLL)是一種反饋控制系統(tǒng),用于鎖定輸入信號的相位和頻率。它在現代電子系統(tǒng)中扮演著至關重要的角色,從無線通信到數字信號處理,PLL的應用無處不在。然而,由于其復雜性,PLL也可
    的頭像 發(fā)表于 11-06 10:52 ?2185次閱讀

    鎖相環(huán)PLL在無線電中的應用 鎖相環(huán)PLL與模擬電路的結合

    鎖相環(huán)PLL在無線電中的應用 1. 頻率合成 在無線電通信中,頻率合成是生成所需頻率信號的關鍵技術。鎖相環(huán)可以用于生成穩(wěn)定的頻率輸出,這對于調制和解調過程至關重要。通過調整PLL的參考
    的頭像 發(fā)表于 11-06 10:49 ?860次閱讀

    鎖相環(huán)PLL與頻率合成器的區(qū)別

    在現代電子系統(tǒng)中,頻率控制和信號生成是至關重要的。鎖相環(huán)PLL)和頻率合成器是實現這些功能的兩種關鍵技術。盡管它們在某些應用中可以互換使用,但它們在設計、工作原理和應用領域上存在顯著差異。 一
    的頭像 發(fā)表于 11-06 10:46 ?1336次閱讀

    鎖相環(huán)PLL工作原理 鎖相環(huán)PLL應用領域

    解調和信號處理等方面。 鎖相環(huán)PLL工作原理 1. 基本組成 鎖相環(huán)主要由三個部分組成:相位比較器(Phase Comparator)、低通濾波器(Low Pass Filter,L
    的頭像 發(fā)表于 11-06 10:42 ?2782次閱讀

    將 Hercules 鎖相環(huán)(PLL)咨詢SSWFO21#45的影響降至最低

    電子發(fā)燒友網站提供《將 Hercules 鎖相環(huán)(PLL)咨詢SSWFO21#45的影響降至最低.pdf》資料免費下載
    發(fā)表于 09-13 10:04 ?0次下載
    將 Hercules <b class='flag-5'>鎖相環(huán)</b>(<b class='flag-5'>PLL</b>)咨詢SSWFO21#45的影響降至最低

    CDCVF2510A鎖相環(huán)(PLL)時鐘驅動器數據表

    電子發(fā)燒友網站提供《CDCVF2510A鎖相環(huán)(PLL)時鐘驅動器數據表.pdf》資料免費下載
    發(fā)表于 08-22 09:27 ?0次下載
    CDCVF2510A<b class='flag-5'>鎖相環(huán)</b>(<b class='flag-5'>PLL</b>)時鐘驅動器數據表

    簡述鎖相環(huán)的基本結構

    鎖相環(huán)(Phase-LockedLoop, PLL),是一種反饋控制電路,電子設備正常工作,通常需要外部的輸入信號與內部的振蕩信號同步,利用鎖相環(huán)路就可以實現這個目的,它可用來從固定的
    的頭像 發(fā)表于 08-06 15:07 ?1217次閱讀
    簡述<b class='flag-5'>鎖相環(huán)</b>的基本結構

    鎖相環(huán)頻率合成器的特點和應用

    鎖相環(huán)頻率合成器(Phase-Locked Loop Frequency Synthesizer, PLLFS)是一種利用鎖相環(huán)(Phase-Locked Loop, PLL)技術實現頻率合成的裝置。其基本原理基于相位負反饋控制
    的頭像 發(fā)表于 08-05 15:01 ?1607次閱讀

    鎖相環(huán)鎖相放大器的區(qū)別

    鎖相環(huán)(Phase-Locked Loop, PLL)和鎖相放大器(Lock-in Amplifier)是兩種在電子學和信號處理領域廣泛應用的技術,它們各自具有獨特的工作原理、組成結構
    的頭像 發(fā)表于 07-30 15:51 ?2992次閱讀

    鎖相環(huán)相位噪聲的影響因素

    鎖相環(huán)(Phase Locked Loop, PLL)相位噪聲是評估鎖相環(huán)性能的重要指標之一,它描述了輸出信號相位的不穩(wěn)定性。相位噪聲的存在會直接影響系統(tǒng)的性能,如降低信號的信噪比、增加誤碼率、影響雷達系統(tǒng)的目標分辨能力等。以下
    的頭像 發(fā)表于 07-30 15:31 ?2982次閱讀

    鎖相環(huán)工作原理和應用場景

    鎖相環(huán)是一種利用相位同步產生的電壓,去調諧壓控振蕩器(Voltage Controlled Oscillator, VCO)以產生目標頻率的負反饋控制系統(tǒng)。它基于自動控制原理,通過外部輸入的參考信號
    的頭像 發(fā)表于 07-30 15:05 ?1.1w次閱讀
    <b class='flag-5'>鎖相環(huán)</b>的<b class='flag-5'>工作</b>原理和應用場景