chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

臺(tái)積電N3P工藝新品投產(chǎn),性能提質(zhì)、成本減負(fù)

微云疏影 ? 來源:綜合整理 ? 作者:綜合整理 ? 2024-05-17 09:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

臺(tái)積電已于2023年第四季度成功實(shí)現(xiàn)了第二代3納米工藝技術(shù)的量產(chǎn),并朝著開發(fā)性能增幅更高的N3P芯片前進(jìn)。在歐洲技術(shù)研討會(huì)上,該公司宣布已做好準(zhǔn)備在2024年下半年推出這一節(jié)點(diǎn)的改良版本N3P。

N3E工藝的批量生產(chǎn)預(yù)期如期進(jìn)行,其缺陷密度與2020年量產(chǎn)的N5工藝相當(dāng)。臺(tái)積電對(duì)N3E的良率評(píng)價(jià)頗高,目前僅有的采用N3E的處理器——蘋果M4,其晶體管數(shù)量及運(yùn)行時(shí)鐘速度均較基于N3工藝的M3有所提升。

臺(tái)積電的一位高層在活動(dòng)中指出:“N3E按計(jì)劃于去年第四季度啟動(dòng)量產(chǎn)。我們已經(jīng)見證了客戶產(chǎn)品的優(yōu)秀產(chǎn)出表現(xiàn),因此他們確實(shí)按照預(yù)定計(jì)劃順利進(jìn)入市場(chǎng)。”

N3E工藝的核心在于其相較于臺(tái)積電首款N3工藝(即N3B)的簡(jiǎn)化。通過移除部分需EUV光刻的層以及完全避免使用EUV雙圖案化,N3E降低了制造成本,擴(kuò)大了工藝窗口并提高了產(chǎn)量。然而,這些改變可能導(dǎo)致晶體管密度和功率效率下降,但可通過設(shè)計(jì)優(yōu)化予以緩解。

展望未來,N3P工藝具備N3E的光學(xué)縮放功能,且展現(xiàn)出良好的發(fā)展勢(shì)頭。該工藝已獲得所需的資格認(rèn)證,良率性能接近N3E。臺(tái)積電技術(shù)組合的下一步演進(jìn),旨在以相同的時(shí)鐘頻率提升性能達(dá)4%或降低功耗約9%,同時(shí)還能將混合設(shè)計(jì)配置芯片的晶體管密度提高4%。

N3P保持了與N3E的IP模塊、設(shè)計(jì)工具和方法的兼容性,使得開發(fā)者更愿意選用。這種延續(xù)性保證了絕大多數(shù)新芯片設(shè)計(jì)(流片)有望從N3E順利過渡至N3P,充分利用后者所帶來的性能和成本效益。

N3P的最終生產(chǎn)準(zhǔn)備預(yù)計(jì)在今年下半年展開,屆時(shí)將步入HVM(大批量制造)階段。臺(tái)積電預(yù)測(cè),芯片設(shè)計(jì)廠商將迅速采納此項(xiàng)技術(shù)。憑借其優(yōu)異的性能和成本優(yōu)勢(shì),N3P有望贏得眾多臺(tái)積電客戶的喜愛,包括蘋果和AMD。

盡管基于N3P的芯片正式上市日期尚未明確,但預(yù)計(jì)蘋果等大廠將在2025年的處理器系列中運(yùn)用該技術(shù),涵蓋智能手機(jī)、個(gè)人電腦和平板電腦的SoC。

“我們已成功交付N3P技術(shù),”臺(tái)積電高層表示。 “該技術(shù)已通過認(rèn)證,良率表現(xiàn)接近N3E。(工藝技術(shù))已收到產(chǎn)品客戶流片,并將于今年下半年開始生產(chǎn)。由于N3P的(PPA優(yōu)勢(shì)),我們預(yù)計(jì)N3 上的大部分流片都將轉(zhuǎn)向N3P?!?/p>

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20144

    瀏覽量

    246696
  • 臺(tái)積電
    +關(guān)注

    關(guān)注

    44

    文章

    5787

    瀏覽量

    174665
  • 晶體管
    +關(guān)注

    關(guān)注

    78

    文章

    10232

    瀏覽量

    146168
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    新思科技旗下Ansys仿真和分析解決方案產(chǎn)品組合已通過臺(tái)公司認(rèn)證

    新思科技近日宣布,其旗下的Ansys仿真和分析解決方案產(chǎn)品組合已通過臺(tái)公司認(rèn)證,支持對(duì)面向臺(tái)公司最先進(jìn)制造工藝(包括
    的頭像 發(fā)表于 10-21 10:11 ?332次閱讀

    Cadence基于臺(tái)N4工藝交付16GT/s UCIe Gen1 IP

    我們很高興展示基于臺(tái)成熟 N4 工藝打造的 Gen1 UCIe IP 的 16GT/s 眼圖。該 IP 一次流片成功且眼圖清晰開闊,為尋
    的頭像 發(fā)表于 08-25 16:48 ?1600次閱讀
    Cadence基于<b class='flag-5'>臺(tái)</b><b class='flag-5'>積</b><b class='flag-5'>電</b><b class='flag-5'>N</b>4<b class='flag-5'>工藝</b>交付16GT/s UCIe Gen1 IP

    力旺NeoFuse于臺(tái)N3P制程完成可靠度驗(yàn)證

    力旺電子宣布,其一次性可編程內(nèi)存(One-Time Programmable, OTP)NeoFuse已于臺(tái)N3P制程完成可靠度驗(yàn)證。N3P
    的頭像 發(fā)表于 07-01 11:38 ?763次閱讀

    Cadence攜手臺(tái)公司,推出經(jīng)過其A16和N2P工藝技術(shù)認(rèn)證的設(shè)計(jì)解決方案,推動(dòng) AI 和 3D-IC芯片設(shè)計(jì)發(fā)展

    :CDNS)近日宣布進(jìn)一步深化與臺(tái)公司的長(zhǎng)期合作,利用經(jīng)過認(rèn)證的設(shè)計(jì)流程、經(jīng)過硅驗(yàn)證的 IP 和持續(xù)的技術(shù)協(xié)作,加速 3D-IC 和先進(jìn)節(jié)點(diǎn)技術(shù)的芯片開發(fā)進(jìn)程。作為臺(tái)
    的頭像 發(fā)表于 05-23 16:40 ?1637次閱讀

    西門子與臺(tái)合作推動(dòng)半導(dǎo)體設(shè)計(jì)與集成創(chuàng)新 包括臺(tái)N3P N3C A14技術(shù)

    西門子和臺(tái)在現(xiàn)有 N3P 設(shè)計(jì)解決方案的基礎(chǔ)上,進(jìn)一步推進(jìn)針對(duì)臺(tái)
    發(fā)表于 05-07 11:37 ?1237次閱讀

    AMD實(shí)現(xiàn)首個(gè)基于臺(tái)N2制程的硅片里程碑

    基于臺(tái)先進(jìn)2nm(N2)制程技術(shù)的高性能計(jì)算產(chǎn)品。這彰顯了AMD與臺(tái)
    的頭像 發(fā)表于 05-06 14:46 ?577次閱讀
    AMD實(shí)現(xiàn)首個(gè)基于<b class='flag-5'>臺(tái)</b><b class='flag-5'>積</b><b class='flag-5'>電</b><b class='flag-5'>N</b>2制程的硅片里程碑

    英特爾18A與臺(tái)N2工藝各有千秋

    TechInsights分析,臺(tái)N2工藝在晶體管密度方面表現(xiàn)突出,其高密度(HD)標(biāo)準(zhǔn)單元的晶體管密度高達(dá)313MTr/mm2,遠(yuǎn)超英特
    的頭像 發(fā)表于 02-17 13:52 ?976次閱讀

    蘋果M5芯片量產(chǎn),采用臺(tái)N3P制程工藝

    工藝——N3P。與前代工藝相比,N3P性能上實(shí)現(xiàn)了約5%的提升,同時(shí)在功耗方面降低了5%至10%。這一顯著的進(jìn)步意味著,搭載M5芯片的設(shè)備
    的頭像 發(fā)表于 02-06 14:17 ?1227次閱讀

    聯(lián)發(fā)科調(diào)整天璣9500芯片制造工藝

    性能和能效上取得顯著提升。然而,面對(duì)臺(tái)2nm工藝高昂的制造成本,以及蘋果即將在M5系列芯片中引入該
    的頭像 發(fā)表于 01-06 13:48 ?1027次閱讀

    消息稱臺(tái)3nm、5nm和CoWoS工藝漲價(jià),即日起效!

    )計(jì)劃從2025年1月起對(duì)3nm、5nm先進(jìn)制程和CoWoS封裝工藝進(jìn)行價(jià)格調(diào)整。 先進(jìn)制程2025年喊漲,最高漲幅20% 其中,對(duì)3nm、5nm等先進(jìn)制程技術(shù)訂單漲價(jià),漲幅在3%到8
    的頭像 發(fā)表于 01-03 10:35 ?1012次閱讀

    臺(tái)2025年起調(diào)整工藝定價(jià)策略

    近日,據(jù)臺(tái)灣媒體報(bào)道,隨著AI領(lǐng)域?qū)ο冗M(jìn)制程與封裝產(chǎn)能的需求日益旺盛,臺(tái)計(jì)劃從2025年1月起,針對(duì)其3nm、5nm以及先進(jìn)的CoWoS封裝工藝
    的頭像 發(fā)表于 12-31 14:40 ?1290次閱讀

    高通明年驍龍8 Elite 2芯片全數(shù)交由臺(tái)代工

    芯片代工伙伴。上一次高通選擇三星代工,還要追溯到2021年的驍龍8第一代芯片,當(dāng)時(shí)采用的是三星的4納米制程。 據(jù)悉,臺(tái)將為高通生產(chǎn)驍龍8 Elite 2芯片,采用的是升級(jí)到第三代的3
    的頭像 發(fā)表于 12-30 11:31 ?1632次閱讀

    臺(tái)2nm工藝將量產(chǎn),蘋果iPhone成首批受益者

    。然而,最新的供應(yīng)鏈消息卻透露了一個(gè)不同的方向。據(jù)悉,A19系列芯片將采用臺(tái)的第三代3nm工藝(N3
    的頭像 發(fā)表于 12-26 11:22 ?1012次閱讀

    臺(tái)2納米制程技術(shù)細(xì)節(jié)公布:性能功耗雙提升

    在近日于舊金山舉行的IEEE國(guó)際電子器件會(huì)議(IEDM)上,全球領(lǐng)先的晶圓代工企業(yè)臺(tái)揭曉了其備受期待的2納米(N2)制程技術(shù)的詳細(xì)規(guī)格。 據(jù)臺(tái)
    的頭像 發(fā)表于 12-19 10:28 ?1159次閱讀

    臺(tái)分享 2nm 工藝深入細(xì)節(jié):功耗降低 35% 或性能提升15%!

    來源:IEEE 臺(tái)在本月早些時(shí)候于IEEE國(guó)際電子器件會(huì)議(IEDM)上公布了其N2(2nm級(jí))制程的更多細(xì)節(jié)。該新一代工藝節(jié)點(diǎn)承諾實(shí)現(xiàn)
    的頭像 發(fā)表于 12-16 09:57 ?1820次閱讀
    <b class='flag-5'>臺(tái)</b><b class='flag-5'>積</b><b class='flag-5'>電</b>分享 2nm <b class='flag-5'>工藝</b>深入細(xì)節(jié):功耗降低 35% 或<b class='flag-5'>性能</b>提升15%!