chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

NVMe IP高速傳輸卻不依賴XDMA設計之三:系統(tǒng)架構(gòu)

高速傳輸與存儲 ? 來源:高速傳輸與存儲 ? 作者:高速傳輸與存儲 ? 2025-06-29 17:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

結(jié)合目前應用需求,以及前面基礎分析,確定IP應具有如下特色:
(1) 通用性
前端數(shù)據(jù)采集系統(tǒng)基于 FPGA 開發(fā)。 一方面, 設備類型多, 使用的 FPGA型號各不相同, 需要實現(xiàn)的設計能夠在多種類型 FPGA 上的工作; 另一方面, 為了降部署低成本, 需要實現(xiàn)脫離 CPU 的存儲控制。 綜合考慮以上兩方面因素,設計應采用純邏輯電路的方式實現(xiàn)。
(2) 高性能
前端采集的數(shù)據(jù)存在連續(xù)數(shù)據(jù)、 零散數(shù)據(jù)等多種數(shù)據(jù)量形式。 面臨大量零散數(shù)據(jù)存儲請求時, 需要增加 NVMe I/O 隊列的數(shù)量和深度來保證數(shù)據(jù)傳輸性能; 而面臨大量連續(xù)數(shù)據(jù)存儲請求時, 單隊列足以發(fā)揮性能。 在這種情況下, 需要盡可能降低功耗,減少運行中的 I/O 隊列數(shù)量。 因此, 需要實現(xiàn)動態(tài)的隊列管理功能, 在滿足高性能的同時適應不同的應用環(huán)境。 具體要求為使用 PCIe3.0 以上接口的高性能固態(tài)硬盤的順序讀寫數(shù)據(jù)吞吐量不低于2GB/s, 隨機寫IOPS不低于500000, 隨機寫延遲不高于1ms。
(3) 易集成、 易操作
實現(xiàn)的 NVMe 主機控制邏輯和 NVMe 固態(tài)硬盤作為存儲子系統(tǒng), 應能夠方便的集成到應用環(huán)境中, 并提供簡易的操作方式實現(xiàn)數(shù)據(jù)的傳輸與存儲。 因此, 設計需要采用標準化接口, 實現(xiàn)盡可能低的資源占用率, 并具備 DMA 數(shù)據(jù)傳輸功能。
基于以上需求, 本IP擬基于 FPGA 的 NVMe over PCIe(NoP) 邏輯進行設計,它具有以下特點:
(1) 支持 NVMe 1.3d 協(xié)議、 支持 PCIe 3.0 協(xié)議。
(2) 基于 Xilinx PCIe Integration Block 硬核開發(fā)。 一方面, 該 PCIE 集成塊具有多種版本, 并且適用平臺多, 因此 NoP 邏輯加速引擎能夠部署在支持 PCIE 集成塊的FPGA 開發(fā)板上。 另一方面, 直接對接 PCIE 集成塊的結(jié)構(gòu)設計具有更高的數(shù)據(jù)傳輸性能。
(3) 純邏輯電路開發(fā)。 設計基于純邏輯電路, 不需要 CPU 的介入, 獨立運行,可以節(jié)省 CPU 資源, 兼容 SoC 與純邏輯環(huán)境。
(4) 使用 AXI 總線接口。 設計使用標準化的 AXI 總線接口提供系統(tǒng)控制和數(shù)據(jù)傳輸功能, 在保證了傳輸性能的同時, 更容易集成到應用環(huán)境中。
(5) 多隊列并行管理與動態(tài)配置。 支持的最大 I/O 提交隊列數(shù)量為 16, 支持的最大單 I/O 提交隊列深度為 1024, 最大 I/O 提交隊列總深度為 1024, 支持運行過程中動態(tài)的創(chuàng)建或刪除隊列。
(6) DMA 功能。 通過配置 DMA 寄存器直接請求數(shù)據(jù)傳輸, 數(shù)據(jù)傳輸通過 AXI4總線接口對接用戶邏輯, 使用突發(fā)傳輸提高數(shù)據(jù)傳輸性能。

wKgZO2hhCgWAf94TAAHyPA5AVdA576.png

圖1 Nvme邏 輯加速IP系統(tǒng)架構(gòu)圖

新系統(tǒng)中,Nvme邏輯加速IP通過 PCIe 3.0x4 接口連接 NVMe
固態(tài)硬盤, 并提供 AXI4-Lite 接口用于系統(tǒng)控制, 以及 AXI4 接口用于數(shù)據(jù)傳輸。 在該IP內(nèi)部, 根據(jù)功能劃分為系統(tǒng)控制模塊、 初始化模塊、 NVMe 控制模塊、 PCIe 加速模塊、 PCIE 集成塊。 以下為各功能模塊的定義:
系統(tǒng)控制模塊是實現(xiàn)NVMe over PCIe關鍵組件。 NoP 邏輯加速引擎內(nèi)部集成了各種功能, 包括初始化、 NVMe 隊列管理以及 DMA 等多種功能, 統(tǒng)由系統(tǒng)控制模塊進行管理。 為了有效管理這些功能, 系統(tǒng)控制模塊設計了對應的功能控制單元, 并提供了 AXI4-Lite 從機接口, 使得 NoP 邏輯加速引擎能夠輕松地與用戶環(huán)境集成。 通過 AXI4-Lite 接口, 用戶可以方便地訪問各個功能控制單元, 實現(xiàn)對系統(tǒng)功能的控制。 這種設計使得用戶能夠直接與 NoP 邏輯加速引擎進行交互, 靈活地配置和管理系統(tǒng)的各項功能, 從而更好地滿足特定的應用需求。
初始化模塊負責控制系統(tǒng)的初始化流程, 其中包括 PCIe 初始化和 NVMe 初始化兩個主要步驟。 在系統(tǒng)上電復位后, 首先由 PCIE 集成塊執(zhí)行物理層的鏈路訓練和速度協(xié)商, 建立有效的 PCIe 通信鏈路。 隨后, 由初始化模塊進行 PCIe 設備的枚舉與配置, 并執(zhí)行 NVMe 的初始化流程。 初始化過程是確保系統(tǒng)能夠在正確狀態(tài)下運行的前提條件, 也為后續(xù)操作提供了必要的支持。
NVMe 控制模塊是實現(xiàn) NVMe 的命令提交和完成機制的核心模塊。 首先, 該模塊負責將來自系統(tǒng)控制模塊的功能請求轉(zhuǎn)換為 NVMe 命令請求, 并執(zhí)行 NVMe 指令提交與完成機制。 其次, 該模塊實現(xiàn) NVMe 隊列管理功能, 除了基本的隊列存儲、門鈴控制、 請求仲裁、 條目解析等, 還包括了動態(tài)創(chuàng)建和刪除隊列功能。 最后, 該模塊還負責實現(xiàn) PRP 尋址機制, 根據(jù)指令管理和計算 PRP 偏移, 實現(xiàn)數(shù)據(jù)的尋址并降低 PRP 讀取延遲。
PCIe 加速模塊負責處理 PCIe TLP, 將 PCIe 事務與 NVMe 緊密結(jié)合。 一方面,該模塊將來自初始化模塊或 NVMe 控制模塊的事務請求轉(zhuǎn)換為 PCIe TLP 請求, 然后發(fā)送到 PCIE 集成塊, 同時接收 PCIE 集成塊的 TLP 響應包, 將其轉(zhuǎn)換為內(nèi)部事務響應發(fā)送到對應內(nèi)部模塊。 另一方面, 該模塊負責處理來自 NVMe 存儲設備的 TLP 請求, 根據(jù)請求內(nèi)容將請求轉(zhuǎn)發(fā)到 NVMe 控制模塊或轉(zhuǎn)換為 AXI4 總線事務, 同時將來自 NVMe 控制模塊和 AXI4 總的響應組裝為 CplD, 經(jīng)由 PCIE 集成塊發(fā)送給 NVMe存儲設備。
PCIE 集成塊實現(xiàn) PCIe 的數(shù)據(jù)鏈路層和物理層。 PCIE 集成塊是 Xilinx 提供的用于 PCIe 的高帶寬、 可擴展和靈活的通用 I/O 核, 在 NoP 邏輯加速引擎中使用 PCIE集成塊的 RC 模式實現(xiàn) Root Complex 的數(shù)據(jù)鏈路層與物理層。 PCIE 集成塊提供了四組 AXI stream 接口用于傳遞 PCIe TLP, 通過這些接口實現(xiàn) TLP 與 PCIe 鏈路信號的相互轉(zhuǎn)換, 此外還包含一組配置接口用于訪問 PCIE 集成塊的配置空間。

想進一步了解相關視頻,請搜索B站用戶:專注與守望
鏈接:https://space.bilibili.com/585132944/dynamic?spm_id_from=333.1365.list.card_title.click
更多博文見:https://blog.csdn.net/tiantianuser/article/details/148994728

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1653

    文章

    22270

    瀏覽量

    629755
  • 可編程邏輯
    +關注

    關注

    7

    文章

    526

    瀏覽量

    45295
  • 高速存儲
    +關注

    關注

    0

    文章

    15

    瀏覽量

    6061
  • nvme
    +關注

    關注

    0

    文章

    286

    瀏覽量

    23700
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    NVMe IP高速傳輸卻不依賴便利的XDMA設計之一

    NVMe IP放棄XDMA原因 選用XDMANVMe IP的關鍵
    發(fā)表于 05-24 17:09

    NVMe IP高速傳輸卻不依賴便利的XDMA設計之二

    NVMe IP放棄XDMA原因 選用XDMANVMe IP的關鍵
    發(fā)表于 05-25 10:20

    NVMe IP高速傳輸卻不依賴便利的XDMA設計之三系統(tǒng)架構(gòu)

    請求數(shù)據(jù)傳輸, 數(shù)據(jù)傳輸通過 AXI4總線接口對接用戶邏輯, 使用突發(fā)傳輸提高數(shù)據(jù)傳輸性能。 圖1 Nvme邏 輯加速
    發(fā)表于 06-29 17:42

    NVMe IP高速傳輸卻不依賴XDMA設計之五:DMA 控制單元設計

    DMA 控制單元負責控制 DMA 傳輸事務, 該單元承擔了 DMA 事務到 NVMe 事務的轉(zhuǎn)換任務, 使用戶對數(shù)據(jù)傳輸事務的控制更加簡單快捷。 DMA 控制功能由 DMA寄存器組實現(xiàn)。DMA
    發(fā)表于 07-02 19:45

    NVMe高速傳輸之擺脫XDMA設計18:UVM驗證平臺

    驗證的硬核 IP,因此在驗證過程中可以只使用其接口進行模擬,這將極大減小驗證平臺復雜度和構(gòu)建難度,同時對驗證的完備性影響較小.驗證平臺由 UVM 驗證包、DUT、AXI BRAM IPNVMe
    發(fā)表于 07-31 16:39

    NVMe高速傳輸之擺脫XDMA設計23:UVM驗證平臺

    驗證的硬核 IP,因此在驗證過程中可以只使用其接口進行模擬,這將極大減小驗證平臺復雜度和構(gòu)建難度,同時對驗證的完備性影響較小.驗證平臺由 UVM 驗證包、DUT、AXI BRAM IPNVMe
    發(fā)表于 08-26 09:49

    PHP簡單實現(xiàn)不依賴于Unix系統(tǒng)Cron的定時任務程序資料說明

    本文檔的主要內(nèi)容詳細介紹的是PHP簡單實現(xiàn)不依賴于Unix系統(tǒng)Cron的定時任務程序資料說明。
    發(fā)表于 03-01 16:52 ?2次下載
    PHP簡單實現(xiàn)<b class='flag-5'>不依賴</b>于Unix<b class='flag-5'>系統(tǒng)</b>Cron的定時任務程序資料說明

    智行者發(fā)布國內(nèi)首款不依賴高精地圖的高級別自動駕駛解決方案

    與市場上其他高速領航系統(tǒng)不同,智行者的H-INP采用了“重感知 輕地圖”的技術(shù)方案,成為國內(nèi)首款不依賴高精地圖的高級別自動駕駛解決方案。
    的頭像 發(fā)表于 08-19 10:19 ?3144次閱讀

    NVMe IP over PCIe 4.0:擺脫XDMA,實現(xiàn)超高速!

    基于NVMe加速引擎,它直接放棄XDMA,改為深度結(jié)合PCIe,通過高速傳輸機制開發(fā)。同時利用UVM驗證平臺驗證,有效提升工作效率。
    的頭像 發(fā)表于 04-16 14:57 ?792次閱讀
    <b class='flag-5'>NVMe</b> <b class='flag-5'>IP</b> over PCIe 4.0:擺脫<b class='flag-5'>XDMA</b>,實現(xiàn)超<b class='flag-5'>高速</b>!

    NVMe IP高速傳輸卻不依賴XDMA設計之二:PCIe讀寫邏輯

    應答模塊的具體任務是接收來自PCIe鏈路上的設備的TLP請求,并響應請求。由于基于PCIe協(xié)議的NVMe數(shù)據(jù)傳輸只使用PCIe協(xié)議的存儲器讀請求TLP和存儲器寫請求TLP,應答模塊分別針對兩種TLP設置處理引擎來提高并行性和處理速度。
    的頭像 發(fā)表于 06-09 17:25 ?587次閱讀
    <b class='flag-5'>NVMe</b> <b class='flag-5'>IP</b><b class='flag-5'>高速</b><b class='flag-5'>傳輸</b><b class='flag-5'>卻不依賴</b><b class='flag-5'>XDMA</b>設計之二:PCIe讀寫邏輯

    NVMe IP高速傳輸卻不依賴XDMA設計之四:系統(tǒng)控制模塊

    系統(tǒng)控制模塊負責實現(xiàn) NVMe over PCI 邏輯加速引擎的控制功能, 其結(jié)構(gòu)如圖 1 所示。 用戶通過系統(tǒng)控制模塊實現(xiàn)對初始化功能、 隊列管理功能、 DMA 功能等主要功能的控制, 同時邏輯加速引擎的工作狀態(tài)也通過此模塊反
    的頭像 發(fā)表于 06-29 17:52 ?330次閱讀
    <b class='flag-5'>NVMe</b> <b class='flag-5'>IP</b><b class='flag-5'>高速</b><b class='flag-5'>傳輸</b><b class='flag-5'>卻不依賴</b><b class='flag-5'>XDMA</b>設計之四:<b class='flag-5'>系統(tǒng)</b>控制模塊

    NVMe IP高速傳輸卻不依賴XDMA設計之五:DMA 控制單元設計

    DMA 控制單元負責控制 DMA 傳輸事務, 該單元承擔了 DMA 事務到 NVMe 事務的轉(zhuǎn)換任務, 使用戶對數(shù)據(jù)傳輸事務的控制更加簡單快捷。 DMA 控制功能由 DMA寄存器組實現(xiàn)。
    的頭像 發(fā)表于 07-02 19:47 ?1875次閱讀
    <b class='flag-5'>NVMe</b> <b class='flag-5'>IP</b><b class='flag-5'>高速</b><b class='flag-5'>傳輸</b><b class='flag-5'>卻不依賴</b><b class='flag-5'>XDMA</b>設計之五:DMA 控制單元設計

    NVMe IP高速傳輸卻不依賴XDMA設計之六:性能監(jiān)測單元設計

    性能監(jiān)測單元負責監(jiān)測 NVMe over PCIe 邏輯加速引擎的運行狀態(tài)和統(tǒng)計信息, 包括復位后 運行時間信息、 NVMe 指令數(shù)量統(tǒng)計信息、 數(shù)據(jù)操作數(shù)量統(tǒng)計信息、 IOPS 性能統(tǒng)計 信息、 指令延遲統(tǒng)計信息等。
    的頭像 發(fā)表于 07-02 19:49 ?370次閱讀
    <b class='flag-5'>NVMe</b> <b class='flag-5'>IP</b><b class='flag-5'>高速</b><b class='flag-5'>傳輸</b><b class='flag-5'>卻不依賴</b><b class='flag-5'>XDMA</b>設計之六:性能監(jiān)測單元設計

    NVMe IP高速傳輸卻不依賴XDMA設計之八:系統(tǒng)初始化

    采用XDMA是許多人常用xilinx庫實現(xiàn)NVMe或其他傳輸的方法。但是,XDMA介紹較少,在高速存儲設計時,尤其是PCIe4.0模式下,較
    的頭像 發(fā)表于 07-26 15:14 ?625次閱讀
    <b class='flag-5'>NVMe</b> <b class='flag-5'>IP</b><b class='flag-5'>高速</b><b class='flag-5'>傳輸</b><b class='flag-5'>卻不依賴</b><b class='flag-5'>XDMA</b>設計之八:<b class='flag-5'>系統(tǒng)</b>初始化

    NVMe IP高速傳輸卻不依賴XDMA設計之九:隊列管理模塊(上)

    這是采用PCIe設計NVMe,并非調(diào)用XDMA方式,后者在PCIe4.0時不大方便,故團隊直接采用PCIe設計,結(jié)合UVM驗證加快設計速度。 隊列管理模塊采用隊列的存儲與控制分離的設計結(jié)構(gòu)。
    的頭像 發(fā)表于 08-04 09:53 ?580次閱讀
    <b class='flag-5'>NVMe</b> <b class='flag-5'>IP</b><b class='flag-5'>高速</b><b class='flag-5'>傳輸</b><b class='flag-5'>卻不依賴</b><b class='flag-5'>XDMA</b>設計之九:隊列管理模塊(上)