GalaxSim Turbo 3.0
2025年11月,系統(tǒng)級驗(yàn)證EDA解決方案提供商芯華章科技與北京開源芯片研究院(以下簡稱 “開芯院”),基于GalaxSim Turbo 3.0在事件驅(qū)動和周期驅(qū)動雙引擎在仿真性能上的優(yōu)勢,成功將“香山”第三代昆明湖架構(gòu)RISC-V處理器的驗(yàn)證效率提升近3倍,為國產(chǎn)開源高性能處理器的研發(fā)迭代注入關(guān)鍵動力。
作為國產(chǎn) RISC-V 生態(tài)的核心推動者,開芯院 “香山” 系列處理器一直以突破高性能開源芯片技術(shù)壁壘為目標(biāo),而復(fù)雜架構(gòu)帶來的驗(yàn)證周期長、調(diào)試難度大等問題,成為影響研發(fā)進(jìn)度的關(guān)鍵瓶頸。
此次合作中,GalaxSim Turbo 3.0 的高速仿真模式在無需修改驗(yàn)證環(huán)境的前提下,大幅提升仿真并行度,其混合仿真模式既兼容 SystemVerilog 語法與 UVM 特性,又通過 XEDB 波形合并、功能覆蓋率分析等實(shí)用調(diào)試工具,確保驗(yàn)證流程的連貫性與精準(zhǔn)性,充分匹配 “香山” 處理器的嚴(yán)苛驗(yàn)證需求。
較于傳統(tǒng)仿真工具和開源的verilator 工具,GalaxSim Turbo 3.0 展現(xiàn)出多維度優(yōu)勢:
1
使用門檻更低,語法支持范圍更全面
支持Verilog/SystemVerilog全語法,額外支持SVA,F(xiàn)unctional Coverage等Verilator沒有的功能,同時可在原先的仿真用例上可以一鍵切換
2
易用性更強(qiáng)
不局限C Testbench,驗(yàn)證環(huán)境的移植平滑,維護(hù)成本大大降低
3
并行效率高
Verilator線程數(shù)目需要編譯前指定,Turbo的線程數(shù)目可以在RunTime的時候根據(jù)服務(wù)器資源指定,大大提高多線程的管理效率
4
仿真性能卓越
在拆分設(shè)計(jì)之前對設(shè)計(jì)描述方式和信號同步機(jī)制進(jìn)行深度優(yōu)化,同時可以根據(jù)客戶設(shè)計(jì)特點(diǎn)進(jìn)行特殊的定向優(yōu)化
5
資源管理智能
運(yùn)行時可以自動尋找合適的CPU資源,并得到計(jì)算資源,通訊資源的優(yōu)化匹配
6
調(diào)試能力全面
支持并行下載芯華章波形文件格式XEDB,波形文件大幅減小,下載速度顯著提升,得到完整的一體化Debug體驗(yàn)

開芯院院長唐丹表示:
“‘香山’處理器的研發(fā)核心訴求是在保證架構(gòu)創(chuàng)新與性能突破的同時,加速驗(yàn)證閉環(huán)與產(chǎn)品落地。‘香山’高性能開源處理器選擇使用芯華章 GalaxSim Turbo 3.0 的雙引擎技術(shù)加速實(shí)現(xiàn)驗(yàn)證效率翻倍,特別是在復(fù)雜場景下的并行調(diào)度能力和全流程調(diào)試工具,有效解決了開源架構(gòu)驗(yàn)證中速度與精度難以兼顧的痛點(diǎn)。
更重要的是,工具與現(xiàn)有流程無縫銜接,大幅降低了研發(fā)成本。芯華章將GalaxSim開放給開芯院免費(fèi)使用,無疑會為RISC-V生態(tài)注入強(qiáng)勁動力,讓更多團(tuán)隊(duì)能夠借助量產(chǎn)級國產(chǎn)EDA工具,加速AI、高性能計(jì)算等關(guān)鍵領(lǐng)域的芯片創(chuàng)新。
我們也期待與芯華章保持常態(tài)化深度合作,共同推動國產(chǎn)開源芯片生態(tài)逐步走向成熟?!?/p>
芯華章聯(lián)席CEO謝仲輝表示:
“‘香山’處理器作為高性能RISC-V開源領(lǐng)域的標(biāo)桿項(xiàng)目,其復(fù)雜的驗(yàn)證需求也推動了GalaxSim產(chǎn)品不斷迭代升級。
此次驗(yàn)證效率翻倍的成果,也彰顯了產(chǎn)業(yè)鏈協(xié)同的巨大價值。我們希望通過開放GalaxSim的免費(fèi)使用,打破傳統(tǒng)短期評估模式的局限,讓初創(chuàng)團(tuán)隊(duì)能直接將經(jīng)過‘香山’等標(biāo)桿項(xiàng)目檢驗(yàn)的仿真工具用于實(shí)際研發(fā)。
幫助國內(nèi)初創(chuàng)團(tuán)隊(duì)降低工具門檻,縮短產(chǎn)品開發(fā)周期,真正為國產(chǎn)芯片在AI、高性能計(jì)算等關(guān)鍵領(lǐng)域的自主發(fā)展筑牢根基。推動國產(chǎn) EDA 與芯片產(chǎn)業(yè)雙向奔赴、共同成長。
下載開芯院“香山”及仿真框架GalaxSim適配
https://github.com/OpenXiangShan/XiangShan(PR#4893)
申請免費(fèi)使用芯華章GalaxSim
https://free.x-epic.com/



-
仿真
+關(guān)注
關(guān)注
52文章
4399瀏覽量
137619 -
仿真器
+關(guān)注
關(guān)注
14文章
1048瀏覽量
86716 -
eda
+關(guān)注
關(guān)注
72文章
3043瀏覽量
181400 -
RISC-V
+關(guān)注
關(guān)注
48文章
2772瀏覽量
51755 -
芯華章
+關(guān)注
關(guān)注
0文章
189瀏覽量
11902
原文標(biāo)題:開芯院采用芯華章高性能數(shù)字仿真器GalaxSim,RISC-V 驗(yàn)證獲近3倍效率提升
文章出處:【微信號:X-EPIC,微信公眾號:芯華章科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
智芯公司榮膺2025“中國芯”RISC-V生態(tài)推廣示范案例
芯華章GalaxEC HEC工具破解RISC-V驗(yàn)證難題
芯華章開放免費(fèi)使用商用級仿真器GalaxSim,加速中國芯片初創(chuàng)公司發(fā)展
芯華章RISC-V敏捷驗(yàn)證方案再升級
開芯院采用芯華章P2E硬件驗(yàn)證平臺加速RISC-V驗(yàn)證
思爾芯邀您共赴2025 RISC-V中國峰會!
智芯公司RISC-V高性能CPU芯片獲得權(quán)威認(rèn)可
匠芯創(chuàng)科技M7000系列選型表分享 RISC-V內(nèi)核的高性能DSP實(shí)時處理器 適配機(jī)器人
中科昊芯DSP產(chǎn)品及公司信息
芯來科技攜手芯芒科技發(fā)布RISC-V CPU系統(tǒng)仿真平臺
智芯公司榮獲RISC-V聯(lián)盟2024年度IP創(chuàng)新獎
芯啟源亮相首屆RISC-V產(chǎn)業(yè)發(fā)展大會
芯華章發(fā)布FPGA驗(yàn)證系統(tǒng)新品HuaProP3
芯華章推出新一代高性能FPGA原型驗(yàn)證系統(tǒng)
國產(chǎn)EDA公司芯華章科技推出新一代高性能FPGA原型驗(yàn)證系統(tǒng)

開芯院采用芯華章高性能數(shù)字仿真器GalaxSim,RISC-V 驗(yàn)證獲近3倍效率提升
評論