chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PolarFire SoC的硬件CPU子系統(tǒng)和可編程邏輯相結(jié)合實(shí)現(xiàn)的尺寸、功耗和性能優(yōu)勢

電子工程師 ? 來源:lq ? 2018-12-08 10:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

近期在加利福尼亞RISC-V峰會上的演示活動(dòng)展示了將PolarFire SoC的硬件CPU子系統(tǒng)和可編程邏輯相結(jié)合實(shí)現(xiàn)的尺寸、功耗和性能優(yōu)勢

5G、機(jī)器學(xué)習(xí)物聯(lián)網(wǎng)IoT)聯(lián)合推動(dòng)的新計(jì)算時(shí)代,嵌入式開發(fā)人員需要Linux操作系統(tǒng)的豐富功能,這些功能必須在更低功率、發(fā)熱量有嚴(yán)格要求的設(shè)計(jì)環(huán)境中滿足確定性系統(tǒng)要求,同時(shí)滿足關(guān)鍵的安全性和可靠性要求。傳統(tǒng)的片上系統(tǒng)(SoC)現(xiàn)場可編程門陣列(FPGA)將可重新配置的硬件和Linux處理能力集成到單個(gè)芯片上,可以為開發(fā)人員提供理想的自定義設(shè)備,但這種方法功耗過高,并且安全性和可靠性都無法保證,否則就必須使用缺乏靈活性且昂貴的處理架構(gòu)。為了解決這些問題,Microchip Technology Inc.(美國微芯科技公司)通過其Microsemi Corporation子公司推出新型SoC FPGA架構(gòu)擴(kuò)展其Mi-V生態(tài)系統(tǒng),新架構(gòu)結(jié)合了業(yè)內(nèi)功耗最低的中距離PolarFire? FPGA系列產(chǎn)品,以及基于開放的免版稅RISC-V指令集架構(gòu)(ISA)的完整微處理器子系統(tǒng)。

Microchip在加利福尼亞圣克拉拉RISC-V峰會上發(fā)布的新型PolarFire SoC架構(gòu)讓Linux平臺能夠在多核一致性中央處理器(CPU)集群中實(shí)現(xiàn)實(shí)時(shí)的確定性非對稱多重處理(AMP)功能。與SiFive合作開發(fā)的PolarFire SoC架構(gòu)提供靈活的2 MB L2存儲器子系統(tǒng),可以配置為緩存、暫存器或直接存取存儲器。對于協(xié)作式互聯(lián)物聯(lián)網(wǎng)系統(tǒng)中各種對發(fā)熱量和空間有嚴(yán)格限制的應(yīng)用,這讓設(shè)計(jì)人員能夠利用豐富的操作系統(tǒng)同時(shí)實(shí)施多個(gè)確定性實(shí)時(shí)嵌入式應(yīng)用。

Microchip可編程解決方案業(yè)務(wù)部副總裁Bruce Weyer表示:“PolarFire SoC架構(gòu)將低功耗、安全、可靠等特點(diǎn)集合到一個(gè)可配置設(shè)備中,可以讓Linux獲得實(shí)時(shí)功能,這非常引人注目。加上我們強(qiáng)大的Mi-V RISC-V生態(tài)系統(tǒng)和Microchip廣泛的系統(tǒng)解決方案產(chǎn)品組合,PolarFire SoC架構(gòu)可以為客戶提供卓越的平臺,以便應(yīng)對計(jì)算領(lǐng)域未來面臨的重大挑戰(zhàn)。”

PolarFire SoC提供大量調(diào)試功能,包括指令跟蹤、50個(gè)斷點(diǎn)指令、可配置的被動(dòng)運(yùn)行時(shí)高級可擴(kuò)展接口(AXI)總線監(jiān)控程序和FPGA結(jié)構(gòu)監(jiān)控程序,以及Microchip的內(nèi)置雙通道邏輯分析器SmartDebug。PolarFire SoC架構(gòu)具有安全可靠的特點(diǎn),例如針對所有存儲器的單糾錯(cuò)和雙糾錯(cuò)檢測(SEC-DED)、物理存儲器保護(hù)、差分功耗分析(DPA)安全加密內(nèi)核、防護(hù)級安全啟動(dòng),以及128 KB閃存引導(dǎo)存儲器。

SiFive首席執(zhí)行官Naveed Sherwami表示:“PolarFire SoC架構(gòu)是一個(gè)完全可自定義、可編程的RISC-V平臺,可以讓設(shè)計(jì)人員以新穎有趣的方式自由打造創(chuàng)新的Linux SoC,以滿足特定領(lǐng)域的不同要求。通過利用SiFive市場領(lǐng)先的U54-MC CPU內(nèi)核套件,PolarFire SoC將讓設(shè)計(jì)人員能夠克服構(gòu)建行為可預(yù)測的實(shí)時(shí)系統(tǒng)所面臨的普遍難題?!?/p>

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    11218

    瀏覽量

    222972
  • 可編程邏輯
    +關(guān)注

    關(guān)注

    7

    文章

    526

    瀏覽量

    45308
  • 機(jī)器學(xué)習(xí)

    關(guān)注

    66

    文章

    8541

    瀏覽量

    136236

原文標(biāo)題:發(fā)揮你的無限創(chuàng)造力,首款RISC-V SoC FPGA架構(gòu)問市

文章出處:【微信號:FPGAer_Club,微信公眾號:FPGAer俱樂部】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    嵌入式和FPGA的區(qū)別

    數(shù)字電路功能。FPGA最大的特點(diǎn)是硬件可重構(gòu)性,能夠在設(shè)計(jì)完成后改變其邏輯功能。 這種硬件可編程的特性帶來了兩大優(yōu)勢:首先,F(xiàn)PGA可以在
    發(fā)表于 11-19 06:55

    ?TPLD801 可編程邏輯器件技術(shù)文檔摘要

    該TPLD801是 TI 可編程邏輯器件 (TPLD) 系列器件的一部分,該器件具有具有組合邏輯、順序邏輯和模擬模塊的多功能可編程邏輯 IC
    的頭像 發(fā)表于 09-28 14:36 ?964次閱讀
    ?TPLD801 <b class='flag-5'>可編程邏輯</b>器件技術(shù)文檔摘要

    ?TPLD2001-Q1 汽車級可編程邏輯器件技術(shù)文檔摘要

    TPLD2001-Q1 是 TI 可編程邏輯器件 (TPLD) 系列器件的一部分,該器件具有具有組合邏輯、順序邏輯和模擬模塊的多功能可編程邏輯
    的頭像 發(fā)表于 09-28 10:42 ?620次閱讀
    ?TPLD2001-Q1 汽車級<b class='flag-5'>可編程邏輯</b>器件技術(shù)文檔摘要

    ?TPLD2001可編程邏輯器件技術(shù)文檔摘要

    該TPLD2001是 TI 可編程邏輯器件 (TPLD) 系列器件的一部分,該器件具有具有組合邏輯、順序邏輯和模擬模塊的多功能可編程邏輯 I
    的頭像 發(fā)表于 09-28 10:36 ?566次閱讀
    ?TPLD2001<b class='flag-5'>可編程邏輯</b>器件技術(shù)文檔摘要

    ?TPLD1201-Q1 可編程邏輯器件技術(shù)文檔摘要

    TPLD1201-Q1 是 TI 可編程邏輯器件 (TPLD) 系列器件的一部分,該器件具有具有組合邏輯、順序邏輯和模擬模塊的多功能可編程邏輯
    的頭像 發(fā)表于 09-28 10:06 ?534次閱讀
    ?TPLD1201-Q1 <b class='flag-5'>可編程邏輯</b>器件技術(shù)文檔摘要

    ?TPLD801-Q1 可編程邏輯器件技術(shù)文檔總結(jié)

    TPLD801-Q1 是 TI 可編程邏輯器件 (TPLD) 系列器件的一部分,該器件具有具有組合邏輯、順序邏輯和模擬模塊的多功能可編程邏輯
    的頭像 發(fā)表于 09-28 10:03 ?435次閱讀
    ?TPLD801-Q1 <b class='flag-5'>可編程邏輯</b>器件技術(shù)文檔總結(jié)

    可編程邏輯控制器PLC是什么?如何實(shí)現(xiàn)上網(wǎng)通信?

    可編程邏輯控制器(PLC)是一種專為工業(yè)環(huán)境設(shè)計(jì)的數(shù)字運(yùn)算操作電子系統(tǒng),其核心是通過可編程存儲器存儲邏輯運(yùn)算、順序控制、定時(shí)、計(jì)數(shù)和算術(shù)運(yùn)算
    的頭像 發(fā)表于 09-22 17:27 ?616次閱讀

    5CEBA4F23C8NQS現(xiàn)場可編程門陣列(FPGA)芯片

    :適用于自動(dòng)駕駛輔助系統(tǒng)和車輛網(wǎng)絡(luò)。- 物聯(lián)網(wǎng)終端:適用于邊緣計(jì)算和數(shù)據(jù)管理。優(yōu)勢- 性能卓越與低能耗:在保障高性能的同時(shí),根據(jù)低功耗設(shè)計(jì)降
    發(fā)表于 06-11 09:01

    Microchip發(fā)布PolarFire Core FPGA和SoC產(chǎn)品

    當(dāng)前市場中,物料清單(BOM)成本持續(xù)攀升,開發(fā)者需在性能和預(yù)算間實(shí)現(xiàn)優(yōu)化。鑒于中端FPGA市場很大一部分無需集成串行收發(fā)器,Microchip Technology Inc.(微芯科技公司)正式發(fā)布PolarFire Core
    的頭像 發(fā)表于 05-23 14:02 ?1237次閱讀

    RK3568驅(qū)動(dòng)指南|第十二篇 GPIO子系統(tǒng)-第135章 GPIO子系統(tǒng)與pinctrl子系統(tǒng)相結(jié)合實(shí)驗(yàn)

    RK3568驅(qū)動(dòng)指南|第十二篇 GPIO子系統(tǒng)-第135章 GPIO子系統(tǒng)與pinctrl子系統(tǒng)相結(jié)合實(shí)驗(yàn)
    的頭像 發(fā)表于 05-23 13:47 ?749次閱讀
    RK3568驅(qū)動(dòng)指南|第十二篇 GPIO<b class='flag-5'>子系統(tǒng)</b>-第135章 GPIO<b class='flag-5'>子系統(tǒng)</b>與pinctrl<b class='flag-5'>子系統(tǒng)</b><b class='flag-5'>相結(jié)合</b>實(shí)驗(yàn)

    H5U系列可編程邏輯控制器指令手冊

    INOVANCE匯川-H5U系列可編程邏輯控制器指令手冊-中文
    發(fā)表于 04-30 16:38 ?7次下載

    愛普生可編程晶振SG-8101CE快速燒錄

    交付和定制化生產(chǎn),顯著縮短研發(fā)周期和交付時(shí)間。SG-8101CE可編程晶振憑借其寬頻率范圍、低功耗和小型化設(shè)計(jì),成為高集成度電子系統(tǒng)的理想時(shí)鐘源。SG-8101CE主要
    的頭像 發(fā)表于 03-07 13:37 ?713次閱讀
    愛普生<b class='flag-5'>可編程</b>晶振SG-8101CE快速燒錄

    fpga和cpu的區(qū)別 芯片是gpu還是CPU

    一、FPGA與CPU的區(qū)別 FPGA(Field-Programmable Gate Array,現(xiàn)場可編程門陣列)和CPU(Central Processing Unit,中央處理器)是兩種不同類
    的頭像 發(fā)表于 02-01 14:57 ?3029次閱讀

    可編程交流負(fù)載標(biāo)準(zhǔn)

    的準(zhǔn)確性直接取決于設(shè)備的穩(wěn)定性和可靠性。 在實(shí)際應(yīng)用中,可編程交流負(fù)載標(biāo)準(zhǔn)可以用于多種場合。例如,在電力電子設(shè)備的研發(fā)階段,可以通過可編程交流負(fù)載來模擬不同的負(fù)載條件,以測試設(shè)備的性能和穩(wěn)定性。在電力
    發(fā)表于 01-15 13:53

    可編程混合信號技術(shù)彌補(bǔ)邏輯IC的成本與密度空白

    ? 電子設(shè)計(jì)工程師們始終追求一種全面的解決方案:他們期望獲得可編程、低功耗、低成本、小尺寸,并能快速上市的產(chǎn)品,同時(shí)希望這些產(chǎn)品的配置流程既迅速又便捷——而且無需學(xué)習(xí)新的軟件。在瑞薩電子,我們通過
    的頭像 發(fā)表于 12-28 15:47 ?1089次閱讀
    <b class='flag-5'>可編程</b>混合信號技術(shù)彌補(bǔ)<b class='flag-5'>邏輯</b>IC的成本與密度空白