5nm 112Gbps最新一代SerDes IP時鐘設(shè)計詳解
112Gbps SerDes設(shè)計將根據(jù)應(yīng)用情況在各種配置中被采用。下圖展示了長距離(LR)、中距離(....
寄存器的基本知識
幾乎我們設(shè)計的每個模塊都會有寄存器,而它們的寄存器或多或少能被CPU訪問到。但CPU的接口通常只有一....
CCIX規(guī)范的簡單介紹
對于芯片互聯(lián)網(wǎng)絡(luò),有兩個指標是至關(guān)重要的:帶寬和延時。CCIX 采用兩種機制來提高性能、降低延時。第....
衛(wèi)星導航系統(tǒng)的發(fā)展已經(jīng)到達了一個新的高度
我國具有自主知識產(chǎn)權(quán)的GNSS系統(tǒng)-北斗系統(tǒng),在功能融合、特色服務(wù)方面,進行了一系列開創(chuàng)性探索,拓寬....
芯片驗證過程中遇到的仿真器掛死的情形
當仿真時間不能往前推進,但是delta cycle無限增加的情形下??梢栽诜抡骈_始時,使用如下tcl....
如何從命令行獲取和解析參數(shù)
這是一篇技術(shù)干貨快文,能夠快速閱讀完。文章內(nèi)容是關(guān)于如何從命令行獲取和解析參數(shù),包括SystemVe....
vcs學習筆記(常用選項/仿真流程/代碼覆蓋率/綜合后仿真/圖一樂技巧)
VCS是編譯型verilog仿真器,VCS先將verilog/systemverilog文件轉(zhuǎn)化為C....
盤點UVM針對不同機制提供給用戶的調(diào)試功能
+UVM_OBJECTION_TRACE:打開Objection相關(guān)活動的追蹤功能,可以清晰地呈現(xiàn)出....
詳解RTL設(shè)計中多時鐘域的處理方法
數(shù)字IC系統(tǒng)邏輯設(shè)計這部分主要介紹兩個方面,一個是RTL的設(shè)計基礎(chǔ);另一方面是verilog基本語法....
使用VCS兩種仿真flow的基本步驟
VCS是一個高性能、高容量的編譯代碼仿真器,它將高級抽象的驗證技術(shù)集成到一個開放的本地平臺中。它能夠....
CPU出現(xiàn)損壞的情況,多數(shù)都是外界原因
CP測試的目的就是在封裝前就把壞的芯片篩選出來,以節(jié)省封裝的成本。同時可以更直接的知道Wafer 的....
關(guān)于PCIe 6.0,你需要知道的!
在處理器面世的頭些年,整個計算領(lǐng)域的各個方面都在高速發(fā)展。但進入到上世紀80年代后,隨著處理器的速度....