您的位置:電子發(fā)燒友網(wǎng) > 電子技術應用 > 行業(yè)新聞 > 可編程邏輯 >
Altera以太網(wǎng)路IP核心 降低FPGA設計難度
2012年07月22日 12:31 來源:互聯(lián)網(wǎng) 作者:秩名 我要評論(0)
Altera推出40Gbit/s以太網(wǎng)路(40GbE)和100Gbit/s以太網(wǎng)路(100GbE)矽智財(IP)核心產(chǎn)品。這些核心能高效率的建構需大傳輸量標準以太網(wǎng)路連接的系統(tǒng),包括晶片至光模組、晶片至晶片及背板應用等。
Altera媒體存取控制(MAC)和實體編碼子層及實體媒體附加(PCS+PMA)子層IP核心符合IEEE 802.3ba-2010標準要求,降低用戶在Altera 28奈米(nm)Stratix V現(xiàn)場可編程邏輯閘陣列(FPGA)和40nm Stratix IV FPGA中整合40GbE和100GbE連接的設計復雜度。
Altera企業(yè)和產(chǎn)品市場副總裁Vince Hu表示,越來越多的系統(tǒng)設計使用高速以太網(wǎng)路,不僅是區(qū)域網(wǎng)路附加子層,而且還有系統(tǒng)內(nèi)部的互聯(lián)。因此,包括40GbE/100GbE MAC和PCS+PMA層在內(nèi)的子系統(tǒng)IP,成為系統(tǒng)設計團隊工具套件的關鍵組成。
Altera這些核心針對Altera開發(fā)套件和Altera Quartus II軟體12.0版整合進行最佳化,適用于在Stratix IV和Stratix V FPGA中開發(fā)高性能、低成本子系統(tǒng)IP。透過這種開發(fā)方式,Altera支援40GbE/100GbE系統(tǒng)級傳輸量,提高FPGA設計人員的設計抽象層級,同時提升設計團隊的效能。
40GbE及100GbE MAC和PHY IP核心提供的介面,包括一個采用資料套件的通道,與前一代以太網(wǎng)路系統(tǒng)在邏輯上相容。資料速率高達28.05Gbit/s和14.1Gbit/s,并具有收發(fā)器的Altera Stratix V GT和GX FPGA,以及資料速率達達到11.3Gbit/s的Stratix IV GT FPGA都支援這些核心。Stratix FPGA結合高密度、高性能及豐富的特性,支援用戶整合更多的功能,提高系統(tǒng)頻寬。
用戶評論
發(fā)表評論
Altera業(yè)界動態(tài)
Altera技術應用
Altera資料下載
以太網(wǎng)技術應用
以太網(wǎng)資料下載
- F-Engine S2200ME-PAF電信級以太網(wǎng)交換機命令行(CLI)手冊(V1.0)
- 51單片機接入以太網(wǎng)
- 基于WEB瀏覽器的人機交互和監(jiān)控的實現(xiàn)
- 基于FPGA和W5300的以太網(wǎng)數(shù)據(jù)傳輸系統(tǒng)的設計與實現(xiàn)
- 基于W5300的以太網(wǎng)數(shù)據(jù)傳輸系統(tǒng)的設計
- 以太網(wǎng)與1553B網(wǎng)絡接口設計方案
- W5100在單片機實現(xiàn)以太網(wǎng)通信中的應用
- 以太網(wǎng)接口EMC設計標準電路
- 基于SOPC的以太網(wǎng)遠程數(shù)據(jù)采集系統(tǒng)設計
- 基于千兆以太網(wǎng)的高速數(shù)據(jù)傳輸系統(tǒng)設計