NB4N527S 轉(zhuǎn)換器 3.3 V 2.5 Gb / s雙AnyLevel?至LVDS接收器/驅(qū)動(dòng)器/緩沖器 帶內(nèi)部端接
數(shù)據(jù):
數(shù)據(jù)表:轉(zhuǎn)換器,3.3 V,2.5 Gb / s雙AnyLevel?至LVDS接收器/驅(qū)動(dòng)器/緩沖器,帶內(nèi)部端接
NB4N527S是一個(gè)時(shí)鐘或數(shù)據(jù)接收器/驅(qū)動(dòng)器/緩沖器/轉(zhuǎn)換器,能夠?qū)nyLevel TM 輸入信號(hào)(LVPECL,CML,HSTL,LVDS或LVTTL / LVCMOS)轉(zhuǎn)換為L(zhǎng)VDS。根據(jù)距離,系統(tǒng)設(shè)計(jì)的噪聲抗擾度和傳輸線介質(zhì),該器件將分別接收,驅(qū)動(dòng)或轉(zhuǎn)換高達(dá)2.5 Gb / s或1.25 GHz的數(shù)據(jù)或時(shí)鐘信號(hào)。
NB4N527S具有寬輸入共模范圍GND + 50 mV至VCC-50 mV,以及兩個(gè)50Ω內(nèi)部端接電阻,是將差分或單端數(shù)據(jù)或時(shí)鐘信號(hào)轉(zhuǎn)換為350 mV典型LVDS輸出電平的理想選擇不使用任何額外的外部組件。
該器件采用小型3 mm x 3 mm QFN-16封裝。 NB4N527S適用于數(shù)據(jù),無(wú)線和電信應(yīng)用以及高速邏輯接口,其中抖動(dòng)和封裝尺寸是主要要求。
特性 |
|
- 最高輸入數(shù)據(jù)速率高達(dá)2.5 Gb / s
|
|
|
|
- 單電源; V CC = 3.3 V +/- 10%
|
- 溫度補(bǔ)償TIA / EIA644符合標(biāo)準(zhǔn)的LVDS輸出
|
- 每個(gè)輸入引腳的內(nèi)部50個(gè)終端電阻
|
- GND + 50 mV至VCC 50 mV VCMR范圍
|
應(yīng)用 |
- OC-3到OC-48 SDH / SONET時(shí)鐘&安培;數(shù)據(jù)應(yīng)用
- 1 GbE,1G& 2G光纖通道時(shí)鐘&數(shù)據(jù)應(yīng)用
- 精密LVDS時(shí)鐘緩沖&翻譯
|
電路圖、引腳圖和封裝圖
![]()