NB4N121K 時鐘扇出緩沖器 1:21差分 3.3 V 帶HCSL電平輸出
數(shù)據(jù):
數(shù)據(jù)表:時鐘扇出緩沖器,1:21差分,3.3 V,帶HCSL電平輸出
NB4N121K是時鐘差分輸入扇出分配1至21個HCSL電平差分輸出,針對超低傳播延遲變化??進(jìn)行了優(yōu)化。 NB4N121K在設(shè)計時考慮了FBDIMM應(yīng)用的HCSL時鐘分配。輸入可以接受差分LVPECL,CML或LVDS電平。使用適當(dāng)?shù)腣REFAC電源可接受單端LVPECL,CML,LVCMOS或LVTTL電平(參見圖5,10,11,12和13)。時鐘輸入引腳在管芯終端電阻上包含一個內(nèi)部50歐姆。
| 特性 | 優(yōu)勢 |
- 典型輸入時鐘頻率100,133,166,200,266,333和400 MHz
| |
| | |
- 工作范圍:VCC = 3.0 V至3.6 V,VEE = 0 V
| - 確保在大多數(shù)設(shè)計中運(yùn)作
|
| |
- 800 ps典型傳播延遲tPD 100 ps最大傳播
|
- Delta tPD 100 ps最大傳播每個差分對的延遲變化
|
| |
| 應(yīng)用 | 終端產(chǎn)品 |
- FBDIMM時鐘分配
- PCIe I,II,II
- 網(wǎng)絡(luò)
- 時鐘分配
- 高端計算
| - FBDIMM內(nèi)存支持
- 服務(wù)器
- 路由器
|
電路圖、引腳圖和封裝圖
![]()