完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > amd
提供最新的AMD公司產(chǎn)品和技術(shù),最活躍的AMD工程師社區(qū)
在使用 AMD Vivado Design Suite 對(duì)開發(fā)板(Evaluation Board)進(jìn)行 FPGA 開發(fā)
ROCm 6.2.4 成功移植至 SG2044: 大模型部署速率飆升,RISC-V + AI 新紀(jì)元!代碼已經(jīng)開源,一起來試試!
AMDROCm6.2.4版本已成功移植到算能SG2044平臺(tái)!這一重大突破為SG2044帶來了強(qiáng)大的GPU計(jì)算能力,為高
2025-07-14 標(biāo)簽: amd RISC-V 運(yùn)算放大器 振蕩器 模擬設(shè)計(jì) 364 0
AMD Vitis IDE 是有助于開發(fā)新處理器架構(gòu)的圖形開發(fā)環(huán)境。它通過邏輯向?qū)Ш喕顺S煤瘮?shù),初學(xué)者也能輕松使用。但
AMD產(chǎn)品組合在駕駛員監(jiān)控系統(tǒng)領(lǐng)域的應(yīng)用
AMD 深耕汽車行業(yè)多年,在駕駛員監(jiān)控系統(tǒng)( DMS )領(lǐng)域積淀深厚,這些系統(tǒng)深度集成于 L2、L2+ 和 L3 級(jí)車輛
2025-07-11 標(biāo)簽: amd 監(jiān)控系統(tǒng) 汽車行業(yè) 281 0
ALINX 作為 FPGA 開發(fā)板領(lǐng)域領(lǐng)先供應(yīng)商,RFSoC 系列開發(fā)板精準(zhǔn)定位于雷達(dá)通信、5G 基站、衛(wèi)星通信、測試測
AMD Power Design Manager 2025.1現(xiàn)已推出
AMD Power Design Manager 2025.1 版(PDM)現(xiàn)已推出——增加了對(duì)第二代 AMD Vers
Televisa 的全新硬件平臺(tái)源自 Siselectron,以卓越的密度和靈活性大幅降低功耗,并實(shí)現(xiàn)尖端的性能。
AMD 面向嵌入式應(yīng)用打造高性能、高能效處理器,全方位滿足網(wǎng)絡(luò)、存儲(chǔ)、汽車、工業(yè)、零售、醫(yī)療、測試與測量等領(lǐng)域的各種需求
本文講述了AMD UltraScale /UltraScale+ FPGA 原生模式下,異步模式與同步模式的對(duì)比及其對(duì)時(shí)
突破交付瓶頸:FPGA項(xiàng)目加速交付的“致勝密碼”
引言在當(dāng)今快節(jié)奏的數(shù)字化時(shí)代,軟件開發(fā)、工程項(xiàng)目等各類開發(fā)進(jìn)程猶如一場與時(shí)間賽跑的競技賽。然而,項(xiàng)目延遲、瓶頸或設(shè)計(jì)挑戰(zhàn)
AMD 是高性能與自適應(yīng)計(jì)算領(lǐng)域的領(lǐng)先企業(yè),致力于提供優(yōu)質(zhì)的產(chǎn)品和服務(wù),助力客戶解決各種重大的挑戰(zhàn)。我們的技術(shù)推動(dòng)著數(shù)據(jù)中心、嵌入式系統(tǒng)、游戲和 PC 市場邁向未來。
AMD 于 1969 年在硅谷創(chuàng)立,最初只有幾十名員工,從那時(shí)起 AMD 便踏上創(chuàng)新之路,致力于引領(lǐng)半導(dǎo)體產(chǎn)品領(lǐng)域的最前沿。如今,AMD 已經(jīng)成長為一家現(xiàn)代化的全球性企業(yè),憑借先進(jìn)技術(shù)和諸多突破性行業(yè)創(chuàng)新,樹立現(xiàn)代計(jì)算新標(biāo)桿。
同超越,共成就_數(shù)據(jù)中心
作為在高性能計(jì)算領(lǐng)域表現(xiàn)卓越的公司2,3,AMD 致力研發(fā)創(chuàng)新技術(shù)以全面加速各種數(shù)據(jù)中心工作負(fù)載,助力科學(xué)家、工程師和設(shè)計(jì)師更快獲得見解和更準(zhǔn)確的結(jié)果。
同超越,共成就_人工智能
當(dāng)今世界,人工智能逐漸應(yīng)用于方方面面。它將智能科技賦予零售、城市管理以及醫(yī)療保健等眾多行業(yè),也讓智能家居日新月異。從數(shù)據(jù)中心和邊緣設(shè)備,AMD 可提供先進(jìn)的人工智能加速技術(shù),帶來高性能和高效率,讓世界變得更加智能。
同超越,共成就_云計(jì)算
隱私與進(jìn)步 - 基于 AMD 計(jì)算技術(shù)的 Google Cloud機(jī)密計(jì)算。在不影響性能的情況下實(shí)現(xiàn)卓越的安全性,推動(dòng)業(yè)務(wù)不斷發(fā)展。
同超越,共成就_空氣動(dòng)力學(xué)
Mercedes-AMG Petronas 車隊(duì)借助 AMD EPYC(霄龍)處理器實(shí)現(xiàn)卓越空氣動(dòng)力學(xué)性能。在 F1 的世界,每一秒都關(guān)乎成敗。
同超越,共成就_開創(chuàng)性科學(xué)研究
基于 AMD 處理器的超級(jí)計(jì)算機(jī)正在幫助推進(jìn)從氣候變化到亞原子結(jié)構(gòu)等領(lǐng)域的科學(xué)研究,應(yīng)對(duì)世界面臨的各種棘手挑戰(zhàn)。了解 LUMI 超級(jí)計(jì)算機(jī)如何助力推進(jìn)這一開創(chuàng)性科學(xué)研究。
在使用 AMD Vivado Design Suite 對(duì)開發(fā)板(Evaluation Board)進(jìn)行 FPGA 開發(fā)時(shí),我們通常希望在創(chuàng)建工程時(shí)直接...
本文講述了AMD UltraScale /UltraScale+ FPGA 原生模式下,異步模式與同步模式的對(duì)比及其對(duì)時(shí)鐘設(shè)置的影響。
使用AMD Vitis Unified IDE創(chuàng)建HLS組件
這篇文章在開發(fā)者分享|AMD Vitis HLS 系列 1 - AMD Vivado IP 流程(Vitis 傳統(tǒng) IDE) 的基礎(chǔ)上撰寫,但使用的是 ...
基于AMD Versal器件實(shí)現(xiàn)PCIe5 DMA功能
Versal是AMD 7nm的SoC高端器件,不僅擁有比16nm性能更強(qiáng)的邏輯性能,并且其PS系統(tǒng)中的CPM PCIe也較上一代MPSoC PS硬核P...
如何使用AMD Vitis HLS創(chuàng)建HLS IP
本文逐步演示了如何使用 AMD Vitis HLS 來創(chuàng)建一個(gè) HLS IP,通過 AXI4 接口從存儲(chǔ)器讀取數(shù)據(jù)、執(zhí)行簡單的數(shù)學(xué)運(yùn)算,然后將數(shù)據(jù)寫回存...
利用AMD VERSAL自適應(yīng)SoC的設(shè)計(jì)基線策略
您是否準(zhǔn)備將設(shè)計(jì)遷移到 AMD Versal 自適應(yīng) SoC?設(shè)計(jì)基線是一種行之有效的時(shí)序收斂方法,可在深入研究復(fù)雜的布局布線策略之前,幫您的 RTL ...
Versal 600G DCMAC Subsystem LogiCORE IP產(chǎn)品指南
AMD 自適應(yīng)計(jì)算文檔按一組標(biāo)準(zhǔn)設(shè)計(jì)進(jìn)程進(jìn)行組織,以便幫助您查找當(dāng)前開發(fā)任務(wù)相關(guān)的內(nèi)容。您可以在設(shè)計(jì)中心頁面上訪問 AMD Versal 自適應(yīng) SoC...
AMD Versal Adaptive SoC Clock Wizard AXI DRP示例
本文將使用 Clocking Wizard 文檔 PG321 中的“通過 AXI4-Lite 進(jìn)行動(dòng)態(tài)重配置的示例”章節(jié)作為參考。
如何使用One Spin檢查AMD Vivado Design Suite Synth的結(jié)果
本文講述了如何使用 One Spin 檢查 AMD Vivado Design Suite Synth 的結(jié)果(以 Vivado 2024.2 為例)。
ROCm 6.2.4 成功移植至 SG2044: 大模型部署速率飆升,RISC-V + AI 新紀(jì)元!代碼已經(jīng)開源,一起來試試!
AMDROCm6.2.4版本已成功移植到算能SG2044平臺(tái)!這一重大突破為SG2044帶來了強(qiáng)大的GPU計(jì)算能力,為高性能計(jì)算和人工智能應(yīng)用開啟了前所...
AMD Vitis IDE 是有助于開發(fā)新處理器架構(gòu)的圖形開發(fā)環(huán)境。它通過邏輯向?qū)Ш喕顺S煤瘮?shù),初學(xué)者也能輕松使用。但這些工具須支持腳本編制,即,這些...
AMD產(chǎn)品組合在駕駛員監(jiān)控系統(tǒng)領(lǐng)域的應(yīng)用
AMD 深耕汽車行業(yè)多年,在駕駛員監(jiān)控系統(tǒng)( DMS )領(lǐng)域積淀深厚,這些系統(tǒng)深度集成于 L2、L2+ 和 L3 級(jí)車輛中。駕駛員監(jiān)控對(duì)于 ADAS 系...
2025-07-11 標(biāo)簽:amd監(jiān)控系統(tǒng)汽車行業(yè) 281 0
ALINX 作為 FPGA 開發(fā)板領(lǐng)域領(lǐng)先供應(yīng)商,RFSoC 系列開發(fā)板精準(zhǔn)定位于雷達(dá)通信、5G 基站、衛(wèi)星通信、測試測量等對(duì)性能要求嚴(yán)苛的高端射頻應(yīng)用。
AMD Power Design Manager 2025.1現(xiàn)已推出
AMD Power Design Manager 2025.1 版(PDM)現(xiàn)已推出——增加了對(duì)第二代 AMD Versal AI Edge 和 第二代...
Televisa 的全新硬件平臺(tái)源自 Siselectron,以卓越的密度和靈活性大幅降低功耗,并實(shí)現(xiàn)尖端的性能。
AMD 面向嵌入式應(yīng)用打造高性能、高能效處理器,全方位滿足網(wǎng)絡(luò)、存儲(chǔ)、汽車、工業(yè)、零售、醫(yī)療、測試與測量等領(lǐng)域的各種需求。無論您的應(yīng)用是涉及 AI 加速...
突破交付瓶頸:FPGA項(xiàng)目加速交付的“致勝密碼”
引言在當(dāng)今快節(jié)奏的數(shù)字化時(shí)代,軟件開發(fā)、工程項(xiàng)目等各類開發(fā)進(jìn)程猶如一場與時(shí)間賽跑的競技賽。然而,項(xiàng)目延遲、瓶頸或設(shè)計(jì)挑戰(zhàn)如同賽道上的重重障礙,不斷拖慢開...
FPGA 40周年!面向未來的FPGA,AMD聚焦邊緣智能與異構(gòu)計(jì)算
電子發(fā)燒友網(wǎng)報(bào)道(文/黃晶晶)賽靈思(Xilinx)推出的第一款FPGA芯片XC2064于1985年6月問世,它有600個(gè)門,64個(gè)可配置邏輯塊,運(yùn)行頻...
全新AMD Vitis統(tǒng)一軟件平臺(tái)2025.1版本發(fā)布
全新 AMD Vitis 統(tǒng)一軟件平臺(tái) 2025.1 版正式上線!此最新版本為使用 AMD Versal AI 引擎的高性能 DSP 應(yīng)用提供了改進(jìn)后的...
型號(hào) | 描述 | 數(shù)據(jù)手冊 | 參考價(jià)格 |
---|---|---|---|
XCF128XFTG64C | IC PROM SRL 128M GATE 64-FTBGA |
獲取價(jià)格
|
|
XA7K160T-1FFG676Q | Kintex?-7 Field Programmable Gate Array (FPGA) IC 400 11980800 162240 676-BBGA,F(xiàn)CBGA |
獲取價(jià)格
|
|
SK-KV260-G | Kria KV260 視覺 AI 入門套件 SM-K26, XCK26 Zynq? UltraScale+? Kria? FPGA + MCU/MPU SoC 評(píng)估板 |
獲取價(jià)格
|
|
AM188EM-20VC--W | IC MCU EMBEDDED 16BIT |
獲取價(jià)格
|
|
BS640HE9V | BS640HE9V - 128 or 64 Megabit (8 M or 4 M x 16-Bit) CMOS 1.8 Volt-only Simultaneous Read/Write, Burst Mode Flash Memory - Advanced Micro Devices |
獲取價(jià)格
|
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |