完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
文章:12600個 瀏覽:618557次 帖子:7908個
FPGA+DSP架構(gòu)的視頻處理系統(tǒng)設(shè)計詳解
本系統(tǒng)采用基于FPGA與DSP協(xié)同工作進(jìn)行視頻處理的方案,實現(xiàn)視頻采集、處理到傳輸?shù)恼麄€過程。
以FPGA為核心的純數(shù)字真隨機(jī)數(shù)發(fā)生器設(shè)計與實現(xiàn)
其中n是輸入序列的個數(shù),bi是每個序列的偏置。容易看出b≤bi(1≤i≤n),等式當(dāng)且僅當(dāng)在bi=0()或者bi=1/2()時成立。簡而言之,異或運算顯...
圖像處理應(yīng)用中深度學(xué)習(xí)的重要性分析
作者:Martin Cassel,Silicon Software 工業(yè)應(yīng)用中FPGA 上的神經(jīng)元網(wǎng)絡(luò)(CNN) 深度學(xué)習(xí)應(yīng)用憑借其在識別應(yīng)用中超高的預(yù)...
基本數(shù)學(xué)運算在FPGA中的實現(xiàn)算法仿真分析
仿真波形表明,計算結(jié)果與MATLAB浮點運算相近,滿足一般計算需求。若想提高精度,可以增加CORDIC輸出數(shù)據(jù)位寬。
關(guān)于基于FPGA的可消除高頻非線性的動態(tài)分頻鑒相器設(shè)計
鑒相技術(shù)是電力電子系統(tǒng)和測試控制中的關(guān)鍵技術(shù)之一,在儀器儀表、通信、導(dǎo)航定位、研究網(wǎng)絡(luò)相頻特性和鎖相環(huán)等測試中,經(jīng)常需要測量兩列同頻信號的相位差。相較于...
關(guān)于帶通采樣星載AIS非相干接收機(jī)的FPGA實現(xiàn)
AIS系統(tǒng)是一種船舶交通信息交換系統(tǒng),船載AIS設(shè)備不斷發(fā)送自身信息,如航向、噸位等,用以領(lǐng)航調(diào)度、避免碰撞。隨著海運貿(mào)易的高速增長,迫切需要建立對大片...
FPGA以9600的波特率向單片機(jī)發(fā)送32位數(shù)據(jù),然后單片機(jī)對數(shù)據(jù)進(jìn)行解析,顯示在顯示屏上面
FPGA的深度學(xué)習(xí)加速器有怎樣的挑戰(zhàn)和機(jī)遇
FPGA 的神經(jīng)網(wǎng)絡(luò)加速器如今越來越受到 AI 社區(qū)的關(guān)注,本文對基于 FPGA 的深度學(xué)習(xí)加速器存在的機(jī)遇與挑戰(zhàn)進(jìn)行了概述。近年來,神經(jīng)網(wǎng)絡(luò)在各種領(lǐng)域...
Flash讀寫控制方案 Altera似乎“沒有”開放配置Flash的Pin的控制
自行設(shè)計Flash讀寫控制器的優(yōu)點在于可控性很高,缺點在于需要花費時間設(shè)計并進(jìn)行穩(wěn)定性測試。相應(yīng)的,使用提供的Flash讀寫控制器IP,優(yōu)點是免去設(shè)計和...
FPGA學(xué)習(xí)筆記:PLL IP核的使用方法
IP(Intellectual Property)是知識產(chǎn)權(quán)的意思,半導(dǎo)體行業(yè)的IP是“用于ASIC或FPGA中的預(yù)先設(shè)計好的電路功能模塊”。一些常用的...
關(guān)于FFT硬件實現(xiàn),設(shè)計中RAM輸出端為何沒有使用REG
以2048點為例,根據(jù)理論值計算,計算一次2048點的IFFT的時間應(yīng)為130us。在采用流水線的方式下,實部計算和虛部計算均采用兩塊RAM實現(xiàn)流水線。
賽靈思 ISE所涉及的一些命令以及Command Line的使用
所有的Commandline都可以在ISE的help->User Manuals里查到,在User Manuals中
介紹一種具備RDMA功能的FPGA網(wǎng)卡實現(xiàn)方案—RNIC
傳統(tǒng)TCP/IP技術(shù)處理數(shù)據(jù)包需通過操作系統(tǒng)和其他軟件層,導(dǎo)致數(shù)據(jù)在系統(tǒng)內(nèi)存、處理器緩存和網(wǎng)絡(luò)控制器緩存間頻繁復(fù)制,增加了服務(wù)器CPU和內(nèi)存的負(fù)擔(dān),特別...
盡管工程師們很清楚已有 FPGA 工具的參數(shù)設(shè)置,但是很多時候并沒有完全把這些設(shè)置的功能發(fā)揮出來。一般而言,這些設(shè)置只有在設(shè)計無法達(dá)到時序要求的時候才會...
FPGA人才需求缺口有多大_如何學(xué)習(xí)FPGA?
FPGA是現(xiàn)場可編程門陣列的簡稱,F(xiàn)PGA的應(yīng)用領(lǐng)域最初為通信領(lǐng)域,但目前,隨著信息產(chǎn)業(yè)和微電子技術(shù)的發(fā)展,可編程邏輯嵌入式系統(tǒng)設(shè)計技術(shù)已經(jīng)成為信息產(chǎn)...
2018-06-03 標(biāo)簽:fpga 6576 0
FSK調(diào)制技術(shù)的MATLAB與FPGA設(shè)計
第三幅圖為連續(xù)相位FSK調(diào)制,也稱作CPFSK,可視作振蕩頻率隨基帶信號線性變化;第四幅圖為非連續(xù)相位FSK,在碼元轉(zhuǎn)換時有一個相位的跳變,可視作兩個A...
2022-04-26 標(biāo)簽:fpgamatlabFSK調(diào)制 6575 0
SoC FPGA的DSP能力應(yīng)對新興的小型基站需求
雖然推動業(yè)界向小型基站轉(zhuǎn)變的因素眾多,但可能最重要的是,消費者想要隨時隨地都能快速有效地連接到服務(wù)提供商,而服務(wù)提供商需要做的就是找到更具成本效益的方法...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |