完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數(shù)有限的缺點(diǎn)。
文章:12600個(gè) 瀏覽:618629次 帖子:7908個(gè)
理解FPGA的基礎(chǔ)知識(shí)——FPGA專業(yè)術(shù)語(yǔ)
IP 本來(lái)的意思是知識(shí)產(chǎn)權(quán),而在半導(dǎo)體領(lǐng)域,CPU 核、大規(guī)模宏單 元等功能模塊被稱為IP(設(shè)計(jì)資產(chǎn))。使用經(jīng)過(guò)驗(yàn)證的成品功能模塊(IP),比重新設(shè)計(jì)電...
FPGA到底是什么?,F(xiàn)PGA工程師核心競(jìng)爭(zhēng)力是什么?
Intel和AMD都斥巨資收購(gòu)了領(lǐng)先的 FPGA 公司。撇開(kāi)相對(duì)較小的嵌入式計(jì)算和通信/互聯(lián)網(wǎng)市場(chǎng),這些基本上是對(duì)FPGA作為數(shù)據(jù)中心服務(wù)器CPU的關(guān)鍵...
2023-01-07 標(biāo)簽:fpga 1991 0
在組合邏輯中,由于門(mén)的輸入信號(hào)通路中經(jīng)過(guò)了不同的延時(shí),導(dǎo)致到達(dá)該門(mén)的時(shí)間不一致叫競(jìng)爭(zhēng)。產(chǎn)生毛刺叫冒險(xiǎn)。如果布爾式中有相反的信號(hào)則可能產(chǎn)生競(jìng)爭(zhēng)和冒險(xiǎn)現(xiàn)象。
打開(kāi)通往30億美元增量市場(chǎng)的新大門(mén)
全新低功耗中端Avant FPGA平臺(tái)的面世,不但意味著萊迪思邁入了中端FPGA供應(yīng)商的行列,還打開(kāi)了一扇通往30億美元增量市場(chǎng)的新大門(mén)。 ? 與此前的...
PCI總線地址空間與系統(tǒng)地址空間的關(guān)系
1、PCI地址空間 PCI總線具有32位數(shù)據(jù)/地址復(fù)用總線,所以其存儲(chǔ)地址空間為2的32次方=4GB。也就是PCI上的所有設(shè)備共同映射到這4GB上,每個(gè)...
2023-01-06 標(biāo)簽:fpga 2722 0
時(shí)鐘使能電路是同步設(shè)計(jì)的基本電路,在很多設(shè)計(jì)中,雖然內(nèi)部不同模塊的處理速度不同,但由于這些時(shí)鐘是同源的,可以將它們轉(zhuǎn)化為單一時(shí)鐘處理;在ASIC中可以通...
2023-01-05 標(biāo)簽:fpga 2280 0
通過(guò)Verilog實(shí)現(xiàn)對(duì)一個(gè)頻率的任意占空比的任意分頻
在verilog程序設(shè)計(jì)中,我們往往要對(duì)一個(gè)頻率進(jìn)行任意分頻,而且占空比也有一定的要求這樣的話,對(duì)于程序有一定的要求,現(xiàn)在我在前人經(jīng)驗(yàn)的基礎(chǔ)上做一個(gè)簡(jiǎn)單...
從賽靈思FPGA設(shè)計(jì)流程看懂FPGA設(shè)計(jì)
綜合優(yōu)化(Synthesize)是將硬件語(yǔ)言或原理圖等設(shè)計(jì)輸入翻譯成由與,或,非門(mén)、RAM、觸發(fā)器等基本邏輯單元組成的邏輯連接(網(wǎng)表),并根據(jù)約束條件優(yōu)...
FPGA常年來(lái)被用作專用芯片(ASIC)的小批量替代品,然而近年來(lái)在微軟、百度等公司的數(shù)據(jù)中心大規(guī)模部署,以同時(shí)提供強(qiáng)大的計(jì)算能力和足夠的靈活性。
2023-01-04 標(biāo)簽:fpgaasic深度學(xué)習(xí) 1833 0
與現(xiàn)有的中端FPGA相比,得益于專為低功耗設(shè)計(jì)的可編程結(jié)構(gòu)、功耗優(yōu)化的嵌入式存儲(chǔ)器和DSP、低功耗高性能SERDES與I/O設(shè)計(jì)、內(nèi)置協(xié)議邏輯等全方位優(yōu)...
2023-01-04 標(biāo)簽:dspfpga嵌入式存儲(chǔ)器 664 0
易靈思FPGA之---國(guó)產(chǎn)化替代選型策略
本文介紹國(guó)產(chǎn)FPGA廠商易靈思,利用易靈思超低功耗、超高性能的FPGA芯片,目前供貨穩(wěn)定,性價(jià)比高,但是對(duì)于一個(gè)陌生的FPGA廠商,我們?cè)撊绾芜M(jìn)行器件選...
1.對(duì)于同步fifo,每100個(gè)cycle可以寫(xiě)入80個(gè)數(shù)據(jù),每10個(gè)cycle可以讀出8個(gè)數(shù)據(jù),fifo的深度至少為? 寫(xiě)時(shí)鐘頻率 w_clk, 讀時(shí)...
2023-01-04 標(biāo)簽:fpga 1457 0
SERDES:高速串行接口。將來(lái)PCI-E、XAUI、HT、S-ATA等高速串行接口會(huì)越來(lái)越多。有了SERDES模塊,F(xiàn)PGA可以很容易將這些高速串行接...
不再需要FPGA,用4個(gè)Cortex M4內(nèi)核!
相比DCDC電源和離網(wǎng)DCAC逆變電源,ACDC數(shù)字電源類產(chǎn)品由于有并網(wǎng)需求,涉及的控制功能也更多,主要包括:電網(wǎng)鎖相,電網(wǎng)諧波分析,電網(wǎng)和負(fù)載的諧振抑...
本項(xiàng)目中用到的設(shè)備有:PC、FPGA、溫度傳感器DS18B20、蜂鳴器(beep)、數(shù)碼管(segment)。 對(duì)于本次的項(xiàng)目,我的任務(wù)是將之前的...
針對(duì)Kintex UltraScale FPGA芯片Core的供電方案,為了工程師的設(shè)計(jì)更簡(jiǎn)潔,TI推薦如下供電方案: ? 型號(hào) 輸入電壓 輸出電壓 電...
為了對(duì)設(shè)計(jì)外部的時(shí)序情況進(jìn)行精確建模,設(shè)計(jì)者必須設(shè)定輸入和輸出端口的時(shí)序信息。Vivado只能識(shí)別出FPGA器件范圍內(nèi)的時(shí)序,因此必須使用set_inp...
2023-01-01 標(biāo)簽:fpga 3839 0
1.根據(jù)沖激響應(yīng)的不同,將數(shù)字濾波器分為有限沖激響應(yīng)(FIR)濾波器和無(wú)限沖激響應(yīng)(IIR)濾波器。對(duì)于FIR濾波器,沖激響應(yīng)在有限時(shí)間內(nèi)衰減為零,其輸...
2022-12-30 標(biāo)簽:fpga 4572 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |