chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

您好,歡迎來電子發(fā)燒友網(wǎng)! ,新用戶?[免費注冊]

您的位置:電子發(fā)燒友網(wǎng)>電子元器件>芯片引腳圖>

74ls162中文資料匯總(74ls162引腳圖及功能_邏輯圖_特性參數(shù)及應用電路)

2018年05月08日 11:27 網(wǎng)絡整理 作者: 用戶評論(0

  74ls162概述

  74ls162是為可預置的十進制同步計數(shù)器,其主要電特性的典型值如下:

74ls162中文資料匯總(74ls162引腳圖及功能_邏輯圖_特性參數(shù)及應用電路)

  162的清除端是同步的。當清除端/SR為低電平時,在時鐘端CP上升沿作用下,才可完成清除功能。

  162的預置是同步的。當置入控制器/PE為低電平時,在CP上升沿作用下,輸出端Q0-Q3與數(shù)據(jù)輸入端P0-P3一致。對于54/74162,當CP由低至高跳變或跳變前,如果計數(shù)控制端CEP、CET為高電平,則/PE應避免由低至高電平的跳變,而54/74LS162無此種限制。

  162的計數(shù)是同步的,靠CP同時加在四個觸發(fā)器上而實現(xiàn)的。當CEP、CET均為高電平時,在CP上升沿作用下Q0-Q3同時變化,從而消除了異步計數(shù)器中出現(xiàn)的計數(shù)尖峰。對于54/74162,只有當CP為高電平時,CEP、CET才允許由高至低電平的跳變,而54/74LS162的CEP、CET跳變與CP無關。

  162有超前進位功能。當計數(shù)溢出時,進位輸出端(TC)輸出一個高電平脈沖,其寬度為Q0的高電平部分。在不外加門電路的情況下,可級聯(lián)成N位同步計數(shù)器。對于54/74LS162,在CP出現(xiàn)前,即使CEP、CET、/SR發(fā)生變化,電路的功能也不受影響。

  74ls162引腳圖及功能

74ls162中文資料匯總(74ls162引腳圖及功能_邏輯圖_特性參數(shù)及應用電路)

  引出端符號:?

  TC 進位輸出端

  CEP 計數(shù)控制端

  Q0-Q3 輸出端

  CET 計數(shù)控制端

  CP 時鐘輸入端(上升沿有效)

  /SR 異步清除輸入端(低電平有效)

  /PE 同步并行置入控制端(低電平有效)

  74ls162功能表

74ls162中文資料匯總(74ls162引腳圖及功能_邏輯圖_特性參數(shù)及應用電路)

  說明:

  H-高電平

  L-低電平

  X-任意

  74ls162極限值

  電源電壓------------------------------------------------7V

  輸入電壓

  54/74162-----------------------------------------5.5V

  54/74LS162---------------------------------------7V

  CEP與CET間電壓

  54/74162-----------------------------------------5.5V

  工作環(huán)境溫度

  54×××-------------------------------55~125℃

  74×××------------------------------------0~70℃

  貯存溫度---------------------------------------65~150℃

  74ls162推薦工作條件

74ls162中文資料匯總(74ls162引腳圖及功能_邏輯圖_特性參數(shù)及應用電路)
74ls162中文資料匯總(74ls162引腳圖及功能_邏輯圖及特性參數(shù))

  74ls162邏輯圖

74ls162中文資料匯總(74ls162引腳圖及功能_邏輯圖_特性參數(shù)及應用電路)

  74ls162靜態(tài)特性

74ls162中文資料匯總(74ls162引腳圖及功能_邏輯圖_特性參數(shù)及應用電路)
74ls162中文資料匯總(74ls162引腳圖及功能_邏輯圖及特性參數(shù))

  【1】:測試條件中的“最大”和“最小”用推薦工作條件中的相應值。

  74ls162動態(tài)特性

74ls162中文資料匯總(74ls162引腳圖及功能_邏輯圖_特性參數(shù)及應用電路)

  【2】:fmax-最大時鐘頻率

  tPLH-輸出由低到高電平傳輸延遲時間

  tPHL-輸出由高到低電平傳輸延遲時間

  74ls162應用電路

  采用同步置零74LS162計數(shù)器來設計24進制計數(shù)器,反饋代碼必須是(23)10相應的8421BCD碼為00100011.由此可見反饋信號應取自十位芯片的Q1及個位芯片的Q1和Q0,相應的與非門應改成四輸入端與非門。用74LS162并行置零法設計24進制計數(shù)器的電路圖如圖所示。

74ls162中文資料匯總(74ls162引腳圖及功能_邏輯圖_特性參數(shù)及應用電路)

  74ls162相關文章:同步計數(shù)器74ls162設計24進制計數(shù)器

  74ls162相關下載74LS162中文資料pdf

非常好我支持^.^

(140) 97.9%

不好我反對

(3) 2.1%

( 發(fā)表人:姚遠香 )

      發(fā)表評論

      用戶評論
      評價:好評中評差評

      發(fā)表評論,獲取積分! 請遵守相關規(guī)定!

      ?