74ls193工作原理
193為可預置的十進制同步加/減計數(shù)器,共有54193/74193,54LS193/74LS193兩種線路結(jié)構(gòu)形式。其主要電特性的典型值如下:
193的清除端是異步的。當清除端(CLEAR)為高電平時,不管時鐘端(CDOWN、CUP)狀態(tài)如何,即可完成清除功能。
193的預置是異步的。當置入控制端(LOAD)為低電平時,不管時鐘(CDOWN、CUP)的狀態(tài)如何,輸出端(QA-QD)即可預置成與數(shù)據(jù)輸入端(A-D)相一致的狀態(tài)。
193的計數(shù)是同步的,靠CDOWN、CUP同時加在4個觸發(fā)器上而實現(xiàn)。在CDOWN、CUP上升沿作用下QA-QD同時變化,從而消除了異步計數(shù)器中出現(xiàn)的計數(shù)尖峰。當進行加計數(shù)或減計數(shù)時可分別利用CDOWN或CUP,此時另一個時鐘應(yīng)為高電平。
當計數(shù)上溢出時,進位輸出端(CARRY)輸出一個低電平脈沖,其寬度為CUP低電平部分的低電平脈沖;當計數(shù)下溢出時,錯位輸出端(BORROW)輸出一個低電平脈沖,其寬度為CDOWN低電平部分的低電平脈沖。
當把BORROW和CARRY分別連接后一級的CDOWN、CUP,即可進行級聯(lián)。
74ls193引腳圖
引出端符號
BORROW錯位輸出端(低電平有效)
CARRY進位輸出端(低電平有效)
CDOWN減計數(shù)時鐘輸入端(上升沿有效)
CUP加計數(shù)時鐘輸入端(上升沿有效)
CLEAR異步清除端
A-D并行數(shù)據(jù)輸入端
LOAD異步并行置入控制端(低電平有效)
QA-QD輸出端
74ls193引腳功能
74ls193真值表
極限值
電源電壓7V
輸入電壓
54/741935.5V
54/74LS1937V
工作環(huán)境溫度
54×××-55~125℃
74×××0~70℃
儲存溫度-65℃~150℃
74ls193邏輯圖
74ls193時序圖
推薦工作條件:
靜態(tài)特性(TA為工作環(huán)境溫度范圍)
動態(tài)特性(TA=25℃)
74ls193應(yīng)用電路(一)
原理:本電路復雜程度為55個等效門。本電路通過同時觸發(fā)所有觸發(fā)器而提供同步操作,以便在使用控制邏輯結(jié)構(gòu)時,輸出端的變化可相互重合。本工作方式避免了一般用異步(行波時鐘)計數(shù)器所帶來的計數(shù)輸出的尖峰脈沖。四個主從觸發(fā)器的輸出端,由兩計數(shù)(時鐘)輸入之一的“低”到“高”電平的過渡而被觸發(fā)。計數(shù)方向在其它計數(shù)輸入端為“高”時,由脈沖的計數(shù)輸入端所定。本電路為全可編程的,當置數(shù)輸入為“低”時,把所希望的數(shù)據(jù)送入數(shù)據(jù)輸入端上,來把每個輸出端預置到兩電平之一。輸出將符合獨立于計數(shù)脈沖的數(shù)據(jù)輸入的改變。該特點可使電路以預置輸入而簡單地更改計數(shù)長度,用作N模數(shù)分頻器(除法器)。清零輸入在加高電平時,迫使所有輸出端為低電平。清零功能獨立于計數(shù)輸入和置數(shù)輸入。清零、計數(shù)和置數(shù)等輸入端都是緩沖過的,它降低了驅(qū)動的要求,這就可減少為長字所要求的時鐘驅(qū)動器數(shù)等等。本電路都設(shè)計成可被直接級聯(lián)而勿需外接電路。借位和進位兩輸出端可級聯(lián)遞增計數(shù)和遞減計數(shù)兩功能。借位輸出在計數(shù)器下謚時,產(chǎn)生寬度等于遞減計數(shù)輸入的脈沖;同樣,進位輸出在計數(shù)器上謚時,產(chǎn)生寬度等于遞加計數(shù)輸入的脈沖。
74ls193應(yīng)用電路(二)
利用555定時器產(chǎn)生1秒脈沖,CD4011與74LS192(74LS193)組成任意進制加減計數(shù)器,25秒(S)、50秒(S)、60秒(S)、99秒(S)。
秒表可以加入啟動、停止和復位等功能。CD4013雙D觸發(fā)器制作。
電路介紹:4511驅(qū)動數(shù)碼管CD4013雙D觸發(fā)器作為啟動停止功能實驗?zāi)K555芯片提供時鐘信號1秒74LS193十進制可逆計數(shù)器,設(shè)計計數(shù)值。CD4011與門,是否達到計數(shù)值判斷功能。