基于FPGA IP核的線性調頻信號脈沖壓縮(3)

利用ModelSim仿真軟件首先對程序代碼進行時序功能仿真,完成邏輯的綜合與實現(xiàn)之后再進行布局布線后仿真,此時的仿真已基本接近真實情況。綜合后的仿真情況如圖7所示,仿真結果表明軟件運行正常,可實現(xiàn)線性調頻信號的脈沖壓縮。
2.4 測試數(shù)據分析
完成程序編制及仿真之后,把軟件加載至FPGA中進行全面測試。通過Chipscope軟件可以采集到A/D之后的I/Q線性調頻基帶信號數(shù)據以及經過FPGA處理后的脈壓數(shù)據,把A/D后采集到的數(shù)據放在Matlab中進行理想的脈沖壓縮,與實際FPGA的脈壓結果進行對比。從圖8中可以看出,兩種處理的結果是一致的,主副瓣比大約都在35 dB左右,主瓣寬度也基本相同。如圖8所示。

脈沖壓縮系統(tǒng)軟、硬件調試完畢之后,通過板上的D/A輸出可以直接監(jiān)測脈沖壓縮后的I/Q信號波形,如圖9所示。

3 結語
本文主要介紹了一種利用FPGA IP核設計線性調頻信號脈沖壓縮的方法,通過各種仿真與實際測試表明脈沖壓縮結果正確。這種基于IP核的模塊化設計方法非常靈活,參數(shù)的設置和修改方便,大大縮減了設計的開發(fā)周期。需要注意的是,雖然IP核的內部結構和實現(xiàn)功能已經固定,但設計時也要結合算法原理和IP核的自身特點綜合考慮,對參數(shù)進行合理設置,以便獲得硬件資源和運算速度的最優(yōu)化。
- 第 1 頁:基于FPGA IP核的線性調頻信號脈沖壓縮(1)
- 第 2 頁:系統(tǒng)硬件平臺#
- 第 3 頁:工程軟件仿真#
本文導航
非常好我支持^.^
(0) 0%
不好我反對
(0) 0%
相關閱讀:
- [FPGA/ASIC技術] 圖像的二維提升小波變換的FPGA實現(xiàn) 2011-06-29
- [單片機] CAN總線控制器IP核代碼分析 2011-06-28
- [FPGA/ASIC技術] 基于FPGA的LCoS驅動和圖像處理系統(tǒng)設計 2011-06-28
- [新品快訊] CAST推出新的視頻和圖像處理壓縮IP核 2011-06-28
- [FPGA/ASIC技術] IIS接口的FPGA實現(xiàn) 2011-06-24
- [電子常識] ARM、DSP、FPGA的區(qū)別 2011-06-23
- [新品快訊] 萊迪思和Flexibilis推出FPGA以太網交換IP核 2011-06-16
- [接口/總線/驅動] 基于Wishbone總線的UART IP核設計 2011-06-10
( 發(fā)表人:葉子 )