chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

您好,歡迎來電子發(fā)燒友網! ,新用戶?[免費注冊]

您的位置:電子發(fā)燒友網 > 電子技術應用 > 嵌入式技術 > FPGA/ASIC技術 >

基于FPGA IP核的線性調頻信號脈沖壓縮(3)

2011年06月29日 10:40 現(xiàn)代電子技術 作者:張 旭,李 巍 用戶評論(0
2.3 工程軟件仿真

  

 

  利用ModelSim仿真軟件首先對程序代碼進行時序功能仿真,完成邏輯的綜合與實現(xiàn)之后再進行布局布線后仿真,此時的仿真已基本接近真實情況。綜合后的仿真情況如圖7所示,仿真結果表明軟件運行正常,可實現(xiàn)線性調頻信號的脈沖壓縮。

  2.4 測試數(shù)據分析

  完成程序編制及仿真之后,把軟件加載至FPGA中進行全面測試。通過Chipscope軟件可以采集到A/D之后的I/Q線性調頻基帶信號數(shù)據以及經過FPGA處理后的脈壓數(shù)據,把A/D后采集到的數(shù)據放在Matlab中進行理想的脈沖壓縮,與實際FPGA的脈壓結果進行對比。從圖8中可以看出,兩種處理的結果是一致的,主副瓣比大約都在35 dB左右,主瓣寬度也基本相同。如圖8所示。

  

 

  脈沖壓縮系統(tǒng)軟、硬件調試完畢之后,通過板上的D/A輸出可以直接監(jiān)測脈沖壓縮后的I/Q信號波形,如圖9所示。

  

 

  3 結語

  本文主要介紹了一種利用FPGA IP核設計線性調頻信號脈沖壓縮的方法,通過各種仿真與實際測試表明脈沖壓縮結果正確。這種基于IP核的模塊化設計方法非常靈活,參數(shù)的設置和修改方便,大大縮減了設計的開發(fā)周期。需要注意的是,雖然IP核的內部結構和實現(xiàn)功能已經固定,但設計時也要結合算法原理和IP核的自身特點綜合考慮,對參數(shù)進行合理設置,以便獲得硬件資源和運算速度的最優(yōu)化。

非常好我支持^.^

(0) 0%

不好我反對

(0) 0%

( 發(fā)表人:葉子 )

      發(fā)表評論

      用戶評論
      評價:好評中評差評

      發(fā)表評論,獲取積分! 請遵守相關規(guī)定!

      ?