??? 關(guān)鍵詞: Verilog HDL 系統(tǒng)仿真 邏輯綜合 數(shù)字電子 系統(tǒng)
日歷時(shí)鐘 芯片 應(yīng)用非常廣泛,例如在IC 卡電子 門鎖中,可利用日歷時(shí)鐘芯片的定時(shí)時(shí)鐘計(jì)數(shù)功能,在IC卡內(nèi)輸入客人住房時(shí)的時(shí)間段,只有當(dāng)時(shí)間段所包含的時(shí)間與日歷時(shí)鐘所記錄的時(shí)間一致時(shí),方可開(kāi)門,否則IC卡為無(wú)效卡。
利用Synopsys公司 提供的集成電路 設(shè)計(jì)工具VCS和DC ,設(shè)計(jì)了一個(gè)帶有48字節(jié)RAM 的日歷時(shí)鐘芯片,包括該芯片RTL級(jí)代碼的編寫、功能仿真和綜合,達(dá)到了預(yù)期的目標(biāo)。該芯片的具體性能指標(biāo)是:工作電源 電壓為2.5~6V;日歷時(shí)鐘工作電源和RAM數(shù)據(jù)保持電源電壓為1~6V;工作電流 最大為50μA;四年日歷時(shí)鐘,24或12小時(shí)格式,32.768kHz時(shí)基;48字節(jié)RAM,自動(dòng)字節(jié)地址增量;具有可編程 的鬧鐘、定時(shí)和中斷功能。
1 ASIC 設(shè)計(jì)概述
隨著深亞微米技術(shù)的發(fā)展,數(shù)字集成 電路的規(guī)模已經(jīng)發(fā)展到上百萬(wàn)門。未來(lái)的二十多年里,一塊ASIC芯片中將會(huì)達(dá)到上千萬(wàn)門的規(guī)模。這樣的電路規(guī)模,仿真和綜合優(yōu)化在開(kāi)發(fā)過(guò)程中發(fā)函來(lái)發(fā)函重要。較復(fù)雜的數(shù)字電子系統(tǒng)設(shè)計(jì)往往采用自頂向下(Top-Down)的方法,設(shè)計(jì)流程可以分為以下幾個(gè)主要的部分:系統(tǒng)級(jí)設(shè)計(jì)、設(shè)計(jì)實(shí)現(xiàn)、設(shè)計(jì)驗(yàn)證和流片封裝。深亞微米工藝下的ASIC設(shè)計(jì)流程如圖1所示。圖1 ??? 本文主要介紹芯片的系統(tǒng)級(jí)設(shè)計(jì)和所有邏輯設(shè)計(jì),生成可供物理設(shè)計(jì)的經(jīng)過(guò)驗(yàn)證的門級(jí)網(wǎng)表文件。
2 芯片的系統(tǒng)級(jí)設(shè)計(jì)
系統(tǒng)級(jí)設(shè)計(jì)是芯片設(shè)計(jì)的第一步,也是關(guān)鍵的一步。首先根據(jù)設(shè)計(jì)要求提出設(shè)計(jì)構(gòu)想,然后再對(duì)這一構(gòu)想進(jìn)行細(xì)化。本設(shè)計(jì)把整個(gè)系統(tǒng)分成幾大模塊,即產(chǎn)生32.768kHz的振蕩器 (這個(gè)模塊不用設(shè)計(jì))、256分頻器、48字節(jié)RAM和地址寄存器 。設(shè)計(jì)構(gòu)想如圖2所示。
RAM中的00~0FH單元是一些帶有特殊功能的寄存器,00H單元是控制芯片 所有功能和操作的狀態(tài)寄存器,通過(guò)設(shè)置狀態(tài)寄存器,可以選擇32.768kHz時(shí)鐘模式或計(jì)數(shù)模式。在日歷時(shí)鐘模式中,1/128秒、秒、分、小時(shí)、年/日期、星期/月都是以BCD碼分別存放在01H~06H單元的寄存器中;而在事件計(jì)數(shù)模式中,則對(duì)輸入到振蕩器輸入端(OSCI)的脈沖計(jì)數(shù),事件計(jì)數(shù)器為6位BCD碼。07H單元是能存儲(chǔ)最大數(shù)為99天的定時(shí)器 。08H是控制定鬧、定時(shí)和中斷輸出功能的鬧鐘控制寄存器。09H~0FH單元用于儲(chǔ)存用戶信息 。
對(duì)于這樣的設(shè)計(jì),傳統(tǒng)的方法是使用中小規(guī)模集成電路來(lái)構(gòu)成,本文則用Verilog HDL描述來(lái)實(shí)現(xiàn)。整個(gè)芯片采用模塊化設(shè)計(jì)方式和Top-Down設(shè)計(jì)方法,根據(jù)寄存器的不同劃分成模塊,然后用測(cè)試程序Te stBench對(duì)頂層模塊進(jìn)行仿真;仿真通過(guò)后利用廠家提供的工藝庫(kù)及時(shí)序約束腳本文件對(duì)其進(jìn)行綜合;綜合通過(guò)后生成門級(jí)網(wǎng)表文件,然后再用廠家提供的仿真庫(kù)對(duì)門級(jí)網(wǎng)表進(jìn)行綜合后仿真。本文設(shè)計(jì)用到的工藝庫(kù)是***旺宏公司(Macronix,MXIC)提供的基本單元庫(kù)(slow.db和fast.db)、基本符號(hào)單元庫(kù)(slow.sd b)和用于綜合后仿真的庫(kù)文件仿真庫(kù)(models.v)。 ??? 這是一個(gè)同步時(shí)序電路的設(shè)計(jì),所以保證正確的時(shí)序是設(shè)計(jì)的關(guān)鍵,本設(shè)計(jì)中有四個(gè)時(shí)鐘:
(1)系統(tǒng)時(shí)鐘clksys,是外部微控制器 提供的時(shí)鐘信號(hào) ,用作寄存器讀、寫時(shí)鐘信號(hào);
(2)測(cè)試時(shí)鐘clktest,是整個(gè)芯片的測(cè)試時(shí)鐘信號(hào),一般限于廠家使用。
(3)時(shí)基時(shí)鐘clk32,定時(shí)方式時(shí),外部石英晶振提供的32.768kHz振蕩信號(hào)經(jīng)過(guò)256分頻后得到時(shí)鐘信號(hào)(evt128),作為RAM前16字節(jié)特殊寄存器的同步時(shí)鐘信號(hào)。
(4)計(jì)數(shù)時(shí)鐘clkevt,計(jì)數(shù)模式時(shí)的外部計(jì)數(shù)脈沖信號(hào)。
圖3是日歷時(shí)鐘頂層模塊端口 示意圖,讀選通信 號(hào)w、寫選通信號(hào)r、片選信號(hào)csn和RAM地址控制信號(hào)ad dr[5:0]是由外部微處理器 提供的。當(dāng)寫信號(hào)w為真時(shí),將輸入數(shù)據(jù)datin[7:0]寫入存儲(chǔ)器被選中的地址;當(dāng)讀信號(hào)r為真時(shí),將從存儲(chǔ)器被選中的地址中輸出數(shù)據(jù)datu[7:0]。當(dāng)滿足下面兩個(gè)條件之一時(shí),中斷請(qǐng)求信號(hào)intz輸出低電平:①00H單元中的第0位為1,并且08H單元的第3位為1。
由于篇幅有限,在這里只寫出頂層模塊rtc的部分設(shè)計(jì)程序,具體如下:
‵ti mescale 10ns/10ps //模擬 時(shí)間定標(biāo);
module rtc (clktest,clksys,clk32,clkevt,csn,rs tz,w,r, addr,datin, datu, intz);
input clktest,clkysy,clk32,clkevt,csn,rstz,w,r; //輸入輸出端口說(shuō)話
input[7:0] datin;
input[5:0] addr;
output[7:0] datu;
output intz;
reg[7:0] datu; //設(shè)定變量的數(shù)據(jù)結(jié)構(gòu);
ctl_status c0 ( clksys,evt128,rstz,w,cs00,……); //調(diào)用00H單元子模塊;
sec128 c1 (clksys, clktest, evt128, rstz,……); //調(diào)用01H單元子模塊;
sec c2 (clksys, evt128, clktest,rstz,……); //調(diào)用02H單元子模塊;
……
int c20 ( timer_flag,alarm _flag,……); //調(diào)用產(chǎn)生中斷模塊;
always @ ( addr or stop_soft or ) begin if(cs & r) begin //根據(jù)控制地址信號(hào)而輸出RAM中各寄存器的數(shù)據(jù);
case (addr)
0:datu={stop_soft,hold_flag,func_mode,mask_flag,alarm_en,alarm_flag,time_flag};
1:datu=data_latch[15:8];
……
47:datu=data_ram[255:248];
default:datu=8‵h00;
endcase
end
else
datu=8‵h00;
end
endmodule
在頂層模塊中調(diào)用了根據(jù)不同功能而編寫的20個(gè)子模塊,如ctl_status.v、sec.v和ram.v等。其中RAM存儲(chǔ)器的1F~2FH單元是模擬電路,要用全定制的方法生成。而在數(shù)字集成電路設(shè)計(jì) 中,仿真時(shí)經(jīng)常要用到存儲(chǔ)器的行為模型,這里給出的行為模型ram.v用于仿真。 3 利用EDA工具 進(jìn)行系統(tǒng)仿真
設(shè)計(jì)人員利用先進(jìn)的EDA 工具作為測(cè)試平臺(tái),以驗(yàn)證數(shù)字電子系統(tǒng)設(shè)計(jì)模塊的邏輯功能和時(shí)序功能。雖然不同的EDA工具提供的平臺(tái)不同,但都可以對(duì)被測(cè)試對(duì)象加載激勵(lì)信號(hào),并通過(guò)波形輸出、文件記錄輸出等方式觀察和比較仿真結(jié)果。加載激勵(lì)信號(hào)需要設(shè)計(jì)人員設(shè)計(jì)測(cè)試程序(TestBench),對(duì)于較大規(guī)模的系統(tǒng)設(shè)計(jì),測(cè)試程序的設(shè)計(jì)有時(shí)比本身的程序設(shè)計(jì)還要復(fù)雜。
在本文的設(shè)計(jì)中,首先對(duì)每一個(gè)子模塊設(shè)計(jì)一個(gè)測(cè)試程序,單獨(dú)進(jìn)行邏輯仿真,然后再設(shè)計(jì)一個(gè)測(cè)試程序?qū)φ麄€(gè)設(shè)計(jì)進(jìn)行邏輯仿真。由于篇幅有限,在這里僅寫出sec.v的部分測(cè)試程序,具體如下:
‵timescale 10ns/10ps
module sec_test;
reg clksys,evt128,clktest,carry_sec128,rstz,datin,datoout,w;
reg[7:0]datin,datout;
reg[1:0]func_mode;
sec c2 (clksys,evt128,clktest,carry_sec128,rstz,datin, datout,func_mode,w,);
always #10 clksys = ~ clksys;
always #30 evt128 = ~ evt128;
always #50 clktest = ~ clktest;
always #80 carry_sec128 = ~ carry_sec128; //產(chǎn)生輸入激勵(lì);
initial
begin
rstz = 0;
#90 rstz = 1;
end //產(chǎn)生復(fù)位信號(hào)
initial
begin
w = 0;
#100 w = 1;
#5 w = 0;
#1100 w = 1;
#5 w = 0;
end //產(chǎn)生寫信號(hào)
initial
begin
func_mode= 0 ;
#1000 func_mode = 1;
end //功能模式的選擇;
initial
begin
datin= 0 ;
#20 datin = 00100101h;
#1000 datin = 00010010;
end //輸入數(shù)據(jù);
always @ (func_mode or datin of datout)
﹩ display ("At time %t,func_mode=%b,datin is %b%
b,datout is %b",﹩time,func_mode,datin,datout); //輸出模擬結(jié)果。
利用Synopsys公司的仿真工具VCS進(jìn)行仿真,無(wú)論在功能上還是在時(shí)序上,都完全符合要求。
4 利用EDA工具進(jìn)行綜合和優(yōu)化
綜合是利用芯片制造 商提供的基于電路單元(綜合庫(kù))實(shí)現(xiàn)用硬件 描述語(yǔ)言描述的電路功能?,F(xiàn)在許多優(yōu)秀的綜合工具都能借助現(xiàn)有的綜合庫(kù)將Verilog HDL源代碼進(jìn)行綜合,轉(zhuǎn)化成門級(jí)電路圖,并且可以根據(jù)設(shè)計(jì)者施加的約束條件對(duì)電路進(jìn)行優(yōu)化,產(chǎn)生面積或者速度達(dá)到最優(yōu)的結(jié)構(gòu),并生成相應(yīng)的邏輯網(wǎng)表以供后端設(shè)計(jì)使用。
綜合時(shí)要進(jìn)行延時(shí)計(jì)算和設(shè)計(jì)規(guī)則檢查,需要設(shè)置的相關(guān)內(nèi)容主要包括:操作環(huán)境、導(dǎo)線負(fù)載模型、設(shè)計(jì)約束、設(shè)計(jì)規(guī)則約束。通常情況,設(shè)計(jì)者要先編輯一個(gè)包括這些設(shè)置的腳本文件(例如本文編輯的腳本文件rtc.tcl),啟動(dòng)邏輯綜合工具DC后就可,執(zhí)行文件中的各條指令了。綜合的過(guò)程如圖4所示。下面利用日歷時(shí)鐘實(shí)例簡(jiǎn)單介紹這一過(guò)程。
(1)建立設(shè)計(jì)環(huán)境
***旺宏公司的0.35μm CMOS標(biāo)準(zhǔn)單元綜合庫(kù)slow.db和fast.db包含了與非、或非、非門等基本邏輯單元,還有選擇器、與或非、或與非等較復(fù)雜的組合邏輯以及DFF(D觸發(fā)器)等時(shí)序邏輯單元。利用該庫(kù)可以這樣來(lái)建立環(huán)境:
set target_library {slow.db fast.db}
set link_library {*slow.db fast.db}
set search_path "/home/tools/synopsys/library"
(2)讀入HDL描述
如果讀入多個(gè)模塊,首先應(yīng)該讀入的是頂層模塊。要將當(dāng)前的設(shè)計(jì)設(shè)置為頂層模塊,可以這樣來(lái)設(shè)置:
read_verilog "home/design/rtl/rtc.v"
read_verilog "home/design/rtl/see.v"
current_design rtc
(3)定義環(huán)境變量
環(huán)境變量輸出網(wǎng)表和輸出報(bào)告等路徑設(shè)置可以這樣來(lái)定義:
netlist_path = "home/design/netlist"
report_path = "home/design/report"
(4)定義性能約束、時(shí)序約束和面積約束
性能約束主要包括創(chuàng)建時(shí)鐘、輸入延遲和輸出延遲等;綜合的目標(biāo)是得到最小的面積。可以這樣來(lái)設(shè)置:
creat_clock-period 70-name my_clock [get_ports clksys]
set ex_clk[remove_from_collection[all_inputs][get_ports clksys]
set_input_delay 4 -clock my_clock ﹩ex_clk
set_output_delay 3 -clock my_clock [all_outputs]
set_max_area 1
(5)編譯
用compi le命令進(jìn)行編譯即可。 ??? (6)寫門級(jí)網(wǎng)表
綜合后的門級(jí)網(wǎng)表可以用edif文件形式保存,也可以用.V文件形式存放,采用如下命令:
write-format verilog-hierarchy-output $netlist_path/rtc.vg
此外,還需要保存延時(shí)信息,以便綜合后仿真,延時(shí)信息一般放在.sdf文件中,采用如下命令:
write_sdf ﹩netlist_path/rtc.sdf-version 1.4
(7)給出報(bào)告
可以報(bào)告綜合出的面積、時(shí)序信息、違反約束路徑以及單元的個(gè)數(shù)等,并存放到定義的目錄文件中,下面舉幾個(gè)例子:
report_area >$report_path/area.rpt
report_timing >$report_path/timing.rpt
report_constraint-verbose-all_violators $report_path/constrain.rpt
利用Synopsys公司的邏輯綜合工具DC[4]進(jìn)行綜合和優(yōu)化非常成功。
本文設(shè)計(jì)主要描述帶有48字節(jié)RAM的日歷時(shí)鐘芯片的邏輯設(shè)計(jì)過(guò)程,并對(duì)其成功地進(jìn)行了代碼編寫、仿真和綜合,版圖設(shè)計(jì)等。當(dāng)然,本邏輯設(shè)計(jì)不是一蹴而就的。在此過(guò)程中,對(duì)各種異常情況都需要認(rèn)真分析和反復(fù)調(diào)試。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
相關(guān)推薦
日歷時(shí)鐘 和存儲(chǔ)電路
如圖5所示,由EEPROM24C256和日歷時(shí)鐘 芯片 PCF8563組成。24C256是一款低電壓、串行接口,容量為256K的存儲(chǔ)器,用于存儲(chǔ)測(cè)量的血壓值。PCF8563是PHILIP
2010-01-27 09:47:49 6047 fn(){ u8 buf[512]; ……}main(){ u8 buf[1024]; fn(); // 執(zhí)行到fn內(nèi)部被中斷入棧1536字節(jié) …… // 入棧1024字節(jié) }問(wèn):1024字節(jié) 的局部數(shù)組在任意時(shí)候都會(huì)占據(jù)1024字節(jié) 的棧區(qū)嗎?
2020-07-31 07:07:46
,發(fā)送第三字節(jié) ……設(shè)備只時(shí)鐘 輸出7位!從范圍上可以看到,對(duì)于最后一個(gè)字節(jié) ,只有7個(gè)時(shí)鐘 脈沖,然后代碼進(jìn)入一個(gè)永無(wú)止境的循環(huán),等待BF設(shè)置,當(dāng)然不會(huì)發(fā)生這種情況,因?yàn)閭鬏敍](méi)有完成(由于相同的原因,IF也沒(méi)有觸發(fā))??赡?,更不用說(shuō)什么可能引起它。有什么建議嗎?問(wèn)候,DK
2019-09-19 07:35:20
芯片 的DPTR有兩組,所以多2字節(jié) )寄存器和2字節(jié) PC,算起來(lái)最多是:8*2(普通子程序)+7(反匯編中斷的直接PUSH和POP指令,狀態(tài)寄存器)+2(中斷現(xiàn)場(chǎng))+2(中斷中的子程序)=27字節(jié)
2016-11-22 16:47:02
指示,有夏令時(shí)功能。(5)Motorola和Intel總線時(shí)序選擇。(6)有128個(gè)字節(jié) RAM 單元與軟件接口,其中14個(gè)字節(jié) 作為時(shí)鐘 和控制寄存器,114字節(jié) 為通用RAM ,所有RAM 單元數(shù)據(jù)都具有掉電
2008-10-08 11:18:25
BLE現(xiàn)在在一個(gè)連接事件中只能發(fā)送小于20字節(jié) 的數(shù)據(jù),如果有更多的數(shù)據(jù),能否在單次事件中將其發(fā)送完?
2016-04-01 10:36:46
CH341緩沖區(qū)長(zhǎng)度32字節(jié) ,I2C消息最長(zhǎng)只有26字節(jié) ,怎樣收發(fā)大于26字節(jié) 的消息?
2022-07-12 07:10:16
1、對(duì)于單發(fā)送或者接收的端點(diǎn),端點(diǎn)數(shù)據(jù)長(zhǎng)度為32字節(jié) ,是否可配置DMA緩存長(zhǎng)度為32字節(jié) ;2、手冊(cè)上有這樣一句話:“注:接收數(shù)據(jù)的緩沖區(qū)的長(zhǎng)度 >= min(可能接收到的最大數(shù)據(jù)包長(zhǎng)度 + 2 字節(jié) ,64 字節(jié) )”這個(gè)“2字節(jié) ”是個(gè)什么意思?
2022-06-23 08:32:43
親們,今天在設(shè)計(jì)中看見(jiàn)了一個(gè)關(guān)于DS12C887日歷時(shí)鐘 芯片 的電路設(shè)計(jì),有完整的程序和電路圖,我根據(jù)電路圖(jpg格式)畫好以后,在proteus里面仿真,雖然程序是對(duì)的,但數(shù)碼管顯示不顯示,這是為什么呢,本人初學(xué)單片機(jī),求大神幫助,附件里面有電路圖和程序,求大神幫助改正,萬(wàn)分感謝
2014-04-06 22:56:17
DS1302是一款高性能、低功耗的實(shí)時(shí)時(shí)鐘 芯片 ,附加31字節(jié) 靜態(tài)RAM ,采用SPI三線接口與CPU進(jìn)行同步通信,并可采用突發(fā)方式一次傳送多個(gè)字節(jié) 的時(shí)鐘 信號(hào)和RAM 數(shù)據(jù)。它可以與HT1380互換。
2021-04-27 06:55:02
存儲(chǔ)實(shí)時(shí)時(shí)鐘 /日歷 的 31 字節(jié) 的靜態(tài) RAM ,可通過(guò)簡(jiǎn)單的串行接口與微處理器通訊,將當(dāng)前的是時(shí)鐘 存于RAM 。DS1302芯片 對(duì)于少于 31 天的月份月末會(huì)自動(dòng)調(diào)整,并會(huì)自動(dòng)對(duì)閏年進(jìn)行校正。由于有一個(gè)...
2022-01-17 07:37:39
有效期至2100年31 x 8支持電池的通用RAM 2.0V至5.5V都可運(yùn)行在2.0V時(shí)使用小于300nA電流單字節(jié) 或多字節(jié) (突發(fā)模式)用于時(shí)鐘 或計(jì)算機(jī)讀- 寫的數(shù)據(jù)傳輸內(nèi)存數(shù)據(jù)簡(jiǎn)單的3線接口詳細(xì)描述DS1302芯片 包含一個(gè)實(shí)時(shí)時(shí)鐘 /日歷 和31字節(jié) 的靜態(tài)RAM 。它通過(guò)一個(gè)簡(jiǎn)單的串行接口與
2022-01-24 06:55:36
DS1302電子時(shí)鐘 DS1302如上圖所示,它是由美國(guó)DALLAS公司推出的具有涓細(xì)電流充電能力的低功耗實(shí)時(shí)時(shí)鐘 芯片 , DS1302是一種高性能、低功耗的實(shí)時(shí)時(shí)鐘 芯片 ,附加31字節(jié) 靜態(tài)RAM ,采用
2022-01-17 06:44:35
一、芯片 介紹DS1302是一種串行接口的實(shí)時(shí)時(shí)鐘 ,高性能、低功耗,內(nèi)部有可編程的日歷時(shí)鐘 和31個(gè)字節(jié) 的靜態(tài)RAM ,可以自動(dòng)進(jìn)行閏年補(bǔ)償工作電壓范圍寬(2.5V~5.5V),還有對(duì)備用電池進(jìn)行涓流充電
2022-02-25 06:05:15
DS1302涓流充電時(shí)鐘 保持芯片 的原理與應(yīng)用DS1302 是DALLAS 公司推出的涓流充電時(shí)鐘 芯片 內(nèi)含有一個(gè)實(shí)時(shí)時(shí)鐘 /日歷 和31 字節(jié) 靜態(tài)RAM 通過(guò)簡(jiǎn)單的串行接口與單片機(jī)進(jìn)行通信實(shí)時(shí)時(shí)鐘 /日歷
2009-12-12 16:36:36
(數(shù)據(jù)線), and SCLK (串行時(shí)鐘 ). 數(shù)據(jù)輸出輸入時(shí)鐘 /RAM 一次1字節(jié) 或者在脈沖串中多管腳定義DS1302涓流充電計(jì)時(shí)芯片 達(dá) 31 字節(jié) . DS1302 被設(shè)計(jì)工作在非常低的電能下,在低于
2023-09-28 07:52:51
前天我用時(shí)鐘 芯片 PCF8563與89C51搭了個(gè)系統(tǒng)!現(xiàn)在分享下PCF8563R日歷時(shí)鐘 芯片 原理及應(yīng)用設(shè)計(jì)
2013-08-26 11:32:03
本帖最后由 964378200@qq.co 于 2016-2-17 12:35 編輯
RC522怎么讀取7字節(jié) 的UID?網(wǎng)上都是4字節(jié) 的,有誰(shuí)弄過(guò)的麻煩指導(dǎo)下呀
2016-02-17 10:19:01
SH79F642B是一顆低功耗高性能單相電能計(jì)量SOC芯片 ,片內(nèi)集成單相電能計(jì)量、LCD驅(qū)動(dòng)、日歷時(shí)鐘 和加強(qiáng)8051核等功能。 SH79F642B內(nèi)嵌電能計(jì)量模塊,計(jì)量有功、無(wú)功,以及電壓電流有效值
2022-10-20 06:16:57
具有運(yùn)行更快速的優(yōu)越特性。保留了標(biāo)準(zhǔn)8051芯片 的大部分特性。這些特性包括內(nèi)置256字節(jié) RAM 和2個(gè)16位定時(shí)器/計(jì)數(shù)器,3個(gè)UART,外部中斷NT1.此外,SH79F6431還集成了外部2816字節(jié)
2022-10-20 08:01:11
傳統(tǒng)的8051芯片 它具有運(yùn)行更快速的優(yōu)越特性。保留了標(biāo)準(zhǔn)8051芯片 的大部分特性。這些特性包括內(nèi)置256字節(jié) RAM 和2個(gè)可編程計(jì)數(shù)器陣列,3個(gè)16位定時(shí)器/計(jì)數(shù)器,3個(gè)EUART,3個(gè)SPI。此外
2022-10-19 08:09:03
傳統(tǒng)的8051芯片 它具有運(yùn)行更快速的優(yōu)越特性。保留了標(biāo)準(zhǔn)8051芯片 的大部分特性。這些特性包括內(nèi)置256字節(jié) RAM 和1個(gè)可編程計(jì)數(shù)器陣列,3個(gè)16位定時(shí)器/計(jì)數(shù)器,2個(gè)EUART,2個(gè)SPI。此外
2022-10-19 07:06:28
SH88F48 是一種高速高效率8051兼容單片機(jī)。在同樣振蕩頻率下,較之傳統(tǒng)的8051芯片 具有運(yùn)行更快速,性能更優(yōu)越的特性。 SH88F48 保留了標(biāo)準(zhǔn)8051芯片 的大部分特性,包括內(nèi)置256字節(jié)
2022-10-19 07:24:42
通過(guò)SPI方式實(shí)現(xiàn)一字節(jié) 的收發(fā),主要是為了適配以下接口:
2023-02-16 08:18:45
您好: 我現(xiàn)在使用CC2530F256芯片 ,用TI專門的燒寫工具可以對(duì)flash加解鎖16字節(jié) 進(jìn)行加解鎖操作。但是現(xiàn)在我想通過(guò)調(diào)用HalFlashWrite()函數(shù)軟件控制BANK7的page127
2020-08-10 08:14:37
大家好,在zynq 7000系列中,UART FIFO的深度為128字節(jié) ,這是不是意味著直到所有128字節(jié) 的數(shù)據(jù)都在FIFO中傳輸它才會(huì)傳輸?如果有人知道,請(qǐng)告訴我...謝謝
2020-03-31 09:29:05
我知道數(shù)據(jù)儲(chǔ)存的起始地址%對(duì)齊字節(jié) (N)=0才行,但是我不明白有兩點(diǎn)問(wèn)題1:UCOSIII的系統(tǒng)中的浮點(diǎn)數(shù)打印任務(wù)的堆棧大小要8字節(jié) 對(duì)齊,float無(wú)論在32位機(jī)還是64位機(jī)中都是4字節(jié) 大小, 可為
2020-04-23 00:21:44
剛剛發(fā)現(xiàn) ARP 請(qǐng)求消息用 18 個(gè)字節(jié) 的尾隨零字節(jié) 填充,使它們的長(zhǎng)度為 60 個(gè)字節(jié) 而不是 42 個(gè)字節(jié) 。第三方設(shè)備不喜歡這樣,無(wú)法響應(yīng) ARP 請(qǐng)求消息。我正在使用 STM32F476 設(shè)備生成 ARP 請(qǐng)求。有人能解決這個(gè)問(wèn)題嗎?
2023-01-04 08:31:36
但是提交給UDP就只有前256字節(jié) 了,是pbuf沒(méi)連接起來(lái)嗎
2019-10-31 23:51:09
是4B的一級(jí)描述符,圖上寫錯(cuò)了,抱歉這個(gè)是韋老師MMU實(shí)驗(yàn)的C語(yǔ)言源碼,可以正常使用,但是問(wèn)題來(lái)了,4B的描述符地址的[1:0]位應(yīng)該是00啊,也就是4字節(jié) 對(duì)齊啊,可是這里明顯不是4字節(jié) 對(duì)齊,而是1
2019-08-05 03:26:44
我想把某個(gè)扇區(qū)全寫上0x01,但只能將前256字節(jié) 寫上,后256字節(jié) 全都是0xff,這是為什么呢還有,扇區(qū)不能讀,讀扇區(qū)函數(shù)已經(jīng)檢查了好多遍了,除了程序問(wèn)題還可能有其他問(wèn)題嗎芯片 是STC89C52
2019-08-01 04:35:24
數(shù)據(jù)線SDA和時(shí)鐘 線SCL與外界進(jìn)行數(shù)據(jù)交換,從其時(shí)序關(guān)系可看出,DS3231有兩種操作方式:(1) 寫操作:把SDA數(shù)據(jù)線上的數(shù)據(jù)按RAM 指定的首地址(Word Address)依次寫入N個(gè)字節(jié) 數(shù)據(jù)。主
2019-04-12 07:00:08
基于DS1302與AT89C51的實(shí)時(shí)日歷時(shí)鐘 的LCD
2012-08-14 19:31:02
HiI目前正在使用帶有 EBI模塊的DMA將64字節(jié) 的數(shù)據(jù)傳輸?shù)揭粋€(gè)顯示器,該顯示器每接收一個(gè)字節(jié) 就需要一個(gè)時(shí)鐘 。EBI選通的寫使能(/WE)管腳使用PBCLK8除法器將發(fā)送的數(shù)據(jù)精細(xì)地設(shè)置為3
2020-05-11 12:37:20
我在EnCORE 2中的USB組件控制端點(diǎn)大小只有8字節(jié) 。在我的應(yīng)用程序中,我需要傳輸64字節(jié) 。如何做到這一點(diǎn)?控制端點(diǎn)是一個(gè)雙向端點(diǎn),它使用相同的緩沖器(UBSI接口
2019-08-13 09:38:49
功能是什么?其次,我想使用TouthTigGPFiver探路者和寫Flash的扇區(qū),如何使用GPIF讀取和寫入512字節(jié) ?第三,ChaneSeTeDMAChank是如何進(jìn)行數(shù)據(jù)傳輸?shù)??期待你的回?fù)。
2019-10-31 11:22:15
31字節(jié) 靜態(tài)ROM 實(shí)時(shí)時(shí)鐘 SPI:一種傳輸方式靜態(tài)ROM:只要有電,數(shù)據(jù)就不會(huì)丟失采用SPI三線接口與MCU同步通信,可采用突發(fā)方式一次傳送多個(gè)字節(jié) 的時(shí)鐘 參數(shù)和RAM 數(shù)據(jù)附加31字節(jié) 的靜態(tài)RAM 0兩個(gè)存儲(chǔ)器:日歷時(shí)鐘 寄存器+靜態(tài)RAM 存儲(chǔ)器寄存器:● 在任何對(duì)時(shí)鐘 或
2021-12-13 06:55:47
在TM4C123中申請(qǐng)一個(gè)1000*4字節(jié) 的空間用來(lái)存儲(chǔ)AD轉(zhuǎn)換的結(jié)果,請(qǐng)問(wèn)要怎么辦?急求
2019-09-09 10:29:03
萬(wàn)年歷一、實(shí)驗(yàn)?zāi)康亩?shí)驗(yàn)內(nèi)容三、實(shí)驗(yàn)步驟四、C代碼如下五、實(shí)驗(yàn)結(jié)果六、實(shí)驗(yàn)體會(huì)一、實(shí)驗(yàn)?zāi)康臑殪柟趟鶎W(xué)的單片機(jī)知識(shí),把所學(xué)理論運(yùn)用到實(shí)踐中,用LCD1602與AT89C51設(shè)計(jì)可調(diào)式電子日歷時(shí)鐘 。二
2022-02-23 07:37:11
使用的按鈕。這是在pic32mz ef)/.ony 1.07.1上運(yùn)行的。如果進(jìn)行這些更改,test=5,向生成器[4][0]=添加另一行,并將字節(jié) 數(shù)更改為1000,則將結(jié)束一個(gè)永無(wú)休止的循環(huán)。緩沖區(qū)中的最大字節(jié) 數(shù)是多少?如何編寫比800字節(jié) 更多的字節(jié) ?
2019-08-12 08:45:41
利用Synopsys公司提供的集成電路設(shè)計(jì)工具VCS和DC,設(shè)計(jì)了一個(gè)帶有 48 字節(jié) RAM 的日歷時(shí)鐘 芯片 ,包括該芯片 RTL級(jí)代碼的編寫、功能仿真和綜合,達(dá)到了預(yù)期的目標(biāo)。
2021-04-27 06:17:33
我使用具有256字節(jié) EEPROM的PIC16F18325。我使用eeprom_read()和eeprom_write()函數(shù)來(lái)訪問(wèn)它。用于指示地址的變量被定義為無(wú)符號(hào)字符。然而,編譯器說(shuō)“警告:(752)轉(zhuǎn)換為更短的數(shù)據(jù)類型”,并且當(dāng)?shù)刂烦^(guò)127時(shí),奇怪的行為是我如何訪問(wèn)所有的256字節(jié) ?
2020-04-21 10:09:55
我已經(jīng)用F407的MAC層接收了小于60字節(jié) 的幀,至于為什么會(huì)小于60字節(jié) 我也不知道,因?yàn)槲沂菑那д拙W(wǎng)轉(zhuǎn)換成百兆的,所以不知道是不是因?yàn)榍д拙W(wǎng)不會(huì)填充剩下的字節(jié) 。我在描述符底層已經(jīng)接收到ARP地址
2019-09-17 23:37:01
DS1302時(shí)鐘 芯片 的使用帶你寫一個(gè)小時(shí)鐘 DS1302地址字節(jié) 控制字節(jié) 邏輯有效位必須是邏輯1,若為0,則數(shù)據(jù)就寫不進(jìn)去1302中。位6如果是0,則表示存取日歷時(shí)鐘 數(shù)據(jù)位6如果是0,則表示存取RAM 數(shù)據(jù)。一到五位則為操作地址,最低為為0表示寫操作,1表示讀操作。注意控制字節(jié) 總是從最低位開(kāi)始輸出...
2022-01-17 07:43:57
串行日歷時(shí)鐘 一、實(shí)驗(yàn)?zāi)康亩?、?shí)驗(yàn)內(nèi)容三、實(shí)驗(yàn)步驟四、C代碼如下五、實(shí)驗(yàn)結(jié)果六、實(shí)驗(yàn)體會(huì)一、實(shí)驗(yàn)?zāi)康恼莆沾?b class="flag-6" style="color: red">日歷時(shí)鐘芯片 DS1302的結(jié)構(gòu)特點(diǎn)、工作原理和使用方法。2.掌握串行日歷時(shí)鐘 驅(qū)動(dòng)程序的開(kāi)發(fā)
2021-12-08 08:30:21
數(shù)碼顯示日歷時(shí)鐘 電路本文所應(yīng)用到的相關(guān)器件資料: CD4017 LM8364  
2008-08-18 22:03:02
封裝很適合,且有256字節(jié) 的內(nèi)存。STM8小體積的居然都是小于等于128內(nèi)存。
言歸正傳,說(shuō)的就是和RAM 相關(guān)的知識(shí)點(diǎn),有沒(méi)有想過(guò)keil 再使用默認(rèn)配置SMALL模式,如果定義unsigned
2016-02-17 15:20:52
嗨,我們正在使用CR95HF,我們正在嘗試使用CR95HFDll_SendReceive讀取78字節(jié) 的幀,但我們得到一個(gè)帶有 CRC和錯(cuò)誤代碼CCCCCC的64字節(jié) 幀。 當(dāng)使用USB作為CR95HF
2019-07-23 15:45:22
電子日歷時(shí)鐘 (可設(shè)置兩個(gè)鬧鐘)含protues圖
2016-09-07 15:39:01
萌新求助,電腦串口發(fā)送9字節(jié) ,其中包含1字節(jié) 包頭0x5a,和8字節(jié) 的數(shù) 據(jù),將8字節(jié) 數(shù)據(jù)從小到大排序,單片機(jī)串口發(fā)送回電腦排序后結(jié)果。如何實(shí)現(xiàn)?
2019-11-01 13:44:56
字節(jié) 的靜態(tài)隨機(jī)存取存儲(chǔ)器。它通過(guò)簡(jiǎn)單的串行接口與微處理器通信。實(shí)時(shí)時(shí)鐘 /日歷 提供秒、分、小時(shí)、日、月、星期和年的信息。對(duì)于少于31天的月份,月末日期會(huì)自動(dòng)調(diào)整,包括閏年的更正。時(shí)鐘 以24小時(shí)制或12小時(shí)制運(yùn)行,帶有 上午/下午指示器。3.地址命令字節(jié) MSB(位7)必須是邏輯1。如果為0,對(duì)DS130
2022-01-17 08:30:02
AT45DB321D如何吧每頁(yè)528字節(jié) 改成512字節(jié) ,用什么指令?手冊(cè)上怎么沒(méi)寫???
2019-06-05 04:35:02
BLE5.0能支持廣播數(shù)據(jù)達(dá)256字節(jié) ,但是SDK里面最多只能廣播31字節(jié) 的數(shù)據(jù),是不是只要修改B_MAX_ADV_LEN就可以了?如果設(shè)備廣播數(shù)據(jù)超過(guò)31字節(jié) ,僅支持BLE4.2的手機(jī)能否搜索到設(shè)備?
2019-10-31 09:38:43
設(shè)備描述符里面的第8個(gè)字節(jié) .bMaxPacketSize0,看了很多Demo都是設(shè)置為8字節(jié) 。CH554.h頭文件里面定義的DEFAULT_ENDP0_SIZE也是8。是否可以設(shè)置為64呢?如果設(shè)置
2022-05-30 07:36:36
大家好,C2000成員TMS320F28335在CCS3.3下是2字節(jié) 對(duì)齊的,能不能改為1字節(jié) 對(duì)齊?怎么改呢?再者,有沒(méi)有在F28335下成功移植了ucos+lwip的呢?
2018-08-20 06:41:43
本帖最后由 一只耳朵怪 于 2018-6-6 15:26 編輯
如題,求問(wèn)大家,IAR如何設(shè)置按1字節(jié) 對(duì)齊?
2018-06-06 02:22:30
SUBS3014,SuxBB3014;你的簡(jiǎn)歷是512字節(jié) 嗎?一、一、二、二、二、二、二、二、二、二、三、二、二、三、二、二、三、二、三、二、二、三、二、二、三、二、三、二、三、二、三、二、二、三、二、三、四、五、四、六、四、六、四、六、四、六、四、六、四、六、四、五、四、五、五、五、五、五、五
2019-10-31 10:06:55
看新塘的技術(shù)手冊(cè)關(guān)于發(fā)送數(shù)據(jù)緩存與接收數(shù)據(jù)緩存,有15字節(jié) 的FIFO,那么是不是說(shuō)一次最多只能發(fā)送/接收15字節(jié) 的數(shù)據(jù)呢?DrvUART_Write(UART_PORT1,string,24
2023-08-25 06:10:17
MCU包括8K和128字節(jié) 的Flash,這8K的Flash和128字節(jié) 的有不同嗎?為什么我可以對(duì)128字節(jié) 的讀寫。8K部分的讀出的不是寫進(jìn)去的內(nèi)容呢?型號(hào)是8051f206.
2019-06-25 02:16:04
M48 T86是意法半導(dǎo)體公司生產(chǎn)的一種實(shí)時(shí)時(shí)鐘 ,日歷 芯片 .它具有精確計(jì)時(shí)、定時(shí)報(bào)警輸出等功能,由于其內(nèi)置128字節(jié) 的非易失性RAM ,因而具有功能強(qiáng)、使用方便等特點(diǎn).文中詳細(xì)介紹了M4
2009-04-24 16:22:36 36 PCF8583是 PHIL IPS 公司制造的帶有 256×8bit RAM 的 8引腳日歷 / 時(shí)鐘 芯片 ,采用 I2C兩線串行總線接口,內(nèi)含完整的振蕩、分頻、上電復(fù)位電路,并具備計(jì)時(shí)、日歷 、定時(shí)、鬧鐘和中斷輸出功
2009-04-25 13:48:47 56 DP8573A 是美國(guó)國(guó)家半導(dǎo)體公司生產(chǎn)的計(jì)算機(jī)用日歷時(shí)鐘 芯片 , 當(dāng)主電源出現(xiàn)故障時(shí)自動(dòng)轉(zhuǎn)到備用電源并記錄故障出現(xiàn)時(shí)間,有三種中斷類型,并能記錄晶振停振時(shí)間,故更適用于要求嚴(yán)格
2009-04-27 17:14:15 20 和114字節(jié) 的電池備份靜態(tài)RAM (DS12C887和DS12C887A包含113字節(jié) RAM )。DS12887在24引腳模塊DIP封裝內(nèi)集成了晶體和鋰電池。DS1
2023-07-21 17:15:17
和114字節(jié) 的電池備份靜態(tài)RAM (DS12C887和DS12C887A包含113字節(jié) RAM )。DS12887在24引腳模塊DIP封裝內(nèi)集成了晶體和鋰電池。DS1
2023-07-21 17:23:41
)、可編程方波輸出和114字節(jié) 的電池備份靜態(tài)RAM (DS12C887和DS12C887A包含113字節(jié) RAM )。DS12887在24引腳模塊DIP封裝內(nèi)集成了晶體和鋰
2023-07-21 17:25:09
介紹了一種帶有 48 字節(jié) RAM 的日歷時(shí)鐘 芯片 的設(shè)計(jì),該芯片 具有振蕩、分頻、可編程的計(jì)時(shí)計(jì)數(shù)、定時(shí)鬧響和中斷輸出等功能。該芯片 基于Verilog HDL描述,采用模塊化設(shè)計(jì),可擴(kuò)展性好
2010-07-05 16:10:08 23
日歷時(shí)鐘 電路圖
2009-01-13 20:25:22 2314 日歷時(shí)鐘 DS12887或146818的C語(yǔ)言源程序
#define uchar unsigned char#define uint unsigned int#i nclude <reg52.h>#i nclude <stdio.h>#i nclude &
2009-01-16 11:50:27 955 文中是以Versa 8051系列MCU的典型器件VRS51L3074和時(shí)鐘日歷 芯片 DSl2887為核心制作的可多定點(diǎn)電子日歷時(shí)鐘 。該系統(tǒng)功能齊
2010-12-24 10:03:24 2043 介紹了用自帶的接口來(lái)實(shí)現(xiàn)對(duì)時(shí)鐘日歷 芯片 進(jìn)行讀取的方法。本設(shè)計(jì)所使用的時(shí)鐘日歷 芯片 是公司的。這是一款低功耗的實(shí)時(shí)時(shí)鐘日歷 芯片 , 它的所有地址和數(shù)據(jù)都通過(guò)總線接口串行傳
2011-09-07 16:05:01 94 DS1302 是DALLAS 公司推出的涓流充電時(shí)鐘 芯片 ,內(nèi)含有一個(gè)實(shí)
時(shí)時(shí)鐘 /日歷 和 31 字節(jié) 靜態(tài) RAM ,通過(guò)簡(jiǎn)單的串行接口與單片機(jī)進(jìn)
行通信。實(shí)時(shí)時(shí)鐘 /日歷 電路提供秒、分、時(shí)、日、周、月、年的信
息,每月的天數(shù)和閏年的天數(shù)可自動(dòng)調(diào)整。
2015-11-24 17:02:10 8 帶溫度顯示日歷時(shí)鐘 及溫度顯示的電子萬(wàn)年歷,帶電路圖+PCB+源程序
2015-12-07 14:35:52 86 PCF8563日歷時(shí)鐘 芯片 原理及應(yīng)用設(shè)計(jì),很好的學(xué)習(xí)資料。
2016-06-03 15:31:43 78 新型電子日歷時(shí)鐘 芯片 接口電路及程序設(shè)計(jì)
2017-01-24 16:54:24 30 PCF8563 I2C 實(shí)時(shí)時(shí)鐘 /日歷 芯片
2017-09-22 10:31:47 29 如下圖所示,由EEPROM24C256和日歷時(shí)鐘 芯片 PCF8563組成。24C256是一款低電壓、串行接口,容量為256K的存儲(chǔ)器,用于存儲(chǔ)測(cè)量的血壓值。PCF8563是PHILIPS公司推出的一款
2018-01-17 14:08:01 4289 在銀行或者其他的公共場(chǎng)合中,經(jīng)常會(huì)看到顯示實(shí)時(shí)信息的顯示屏,其中包括年、月、日、星期、時(shí)間等,本例子的功能是在51單片機(jī)系統(tǒng)中設(shè)置、獲取、記錄實(shí)時(shí)的日歷時(shí)鐘 信息并通過(guò)數(shù)碼管顯示,選用日歷時(shí)鐘 芯片
2019-08-19 14:16:23 4619 本文檔的主要內(nèi)容詳細(xì)介紹的是單片機(jī)C語(yǔ)言程序設(shè)計(jì)實(shí)例之帶日歷時(shí)鐘 及溫度顯示的電子萬(wàn)年歷程序和工程文件免費(fèi)下載。
2021-02-01 16:45:58 17 DS1302 ckle流充電計(jì)時(shí)芯片 包含一個(gè)實(shí)時(shí)時(shí)鐘 /日歷 和31個(gè)字節(jié) 的靜態(tài)RAM 。 它通過(guò)簡(jiǎn)單的串口與微處理器通信界面。 實(shí)時(shí)時(shí)鐘 /日歷 提供秒,分鐘,小時(shí),日期,日期,月份和年份信息。 月底日期
2021-04-07 09:33:22 9 通信產(chǎn)品中。 時(shí)鐘 芯片 的原理 DS1302 的控制字符表示??刂?b class="flag-6" style="color: red">字節(jié)的最高有效位(位7)必須是邏輯1,如果它為0,則不能把數(shù)據(jù)寫入DS1302中,位6如果為0,則表示存取日歷時(shí)鐘 數(shù)據(jù),為1表示存取RAM 數(shù)據(jù); 位5至位1指示操作單元的地址;最低
2021-07-13 14:48:27 9249 串行日歷時(shí)鐘 一、實(shí)驗(yàn)?zāi)康亩?、?shí)驗(yàn)內(nèi)容三、實(shí)驗(yàn)步驟四、C代碼如下五、實(shí)驗(yàn)結(jié)果六、實(shí)驗(yàn)體會(huì)一、實(shí)驗(yàn)?zāi)康恼莆沾?b class="flag-6" style="color: red">日歷時(shí)鐘芯片 DS1302的結(jié)構(gòu)特點(diǎn)、工作原理和使用方法。 2.掌握串行日歷時(shí)鐘 驅(qū)動(dòng)程序的開(kāi)發(fā)
2021-11-25 17:06:03 3 存儲(chǔ)實(shí)時(shí)時(shí)鐘 /日歷 的 31 字節(jié) 的靜態(tài) RAM ,可通過(guò)簡(jiǎn)單的串行接口與微處理器通訊,將當(dāng)前的是時(shí)鐘 存于RAM 。DS1302芯片 對(duì)于少于 31 天的月份月末會(huì)自動(dòng)調(diào)整,并會(huì)自動(dòng)對(duì)閏年進(jìn)行校正。由于有一個(gè)...
2022-01-17 13:03:59 27 DS1302時(shí)鐘 芯片 的使用帶你寫一個(gè)小時(shí)鐘 DS1302地址字節(jié) 控制字節(jié) 邏輯有效位必須是邏輯1,若為0,則數(shù)據(jù)就寫不進(jìn)去1302中。位6如果是0,則表示存取日歷時(shí)鐘 數(shù)據(jù)位6如果是0,則表示存取RAM
2022-01-18 09:01:00 3 DS1302是DALLAS公司推出的涓流充電時(shí)鐘 芯片 ,內(nèi)含有一個(gè)實(shí)時(shí)時(shí)鐘 /日歷 和31字節(jié) 靜態(tài)RAM ,通過(guò)簡(jiǎn)單的串行接口與單片機(jī)進(jìn)行通信。實(shí)時(shí)時(shí)鐘 /日歷 電路提供秒、分、時(shí)、日、日期、月、年的信息,每月
2022-04-22 14:27:33 3 TK1302帶靜態(tài)RAM 的串行實(shí)時(shí)時(shí)鐘 包含一個(gè)RTC/日歷 和31字節(jié) 的靜態(tài)RAM 。它通過(guò)一個(gè)簡(jiǎn)單的串行接口與微處理器通信。RTC/日歷 提供秒、分、時(shí)、日、日、月和年信息。月末日期自動(dòng)調(diào)整為少于31天的月份,包括閏年的更正。時(shí)鐘 以24小時(shí)制或12小時(shí)制運(yùn)行,帶有 AM/PM指示器。
2022-12-05 10:42:37 782 電子發(fā)燒友網(wǎng)站提供《帶有 月相LED矩陣的微型日歷 和時(shí)鐘 .zip》資料免費(fèi)下載
2022-12-15 09:58:10 0 電子發(fā)燒友網(wǎng)站提供《使用1307 RTC、I2C LCD和Arduino Uno的數(shù)字日歷時(shí)鐘 .zip》資料免費(fèi)下載
2022-12-15 11:12:19 1
已全部加載完成
評(píng)論