chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于Patterning的選擇和性能分析以及應(yīng)用

lC49_半導(dǎo)體 ? 來(lái)源:djl ? 作者:MARK LAPEDUS ? 2019-09-02 15:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

目前,幾個(gè)晶圓廠工具供應(yīng)商正在推出新一代自對(duì)準(zhǔn)圖案化技術(shù),以向10 nm/ 7nm及以上的新器件演進(jìn)。

應(yīng)用材料、Lam Research和INTEL正在開(kāi)發(fā)基于各種新方法的自對(duì)準(zhǔn)技術(shù)。最新的方法涉及采用多色材料方案的自對(duì)準(zhǔn)圖案化技術(shù),該技術(shù)旨在用于在邏輯晶體管本身內(nèi)開(kāi)發(fā)新的finFET和結(jié)構(gòu)。也有其他公司正在開(kāi)發(fā)下一代晶體管和存儲(chǔ)器的新方案。

用于形成邏輯和存儲(chǔ)器的自對(duì)準(zhǔn)圖案化技術(shù)屬于半導(dǎo)體制造中“圖案化”的通用范疇。 圖案化是在芯片上開(kāi)發(fā)微小特性和圖案的“藝術(shù)”。 其他技術(shù)也屬于寬泛的“圖案化”部分,例如極紫外( EUV )光刻和光學(xué)光刻等。

幾年前開(kāi)發(fā)的自對(duì)準(zhǔn)技術(shù),利用各種工藝步驟來(lái)確保結(jié)構(gòu)彼此正確對(duì)齊。 一般來(lái)說(shuō),新的自對(duì)準(zhǔn)技術(shù)分為兩個(gè)部分 - 多重構(gòu)圖 ,以及自對(duì)準(zhǔn)接觸/過(guò)孔和其他結(jié)構(gòu)。有人對(duì)第二部分使用不同的名稱。 Imec將其稱為“縮放增強(qiáng)器”,而應(yīng)用材料公司將其稱為“材料使能縮放”。

在多重圖案化中,其思路是在工廠中使用一系列工藝步驟來(lái)縮放芯片的特征尺寸。 最著名的例子是自對(duì)準(zhǔn)雙重圖案(SADP)和自對(duì)準(zhǔn)四重圖案(SAQP)。

除了多重圖案化之外,芯片制造商還使用不同的自對(duì)準(zhǔn)技術(shù)來(lái)開(kāi)發(fā)晶體管內(nèi)部的各種結(jié)構(gòu),例如接觸和過(guò)孔。 業(yè)界將這些結(jié)構(gòu)稱為自對(duì)準(zhǔn)接觸和過(guò)孔。

舉一個(gè)例子, Intel最近推出了10nm finFET技術(shù)。 采用自對(duì)準(zhǔn)技術(shù),英特爾在finFET內(nèi)部集成了有源柵極(COAG)結(jié)構(gòu)的觸點(diǎn)。有其他公司正在開(kāi)發(fā)完全自對(duì)準(zhǔn)的過(guò)孔和相關(guān)結(jié)構(gòu)。

圖1:標(biāo)準(zhǔn)觸點(diǎn)與有源柵觸點(diǎn)。 來(lái)源:英特爾

這些經(jīng)常被忽視的技術(shù)正變得越來(lái)越重要。 “像COAG這樣的自對(duì)準(zhǔn)結(jié)構(gòu)是縮放的關(guān)鍵,”英特爾高級(jí)研究員兼過(guò)程架構(gòu)與集成總監(jiān)Mark Bohr表示?!坝⑻貭柡托袠I(yè)內(nèi)的其他廠商過(guò)去都采用了自對(duì)準(zhǔn)功能,如自對(duì)準(zhǔn)接觸和自對(duì)準(zhǔn)過(guò)孔,這些功能都需要實(shí)現(xiàn)縮放?!?/p>

自對(duì)準(zhǔn)技術(shù)在工廠中使用各種工藝步驟,例如沉積、蝕刻和光刻。 其他方案更多的是以新的材料組合沉積/蝕刻為中心,根據(jù)設(shè)備而有所不同。 在圖案化領(lǐng)域還有其他選擇,包括直寫電子束、定向自組裝、EUV、光刻和納米壓印。

但為了幫助行業(yè)在自對(duì)準(zhǔn)技術(shù)領(lǐng)域走在前列,半導(dǎo)體工程公司正在緊跟、研究多模式圖案、接觸/過(guò)孔和未來(lái)方案的趨勢(shì)。

轉(zhuǎn)向多重模式

該過(guò)程從光掩膜設(shè)施開(kāi)始。 在這個(gè)流程中,芯片制造商設(shè)計(jì)一個(gè)IC,將其轉(zhuǎn)換成文件格式,然后,基于該格式開(kāi)發(fā)光掩膜。

光掩膜是給定IC設(shè)計(jì)的主模板。 掩膜開(kāi)發(fā)后,它被運(yùn)送到工廠并放置在光刻掃描儀中。

然后,將晶圓放置在掃描儀中的獨(dú)立臺(tái)上,晶圓上涂有光敏材料,稱為光刻膠。 掃描儀通過(guò)掩膜投影光線,在晶圓上形成微小圖像。

多年來(lái),傳統(tǒng)光刻是一個(gè)簡(jiǎn)單的過(guò)程。 光刻掃描儀使用單次曝光對(duì)晶圓上的特征進(jìn)行成像。 這或多或少是單一模式的過(guò)程。 長(zhǎng)期以來(lái),業(yè)界認(rèn)為傳統(tǒng)的光刻系統(tǒng)將持續(xù)到45nm左右。 理論上,最新的光學(xué)技術(shù)--193nm波長(zhǎng)光刻技術(shù) - 應(yīng)該以80nm線寬或40nm半線寬達(dá)到其物理極限。然后,在45nm處,芯片制造商應(yīng)該轉(zhuǎn)向極紫外(EUV)光刻技術(shù),EUV使用13.5nm波長(zhǎng),在納米尺度上圖案化特征。

然而,EUV的開(kāi)發(fā)比以前想象的更復(fù)雜,并且技術(shù)已經(jīng)被推遲。 現(xiàn)在,EUV的目標(biāo)是7nm和5nm。 由于延遲,業(yè)界開(kāi)發(fā)了另一種解決方案,即通過(guò)多重圖案化技術(shù)來(lái)延長(zhǎng)當(dāng)今的193nm波長(zhǎng)光刻技術(shù)。

從單一模式轉(zhuǎn)向多重模式并不容易。 多年來(lái),該行業(yè)在光掩膜上使用了光學(xué)鄰近校正(OPC)技術(shù)。 OPC使用微小形狀或次分辨率輔助功能(SRAF)。SRAF被放置在掩膜上,這改變了掩膜圖案,從而改善了晶圓上的可印刷性。

然而,在20nm處,SRAF在掩膜上變得太密集,使得在晶圓上印刷可辨別的特征更加困難,而這正是適合使用多重圖案化的地方。

“在多重圖案化中,原始掩膜的形狀被劃分為兩個(gè)或更多,使得每個(gè)形狀在其周圍具有足夠的空間,以使得OPC操作能夠使其可印刷,” 西門子MentorDFM項(xiàng)目主管David Abercrombie在博客中說(shuō): “然后將每個(gè)掩膜分開(kāi)打印,最終將整套原始形狀成像到晶圓上?!?/p>

從22nm/ 20nm開(kāi)始,芯片制造商采用兩步法在晶圓廠實(shí)施了各種多重構(gòu)圖方案。 第一步是使用193nm光刻和多重圖案在晶圓上構(gòu)圖微小線條。然后,線條被切割成小而復(fù)雜的圖案。

對(duì)于這些產(chǎn)品線,該行業(yè)借鑒了存儲(chǔ)器行業(yè)中使用的技術(shù) - SADP和SAQP。 SADP / SAQP使用光刻步驟,以及附加的沉積和蝕刻步驟來(lái)定義間隔物狀特征。 使用SADP / SAQP,芯片制造商可以將線寬擴(kuò)展到40nm以上。

然而,這里有一個(gè)很大的挑戰(zhàn),就是將這些線條切成小圖案。 為此,一些芯片制造商使用SADP和SAQP。

還有廠商使用雙重圖案化,這可以將線寬減少30%。 這個(gè)過(guò)程使用光刻和蝕刻來(lái)定義單個(gè)層。 這也被稱為光刻 - 蝕刻 - 光刻 (LELE)。還有廠商使用三重圖案化,這需要三次曝光和蝕刻步驟(LELELE)。

關(guān)于Patterning的選擇和性能分析以及應(yīng)用

圖2:自對(duì)準(zhǔn)墊片避免了掩膜錯(cuò)位。 來(lái)源:Lam Research

關(guān)于Patterning的選擇和性能分析以及應(yīng)用

圖3:雙重圖案增加密度。 來(lái)源:Lam Research

多次構(gòu)圖延長(zhǎng)了IC的縮放比例,但同時(shí)也增加了復(fù)雜性。 首先,每個(gè)節(jié)點(diǎn)都有更多的流程步驟,這會(huì)轉(zhuǎn)化為時(shí)間和成本。

設(shè)備功能在每個(gè)節(jié)點(diǎn)處變得更弱,這使問(wèn)題更加復(fù)雜。 最重要的是,這些功能必須精確并且放置在設(shè)備每層的確切位置上。 28nm器件具有40到50個(gè)掩膜層。 相比之下,14nm / 10nm器件具有60層,并且該數(shù)量在7nm處預(yù)計(jì)會(huì)上升至80至85層。

總而言之,每個(gè)節(jié)點(diǎn)的挑戰(zhàn)都在增加,這就增加了在這個(gè)過(guò)程中出現(xiàn)錯(cuò)誤的可能性。 “我們可以通過(guò)乘法來(lái)制作更小的特征。 但將它們相對(duì)放置,是一個(gè)根本挑戰(zhàn)。當(dāng)您正嘗試將多個(gè)圖層彼此疊加時(shí),可能會(huì)出現(xiàn)錯(cuò)誤,“ 應(yīng)用材料公司圖案化技術(shù)總監(jiān)Regina Freed表示。

在圖案化處理中,目標(biāo)是在精確的位置上設(shè)置微小的特征。 如果這些不精確,會(huì)導(dǎo)致不能對(duì)準(zhǔn),這通常稱為邊緣放置誤差(EPE)。

EPE是IC布局的預(yù)期功能和打印功能之間的差異。 如果在生產(chǎn)流程中出現(xiàn)一個(gè)或多個(gè)EPE問(wèn)題,則該設(shè)備會(huì)出現(xiàn)短路或收益率低下的情況。

EPE由數(shù)值表示,簡(jiǎn)而言之,EPE等同于各種度量的組合 - CD均勻性、覆蓋度、線邊緣粗糙度(LER)和變化。

關(guān)于Patterning的選擇和性能分析以及應(yīng)用

圖4:多重構(gòu)圖過(guò)程和EPE挑戰(zhàn)。 來(lái)源:應(yīng)用材料公司

有些流程可以輕松滿足所需的EPE數(shù)值或預(yù)算, 但有時(shí),更難的流程可能會(huì)超過(guò)EPE的目標(biāo)水平,這將導(dǎo)致收益率下降。

解決方案

所以,對(duì)于10nm / 7nm及更高工藝節(jié)點(diǎn)來(lái)說(shuō),什么是最好的圖案化解決方案? 哪一個(gè)會(huì)符合EPE的目標(biāo)呢?

沒(méi)有單一的解決方案可以滿足所有需求。 與以前一樣,芯片制造商根據(jù)復(fù)雜性、成本和其他因素選擇特定的制造技術(shù)。

應(yīng)用材料的Freed說(shuō):“以某種分辨率獲取圖案有多種方式,會(huì)有很多不同的選擇。 你可以做SAQP,可以使用EUV /雙重圖案化,可以進(jìn)行EUV光刻蝕刻 - 光刻蝕刻。 每個(gè)選項(xiàng)都有其優(yōu)點(diǎn)和缺點(diǎn)。 客戶可以綜合使用這些技術(shù)?!?/p>

EUV是一種可能性,因?yàn)樗型麥p少流程中的步驟。 DSA , 多光束和納米壓印也是可能的。

自對(duì)準(zhǔn)是另一種解決方案。 這些技術(shù)與其他晶圓廠工具協(xié)同工作,以幫助對(duì)齊特征。 例如,EUV可以與SADP / SAQP方案結(jié)合,用于多重圖案化。

一般來(lái)說(shuō),該行業(yè)已經(jīng)將今天的自對(duì)準(zhǔn)技術(shù)擴(kuò)展到10nm / 7nm,而使用傳統(tǒng)方法變得具有挑戰(zhàn)性。 “隨著行業(yè)進(jìn)入高級(jí)節(jié)點(diǎn),與尺寸縮放相關(guān)的處理挑戰(zhàn)變得越來(lái)越重要,” INTEL高級(jí)工藝工程師Eric Liu在最近的SPIE會(huì)議上發(fā)表的一篇論文中表示。

在這篇論文中,INTEL描述了一種新的SAQP方法,用來(lái)執(zhí)行30nm線寬的線切割。 “線切割步驟中最具挑戰(zhàn)性的模式是單線切割,且要求沒(méi)有缺陷形成,”Liu說(shuō)。

為此,INTEL使用多色材料設(shè)計(jì)了SAQP(這與用于多重圖案化的多色掩膜布局不同。)

傳統(tǒng)上,在SADP / SAQP中,流程涉及各種步驟和不同的材料,通常,每種材料具有相同的顏色。 問(wèn)題在于,當(dāng)使用傳統(tǒng)方法以30nm線寬進(jìn)行線切割時(shí),INTEL計(jì)算出EPE預(yù)算超過(guò)了7.9nm的目標(biāo)值。

INTEL的新方法是遵循具有各種光刻、沉積和蝕刻步驟的標(biāo)準(zhǔn)SAQP流程。 但是在這種方法中,基于蝕刻選擇率,每種材料被分配不同的顏色,例如,該過(guò)程需要兩條不同的生產(chǎn)線, 每條線都分配有不同的顏色,掩膜板被分配不同的顏色。

關(guān)于Patterning的選擇和性能分析以及應(yīng)用

圖5:從光刻到隔離層3沉積的2L1C的分步多色工藝流程。 來(lái)源:INTEL

簡(jiǎn)而言之,顏色可以作為流程中的指導(dǎo),從而實(shí)現(xiàn)更精確的特征。 “如果用不同的材料制作長(zhǎng)線條/空間圖案中的其他線條,并且這些材料具有不同的蝕刻速率,則可以在蝕刻工藝中切割一條線條,而不用擔(dān)心相鄰線條是否因錯(cuò)位而損壞裁剪圖案“,F(xiàn)ractilia的首席技術(shù)官Chris Mack在博客中解釋說(shuō)。

盡管如此,總體而言,多色彩多重圖案化方法仍然需要權(quán)衡。 “ Lam Research技術(shù)總監(jiān)Richard Wise表示:”我們已經(jīng)將測(cè)試架構(gòu)作為邏輯應(yīng)用研發(fā)活動(dòng)的一部分,通過(guò)構(gòu)建具有不同顏色(材料)的線條,隨機(jī)放置切割工藝可以使用選擇性蝕刻工藝自動(dòng)對(duì)準(zhǔn)底層線條。 這可以有效地將這些削減的覆蓋裕度加倍或更多?!?/p>

但是它增加了更多的工藝步驟和成本。 “只有在使用標(biāo)準(zhǔn)晶圓廠技術(shù)無(wú)法滿足覆蓋預(yù)算的情況下,這些解決方案才是必需的,而且在復(fù)雜性、成本和設(shè)計(jì)方面的權(quán)衡具有較強(qiáng)的成本敏感性,”Wise說(shuō)。 “在產(chǎn)品中采用需要權(quán)衡,用于自對(duì)準(zhǔn)的多色SAxP以犧牲工藝復(fù)雜性/成本和設(shè)計(jì)靈活性為代價(jià)提高了疊加效果。 然而,設(shè)計(jì)仍然是個(gè)挑戰(zhàn)。 在這一點(diǎn)上,業(yè)界專注于使用其他不需要這些權(quán)衡的技術(shù)改進(jìn)產(chǎn)品覆蓋?!?/p>

總而言之,具有多色技術(shù)的SADP / SAQP不是唯一的選擇,但它們確實(shí)給客戶提供了更多選擇。

觸點(diǎn)和過(guò)孔

領(lǐng)先的芯片由三部分組成 - 晶體管、觸點(diǎn)和互連。晶體管由源極,柵極和漏極組成。

位于晶體管頂部的互連由微小的銅布線組成,這些布線將電信號(hào)從一個(gè)晶體管傳輸?shù)搅硪粋€(gè)晶體管。 通常情況下,芯片可能具有10到15個(gè)級(jí)別的銅互連,這些互連使用過(guò)孔連接。

晶體管連接和互連通過(guò)一個(gè)微小的觸點(diǎn)實(shí)現(xiàn),觸點(diǎn)是具有小間隙的3D結(jié)構(gòu),其縫隙里充滿了鎢。

關(guān)于Patterning的選擇和性能分析以及應(yīng)用

圖6:各個(gè)節(jié)點(diǎn)處的互連、觸點(diǎn)和晶體管。來(lái)源:應(yīng)用材料。

直到最近,芯片制造商在觸點(diǎn)和過(guò)孔方面幾乎沒(méi)有問(wèn)題。 以觸點(diǎn)為例。 在大多數(shù)芯片中,一個(gè)柵極位于兩個(gè)觸點(diǎn)之間。 在90nm處,從一個(gè)觸點(diǎn)到另一個(gè)接觸點(diǎn)的長(zhǎng)度約為200nm。 但是到了22nm時(shí),器件的尺寸縮小到了觸點(diǎn)很小的地方。

為了解決這個(gè)問(wèn)題,芯片制造商轉(zhuǎn)向自對(duì)準(zhǔn)的連接方案。 例如,在22nm處,英特爾將觸點(diǎn)放置在柵極旁邊。 使用自對(duì)準(zhǔn)方案,金屬柵極凹陷。根據(jù)英特爾的說(shuō)法,氮化硅蝕刻停止層被放置在金屬的頂部,觸點(diǎn)用鎢填充。

關(guān)于Patterning的選擇和性能分析以及應(yīng)用

圖7:22nm自對(duì)準(zhǔn)接觸。 來(lái)源:英特爾

實(shí)際上,自對(duì)準(zhǔn)接觸使芯片制造商能夠在設(shè)備上填充更多結(jié)構(gòu),這一舉措提高了總體面積縮放比例。

在10nm時(shí)代,英特爾又向前邁進(jìn)了一步。 它將觸點(diǎn)放置在有源柵(COAG)上。 采用不同的自對(duì)準(zhǔn)工藝,英特爾使用碳化硅材料作為蝕刻停止層。 另外,鈷取代了鎢,以降低線路電阻。

還有其他一些例子,例如完全對(duì)齊。 多年來(lái),該行業(yè)已經(jīng)使用damascene般的流程進(jìn)行接觸和過(guò)孔。 在接觸和過(guò)孔中,使用193nm浸入式和多圖案技術(shù),可以在表面上形成孔洞,用蝕刻機(jī)鉆一個(gè)小孔,然后,排好洞并填充不同的材料。

在先進(jìn)的節(jié)點(diǎn)上,芯片制造商面臨幾項(xiàng)挑戰(zhàn),首先,這些結(jié)構(gòu)與多重模式(如EPE)具有相同的挑戰(zhàn);每個(gè)節(jié)點(diǎn)上的觸點(diǎn)和過(guò)孔變得越來(lái)越小,越來(lái)越難以制作。

因此,為了圖案化接觸孔和通孔,芯片制造商希望從193nm光刻切換到7nm / 5nm的EUV。 結(jié)構(gòu)的其他部分也需要更復(fù)雜的制造技術(shù)。應(yīng)用材料公司蝕刻和圖案化戰(zhàn)略副總裁Uday Mitra說(shuō):”在過(guò)去的美好時(shí)代,EPE的利潤(rùn)率很高,現(xiàn)在它不再只是簡(jiǎn)單的縮放。實(shí)際上是把觸點(diǎn)放在柵極上,這就像3D縮放?!?/p>

COAG和完全自對(duì)準(zhǔn)過(guò)孔是晶體管內(nèi)部復(fù)雜的類3D模塊。 許多類似3D的結(jié)構(gòu)更多地依賴于沉積、蝕刻和新材料。 Gartner半導(dǎo)體和電子產(chǎn)品研究總監(jiān)Gaurav Gupta說(shuō):“基本上,光刻一直是縮放的主要驅(qū)動(dòng)因素,但對(duì)于3D設(shè)備,當(dāng)你試圖縮放時(shí),它不僅僅是光刻,蝕刻和沉積變得更加重要。“

為了實(shí)現(xiàn)這樣的結(jié)構(gòu),供應(yīng)商開(kāi)發(fā)了一系列工具、材料和流程。 “采用自對(duì)準(zhǔn)方案的一種方法是使用多種材料,選擇性蝕刻,選擇性去除和CMP,”Applied的Mitra說(shuō)。 “你要盡可能使用標(biāo)準(zhǔn)材料。”

還有利用多色材料的自對(duì)準(zhǔn)技術(shù)?!罢麄€(gè)世界正在朝這個(gè)方向發(fā)展,不只是光刻或EUV。有或沒(méi)有EUV,都需要自我對(duì)準(zhǔn)的方案。 你需要材料使能的圖案化處理,”他說(shuō)。

例如,應(yīng)用材料公司稱之為“材料使能的縮放”。材料使能的縮放并不完全是一個(gè)新技術(shù)市場(chǎng),它基本上是當(dāng)前自對(duì)準(zhǔn)技術(shù)的演變。 “你仍然必須使用自對(duì)準(zhǔn)結(jié)構(gòu),需要不同材料的組合,處理步驟的順序可能會(huì)有所不同。 這是一個(gè)由材料解決的圖案化問(wèn)題,而不是經(jīng)典的光刻收縮或覆蓋,“他說(shuō)。

下一步怎么走?

還有更多方案。 應(yīng)用材料和其他公司正在研究一種稱為選擇性沉積的技術(shù),使用原子層沉積工具,選擇性沉積是一個(gè)在確切位置沉積材料和膜的過(guò)程。

選擇性沉積仍處于研發(fā)階段。 隨著時(shí)間的推移,這些技術(shù)有望促進(jìn)各種新設(shè)備發(fā)展。 Gartner公司的Gupta表示:“對(duì)于材料驅(qū)動(dòng)的縮放,新材料將用于制造Ge / III-V,納米線、石墨烯、VFET和TFET。

鍺(Ge)和III-V材料是下一代晶體管的目標(biāo)材料。 納米線、垂直FET(VFET)和隧道FET(TFET)是下一代晶體管類型。

顯然,自對(duì)準(zhǔn)方案將支持新器件,并為IC縮放提供急需的推動(dòng)力。 如果沒(méi)有這些創(chuàng)新,摩爾定律可能很難演進(jìn)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    459

    文章

    52494

    瀏覽量

    440680
  • 摩爾定律
    +關(guān)注

    關(guān)注

    4

    文章

    640

    瀏覽量

    79867
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    10019

    瀏覽量

    141629
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    是德示波器 MSO 與 DSO 的區(qū)別以及如何選擇

    ,清晰了解這些區(qū)別有助于使用者做出正確選擇。 ? 核心功能差異 DSO(數(shù)字存儲(chǔ)示波器)專注于模擬信號(hào)的測(cè)量與分析,其核心優(yōu)勢(shì)在于對(duì)模擬信號(hào)的精準(zhǔn)捕捉與呈現(xiàn)。以是德 DSOX3000T 系列為例,它具備出色的模擬通道性能,能夠高
    的頭像 發(fā)表于 07-01 16:35 ?124次閱讀
    是德示波器 MSO 與 DSO 的區(qū)別<b class='flag-5'>以及</b>如何<b class='flag-5'>選擇</b>

    材料選擇對(duì) SMA 插頭防松性能的影響有多大

    材料選擇是決定SMA插頭防松性能的核心要素。德索精密工業(yè)憑借對(duì)材料科學(xué)的深入研究和對(duì)生產(chǎn)工藝的嚴(yán)格把控,在每一個(gè)材料選擇環(huán)節(jié)都精益求精,致力于為客戶提供性能卓越、可靠耐用的SMA插頭。
    的頭像 發(fā)表于 04-03 08:49 ?277次閱讀
    材料<b class='flag-5'>選擇</b>對(duì) SMA 插頭防松<b class='flag-5'>性能</b>的影響有多大

    永磁體磁角度偏差對(duì)電機(jī)性能影響的分析

    、諧波、齒槽轉(zhuǎn)矩的影響進(jìn)行分析,對(duì)高精度、高功率密度電機(jī)的研究開(kāi)發(fā)以及生產(chǎn)過(guò)程中保持產(chǎn)品質(zhì)量的一致性有一定積極意義。 點(diǎn)擊附件查看全文*附件:永磁體磁角度偏差對(duì)電機(jī)性能影響的分析.pd
    發(fā)表于 03-25 15:37

    N9020A 頻譜分析儀介紹:性能、特點(diǎn)及應(yīng)用

    的理想選擇。本文將詳細(xì)介紹 N9020A 的性能特點(diǎn)、主要功能以及實(shí)際應(yīng)用場(chǎng)景,幫助讀者了解其在高頻測(cè)試中的重要作用。 一、N9020A 頻譜分析儀概述 N9020A 頻譜
    的頭像 發(fā)表于 03-03 11:49 ?632次閱讀
    N9020A 頻譜<b class='flag-5'>分析</b>儀介紹:<b class='flag-5'>性能</b>、特點(diǎn)及應(yīng)用

    HarmonyOS NEXT 原生應(yīng)用/元服務(wù)-性能分析基礎(chǔ)耗時(shí)分析Time分析

    Native調(diào)用棧,因此請(qǐng)錄制模板前按照下圖進(jìn)行配置。 創(chuàng)建Time任務(wù)并錄制相關(guān)數(shù)據(jù),操作方法可參考??性能問(wèn)題定位:深度錄制???;蛟跁?huì)話區(qū)選擇 Open File,導(dǎo)入歷史數(shù)據(jù)。 Time分析任務(wù)支持
    發(fā)表于 02-25 14:31

    信道選擇對(duì)網(wǎng)絡(luò)性能的影響

    在現(xiàn)代通信網(wǎng)絡(luò)中,信道選擇是確保數(shù)據(jù)傳輸效率和可靠性的關(guān)鍵因素之一。無(wú)線通信網(wǎng)絡(luò),尤其是蜂窩網(wǎng)絡(luò),依賴于無(wú)線電波在設(shè)備之間傳輸信息。這些無(wú)線電波通過(guò)不同的信道傳播,而信道的特性直接影響網(wǎng)絡(luò)的性能
    的頭像 發(fā)表于 01-22 15:45 ?849次閱讀

    案例分析,搬運(yùn)機(jī)械手如何選擇電機(jī)?

    ? ? ? 在選擇搬運(yùn)機(jī)械手的電機(jī)時(shí),需要考慮多個(gè)因素以確保電機(jī)的性能滿足機(jī)械手的運(yùn)行需求。以下是一個(gè)詳細(xì)的案例分析,說(shuō)明如何為搬運(yùn)機(jī)械手選擇合適的電機(jī)。 ? ? ? ? 一、電機(jī)類型
    的頭像 發(fā)表于 01-21 16:44 ?724次閱讀
    案例<b class='flag-5'>分析</b>,搬運(yùn)機(jī)械手如何<b class='flag-5'>選擇</b>電機(jī)?

    高效偏振無(wú)關(guān)傳輸光柵的分析與設(shè)計(jì)

    參數(shù)運(yùn)行 關(guān)于光柵周期選擇的考慮 偏振相關(guān)衍射特性 偏振相關(guān)衍射特性 偏振相關(guān)衍射特性 固定周期二維參數(shù)優(yōu)化 二維參數(shù)優(yōu)化——設(shè)計(jì)#1 二維參數(shù)優(yōu)化——設(shè)計(jì)#2 制造公差分析 變光柵周期三維參數(shù)優(yōu)化 制造
    發(fā)表于 01-10 08:57

    電涌保護(hù)器(SPD)的選擇、安裝以及裝配

    電子發(fā)燒友網(wǎng)站提供《電涌保護(hù)器(SPD)的選擇、安裝以及裝配.pdf》資料免費(fèi)下載
    發(fā)表于 12-05 13:44 ?4次下載

    射頻分析儀的技術(shù)原理和應(yīng)用場(chǎng)景

    射頻分析儀是一種功能強(qiáng)大的電子測(cè)量?jī)x器,在無(wú)線通信、電子測(cè)試等領(lǐng)域具有廣泛的應(yīng)用。以下是關(guān)于射頻分析儀的技術(shù)原理和應(yīng)用場(chǎng)景的詳細(xì)介紹:一、射頻分析儀的技術(shù)原理射頻
    發(fā)表于 11-26 14:32

    性能連接器的選擇與應(yīng)用

    連接器的選擇標(biāo)準(zhǔn) 電氣性能 :包括接觸電阻、絕緣電阻和抗電強(qiáng)度。高性能連接器應(yīng)具有低接觸電阻以減少信號(hào)損耗,高絕緣電阻以防止漏電,以及足夠的抗電強(qiáng)度以保證安全。 機(jī)械
    的頭像 發(fā)表于 11-07 09:30 ?816次閱讀

    解鎖跨國(guó)業(yè)務(wù):國(guó)外IP節(jié)點(diǎn)選擇性能分析

    在跨國(guó)業(yè)務(wù)日益頻繁的今天,國(guó)外IP節(jié)點(diǎn)的選擇性能分析成為了企業(yè)實(shí)現(xiàn)全球化戰(zhàn)略的重要一環(huán)。合理的IP節(jié)點(diǎn)布局和卓越的性能表現(xiàn),能夠顯著提升企業(yè)的國(guó)際競(jìng)爭(zhēng)力,確保數(shù)據(jù)傳輸?shù)母咝c安全。
    的頭像 發(fā)表于 10-10 08:14 ?677次閱讀

    關(guān)于數(shù)據(jù)轉(zhuǎn)換器的基準(zhǔn)電壓選擇和設(shè)計(jì)提示

    電子發(fā)燒友網(wǎng)站提供《關(guān)于數(shù)據(jù)轉(zhuǎn)換器的基準(zhǔn)電壓選擇和設(shè)計(jì)提示.pdf》資料免費(fèi)下載
    發(fā)表于 09-20 09:38 ?0次下載
    <b class='flag-5'>關(guān)于</b>數(shù)據(jù)轉(zhuǎn)換器的基準(zhǔn)電壓<b class='flag-5'>選擇</b>和設(shè)計(jì)提示

    如何理解LC表和選擇關(guān)于TPS563202的LC

    電子發(fā)燒友網(wǎng)站提供《如何理解LC表和選擇關(guān)于TPS563202的LC.pdf》資料免費(fèi)下載
    發(fā)表于 08-26 10:02 ?0次下載
    如何理解LC表和<b class='flag-5'>選擇</b><b class='flag-5'>關(guān)于</b>TPS563202的LC

    谷景科普電路中電感的大小如何選擇

    在電子電路設(shè)計(jì)中,選擇合適的電感元件是確保電路正常運(yùn)行的關(guān)鍵因素之一。電感大小選擇的是否合適,會(huì)直接影響電路的工作效率、電流承載能力以及性能等。那么電路中的電感大小應(yīng)該如何
    的頭像 發(fā)表于 07-18 09:43 ?630次閱讀