chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

關于RISC-V的介紹和未來的發(fā)展

lC49_半導體 ? 來源:djl ? 作者:semiengineering ? 2019-09-03 14:32 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

RISC-V 指令集架構最早是加州大學伯克利分校一個為了提升能源效率的項目,現(xiàn)在在整個行業(yè)中的發(fā)展勢頭強勁。

RISC-V 基金會的會員名冊能讓我們一窺推動這一發(fā)展的背后力量,其中包括谷歌、英偉達、高通、Rambus、三星、恩智浦、美光、IBM、GlobalFoundries、UltraSoC 和西門子

SiFive 聯(lián)合創(chuàng)始人兼首席架構師及 RISC-V 基金會主席 Krste Asanovic 說:這項技術的一大關鍵市場是很多公司的存儲控制器。他描述說這是與內存的集成,加上插在服務器后面的 PCIe 從屬設備,可以提供性能非常高的閃存存儲。

另一個活躍領域是人工智能/機器學習的向量擴展。Asanovic 一直在 RISC-V 基金會領導這方面的工作,而且 SiFive 也正在開發(fā)支持 AI 機器學習的向量的內核。

他說:“很多公司都對這個領域有興趣?,F(xiàn)在有很多用于 AI 核心部分的硬連線的(hard-wired)專用加速器,但硬連線模塊的問題在于這一領域內的算法變化非???。這是一個非?;钴S的領域。人們想要非常高效又可編程的東西,所以我們看到的用例類型既有硬連線的模塊,也有增加一些補充性的東西來處理硬連線模塊無法處理的部分的工作,還有試圖完全使用向量來做的。希望我們正在研發(fā)的先進向量擴展能夠非常接近專用功能單元,同時又能有適用于這一領域大量不同算法的靈活性?!?/p>

Asanovic 認為 AI 機器學習是 RISC-V 的一個重要注入點,尤其是因為這一領域目前還沒有提供軟內核(soft core)的公司。“我們定義的向量擴展比其它 ISA 更加先進。這是導致人們進入 RISC-V 領域的一個原因?!?/p>

圖 1:SiFive 的 HiFive1 開發(fā)套件,來自 SiFive

第三個活躍的領域涉及到 minion 內核(即管理內核)。他解釋說:“現(xiàn)在大多數(shù) SoC 都需要一個 64 位的地址空間,因為它們有非常大的帶有 DRAM 的內存,而且客戶們也正在尋找能在大型 SoC 上‘干家務活’的嵌入式控制器。在大型 SoC 上通常有數(shù)十個這種內核,但它們需要有一個 64 位的地址空間,而且需要緊湊?,F(xiàn)在這一領域確實還沒有任何東西,所以 64 位嵌入式空間是 SiFive 重點關注的地方之一。在這一領域,英偉達已經公開宣布他們正在設計他們自己的內核,但那是他們的用例,他們也正在為這些微控制器而轉向使用 RISC-V?!?/p>

Cadence 的 Digital & Signoff 組的產品管理總監(jiān) Dave Pursley 對 RISC-V 架構的擴散有相似的看法。他說:“這個領域各個地方都表現(xiàn)出了這種現(xiàn)象,到處都是,也就是整個市場。很多小型公司已經在談論 RISC-V 了,但一些大公司對此也有準備。所以解決方案不止一種,而且它們都各有優(yōu)劣?!?/p>

ANSYS 公司半導體事業(yè)部首席軟件開發(fā)者 Allen Baker 說,RISC-V 規(guī)范的開放性促進了大量開放式處理器設計的發(fā)展。這些處理器有很廣泛的應用范圍,從適用于重型 Linux 服務器的 Berkeley Out-Of-Order Machine(BOOM)CPU 到具有 32 位 PicoRV32 的微型嵌入式微控制器。

Baker 說:一些實現(xiàn)已經成功流片,并且工作狀態(tài)良好。從 EDA 開發(fā)者的角度看,開放式 RISC-V 設計為現(xiàn)代設計的構建方式提供了很有價值的見解,并且可用作工具測試的靈活測試案例。我們已經觀察到了一個趨勢:使用高級參數(shù)(比如內核數(shù)量、緩存大?。﹣韺崿F(xiàn)對設計的輕松配置并使用定制 RTL 模塊來擴展它們。這與由GNU 工具鏈生成的,幾乎能提供無窮無盡的活動向量的RISC-V 軟件結合起來,可以使設計分析和優(yōu)化更容易獲得,也更加的便宜。

實現(xiàn)的應用也各有不同,Cadence 的 Pursley 說:“有些人只是想以一種簡單直接的方式使用指令集架構,而且你可以使用來自很多來源的 IP 來做到這一點,其中包括開源。這些正在向前推進的公司真的很喜歡它的可擴展性和可定制性。你可以去除一些代碼,也可以加入一些代碼。在這方面進行推進的往往是一些小公司,它們正在尋找一種為機器學習等應用得到定制指令集的快速簡單方法。他們想做的基本上就是盡可能地剝離掉一切,與此同時又在激活函數(shù)等部分內增加一些東西,或者也許會根據(jù)最終應用加入加密函數(shù)、張量操作(數(shù)組和數(shù)據(jù)空間操作)等。這些都是他們希望加入的東西,取決于確切的應用。這也是 RISC-V 架構的一大優(yōu)勢。它允許你去掉和加入東西,同時仍然能使用已有的 RISC-V 工具鏈?!?/p>

Asanovic 指出在設計用于實現(xiàn) RISC-V 的工具上并沒有任何特定的需求。“有一大優(yōu)勢是我們可以用Chisel生成Verilog,并且我們知道Verilog有很多工具都可以應用)我們沒有你必須理解這些 Verilog 的含義這種惱火問題(我們不用為生成Verilog難以理解而頭疼)。我們生成的 Verilog非常清楚簡明,可以與供應商工具良好地協(xié)同工作,所以,比如說我們不依賴花哨的 Verilog 新功能在這些工具中是正確的(Chisel生成的Verilog非常清楚簡明,與EDA工具兼容性很好)。這是我們發(fā)現(xiàn)處理器生成器生成 Verilog 的一大好處。實際上,我們在后端和仿真流程中也都發(fā)現(xiàn)了這一點,客戶對生成非常簡明的Verilog的速度特別驚訝。它基本上可以像其它任何軟內核一樣使用,這是很好的。”

創(chuàng)新許可

UltraSoC 公司 CEO Rupert Baines 說 RISC-V 有一個吸引人的地方:公司可以根據(jù)自己的特定需求優(yōu)化內核設計?!皩嶋H上,每個想要架構許可的人都有許可?!?/p>

盡管有一些商業(yè)內核供應商在關注低功耗,但也有一些 SoC 公司在為自己的特定應用進行非常緊密地優(yōu)化。比如說,Codasip 去年就演示了優(yōu)化指令可以顯著降低功耗,這是 SoC 公司降低功耗的非常明顯的途徑。

Tensilica 等一些公司一直在為 DSP 這么做。Baines 說,區(qū)別在于 RISC-V是一個基于行業(yè)標準的 ISA 和生態(tài)系統(tǒng),而不是專門定制的架構設計。

EDA 供應商和大型芯片公司已經這么做了很多年:降低功耗的最好方法是在架構層面。實際上,功耗需要在設計過程中預先考慮,這樣在調整設計時會更容易。

西門子旗下 Mentor 的設計驗證技術部市場總監(jiān) Neil Hand 說:“RISC-V 吸引人的地方在于設計者可以修改指令集,可以修改實現(xiàn)方式,可以和不同的供應商合作。但在做這些事情時,設計者必須確保那是可行的。要確保這些東西真的有用,所以我們在 RISC-V 上的很大一部分關注重點都是檢驗和驗證?!?/p>

幾年以來,Mentor 和其它 EDA 提供商的團隊都已經與 RISC-V 供應商建立了新的關系或增強了已有的關系。Hand 說:“當你想要為一項 RISC-V 設計進行低功耗優(yōu)化時,這實際上就是最大的那個難題;實際上任何設計都是這樣,甚至高性能優(yōu)化也是如此。你必須確保這些東西仍然有效,這可不容易。”

RISC-V 設計和驗證流程與其它流程(比如基于 ARM 的流程)可能會有怎樣的差異?這是個顯而易見的問題。其中最大的難題是知道需要檢查什么以及理解如何評估設計。Hand 說:“如果你需要一個 ARM 設計,你可以選一個現(xiàn)成的 ARM 設計,你可以肯定自己不必擔心黑箱中是怎樣的。如果你需要一個標準的 RISC-V IP,如果你選擇了一家優(yōu)良的 IP 供應商,你也不必擔心黑箱中是怎樣的。RISC-V 的不同之處是你可以讓有許可證的 IP 供應商修改黑箱中的內容,從而增加或修改某些東西。然后你就確實必須了解黑箱中是怎樣的了。你必須驗證它,而且你有各種真正有趣的技術可以用。其中大多數(shù)都直接建立在已經得到良好證明的驗證標準上,需要有專業(yè)知識并且需要知道這究竟是在做什么。任何有驗證難題的地方都存在機會,RISC-V 的有趣之處在于改變一種處理器設計存在大量風險。然后問題就變成了:如何解決這個風險?在低功耗方面,你可以修改一些東西,在你的設計中得到一個數(shù)量級乃至更多的性能提升,這是很有吸引力的。”

比如說,他記得 MicrosemiDAC 2017 上展示了其工程開發(fā)團隊為一項 IoT 設計而對一款音頻處理器進行了一些微小的修改?!斑@為它們帶來了 63 倍的性能提升,這實際上意味著他們可以用更老的工藝,實現(xiàn)更低功耗,從而獲得巨大的功耗優(yōu)勢。一旦他們這么做了,就必須驗證其指令集是否還是一樣,結果是否有效,能否在軟件上運行。

關于RISC-V的介紹和未來的發(fā)展

圖 2:Microsemi 的帶有 RISC-V 內核的 IGLOO2 FPGA 架構,來自 Microsemi

盡管如此,Hand 還是堅稱這個架構還處于比較早期的階段?!拔覀冊?RISC-V 的驗證上已經完成的所有工作要么是通過 IP 合作伙伴完成的,要么就是直接通過標準方法和標準環(huán)境完成的。但真正吸引人的是:我們可以怎么實現(xiàn)一站式方案?當 Mentor 像西門子一樣加入 RISC-V 基金會時,其很大一部分工作是理解我們怎么向這個生態(tài)系統(tǒng)增添價值。我們希望達到這樣一個目標:一旦合規(guī)性得到了良好的定義,我們就可以開始提供現(xiàn)成的驗證環(huán)境。只要你能做到這一點,只要你能去除定制這些內核的風險——你要通過驗證來去除這些風險,那你就會看到更多采用這項技術的設計?!?/p>

想要真正實現(xiàn)這些預期設計的創(chuàng)業(yè)公司需要解決這些挑戰(zhàn)。

Hand 說:“我從實現(xiàn)和驗證兩個方面都談了這個問題。這正在催生一種新型的創(chuàng)業(yè)公司,而且這讓公司能做一些相當創(chuàng)新的事情。你可以使用開源內核碼或低成本的提供商來開發(fā)一款 IoT 設備?,F(xiàn)在,如果有人需要找一家 EDA 供應商,而我們說:‘那沒什么問題?,F(xiàn)在你需要向我們支付 300 萬美元軟件費?!麄儠f:‘這太貴了?!渲幸恍〔糠仲M用是為工具的license支付的,因而我們可以嘗試將一種新的產品推向市場,這種產品具備授權成本很低的特點,不需要支付昂貴的license費用,能夠修改內核意味著現(xiàn)在你可以做一些真正酷的東西,即使使用的是傳統(tǒng)的節(jié)點,這顯然比使用前沿節(jié)點便宜許多。它的風險更低而且現(xiàn)在你也可以看到我們 EDA 公司也開始同樣創(chuàng)新——我們讓人們獲取他們需要的工具,從而真正將這些產品推向市場。”

結論

盡管從當前市場中已有的情況看 RISC-V應用場景比較單一,但這個架構也在開辟一些新的市場選擇,這些選擇要么仍舊不成熟,要么才剛剛開始得到關注。這種設計的靈活性能增加這些領域的創(chuàng)新能力。但也可能增加不確定性和新的難題,因為這種架構的不同實現(xiàn)之間可能差異很大,為一個版本開發(fā)的 IP 在另一個版本上可能效果就會不一樣。

盡管如此,RISC-V 已經站穩(wěn)了足夠的根基,現(xiàn)在有知名的公司在支持它成為系統(tǒng)內部的又一選擇。盡管取代其它公司或處理器設計看起來還不太可能,但看起來它本身有很強的發(fā)展勢頭和增長空間,可以與其它供應商的處理器內核一同發(fā)展。但要真正發(fā)揮它的潛力,可能還需要在設計工具上實現(xiàn)新型的授權模式。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 半導體
    +關注

    關注

    336

    文章

    29631

    瀏覽量

    253729
  • 低功耗
    +關注

    關注

    12

    文章

    2951

    瀏覽量

    106037
  • RISC
    +關注

    關注

    6

    文章

    483

    瀏覽量

    85802
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    大灣區(qū)RISC-V生態(tài)全景展示:RISC-V生態(tài)發(fā)展論壇、開發(fā)者Workshop和生態(tài)應用專區(qū)

    繼7月份上海的RISC-V中國峰會之后,中國RISC-V生態(tài)和產業(yè)發(fā)展最新動態(tài)將在10月份深圳的灣芯展上全景展示。 ? RISC-V,這個以開放、簡約、模塊化重塑處理器架構格局的開源指
    的頭像 發(fā)表于 10-13 09:18 ?202次閱讀
    大灣區(qū)<b class='flag-5'>RISC-V</b>生態(tài)全景展示:<b class='flag-5'>RISC-V</b>生態(tài)<b class='flag-5'>發(fā)展</b>論壇、開發(fā)者Workshop和生態(tài)應用專區(qū)

    普華基礎軟件亮相2025 RISC-V中國峰會

    EasyXMen與RISC-V的最新合作成果?,F(xiàn)場,普華基礎軟件展示了開源小滿EasyXMen,與眾多芯片企業(yè)、RISC-V研究機構及開源社區(qū)代表等,圍繞RISC-V生態(tài)的前沿技術進展與產業(yè)
    的頭像 發(fā)表于 07-28 16:51 ?726次閱讀
    普華基礎軟件亮相2025 <b class='flag-5'>RISC-V</b>中國峰會

    RISC-V 手冊

    以下是關于RISC-V的詳細介紹,結合其核心技術特點與當前發(fā)展現(xiàn)狀:核心概念RISC-V(第五代精簡指令集)是一種基于精簡指令集(
    發(fā)表于 07-28 16:27 ?9次下載

    RISC-V 發(fā)展現(xiàn)狀及未來發(fā)展重點

    ,RISC-V 國際基金會首席架構師、SiFive 首席架構師、加州伯克利分校研究生院名譽教授 Krste Asanovic分享了當前 RISC-V發(fā)展現(xiàn)狀和未來的重點方向。 ?
    發(fā)表于 07-17 12:20 ?4959次閱讀
    <b class='flag-5'>RISC-V</b> <b class='flag-5'>發(fā)展</b>現(xiàn)狀及<b class='flag-5'>未來</b><b class='flag-5'>發(fā)展</b>重點

    2024年risc-v發(fā)展總結

    新的一年已經來臨,請問有人能將risc-v在2024年的發(fā)展做一個比較全面的總結?
    發(fā)表于 02-01 18:27

    關于RISC-V芯片的應用學習總結

    性、模塊化、低功耗、高性能以及可擴展性等優(yōu)勢,在多個領域展現(xiàn)出廣泛的應用潛力和市場競爭力。隨著技術的不斷發(fā)展和生態(tài)系統(tǒng)的日益完善,RISC-V芯片有望在更多領域發(fā)揮重要作用。
    發(fā)表于 01-29 08:38

    中國開放指令生態(tài)聯(lián)盟攜手雄安新區(qū)推動RISC-V產業(yè)發(fā)展

    此前,2025年1月7日下午,一場聚焦RISC-V指令集架構未來發(fā)展的高端交流會議在雄安新區(qū)成功舉辦。本次交流由中國開放指令生態(tài)(RISC-V)聯(lián)盟產業(yè)孵化組的多位核心成員與雄安新區(qū)的
    的頭像 發(fā)表于 01-24 11:22 ?1278次閱讀

    RISC-V MCU技術

    發(fā)展得可快了,好多公司和機構都加入了RISC-V International,還推出了不少RISC-V處理器、開發(fā)板還有軟件工具啥的。 它為啥這么厲害呢?我跟你講講哈。 首先它是開源的,不要錢的,隨便
    發(fā)表于 01-19 11:50

    risc-v發(fā)展的周期是多久?

    risc-v已經發(fā)展有一段時間了,請問每次大的更新?lián)Q代大概間隔多長時間呢?
    發(fā)表于 12-29 18:39

    risc-v芯片在電機領域的應用展望

    電機芯片以較低制程的成本實現(xiàn)高性能的控制,從而滿足電機控制對高精度、高穩(wěn)定性和高可靠性的要求。 展望未來RISC-V芯片在電機領域的應用將更加廣泛。隨著電動汽車、智能家居和工業(yè)自動化等領域的快速發(fā)展
    發(fā)表于 12-28 17:20

    賽昉科技將亮相RISC-V產業(yè)發(fā)展大會,帶來應用、軟件、人才三大核心主題分享

    為積極響應全球RISC-V技術發(fā)展趨勢,加速構建并完善RISC-V產業(yè)生態(tài)體系,進一步推動RISC-V產業(yè)在標準引領下的健康、可持續(xù)發(fā)展。由
    的頭像 發(fā)表于 12-24 11:10 ?1167次閱讀
    賽昉科技將亮相<b class='flag-5'>RISC-V</b>產業(yè)<b class='flag-5'>發(fā)展</b>大會,帶來應用、軟件、人才三大核心主題分享

    關于RISC-V學習路線圖推薦

    一個號的RISC-V學習路線圖可以幫助學習者系統(tǒng)地掌握RISC-V架構的相關知識。比如以下是一個較好的RISC-V學習路線圖: 一、基礎知識準備 計算機體系結構基礎 : 了解計算機的基本組成、指令集
    發(fā)表于 11-30 15:21

    RISC-V能否復制Linux 的成功?》

    設計的開放標準。正如Swift所指出的那樣,RISC-V不同于過去指令集之間的派別之爭,而是表示創(chuàng)新能力和選擇自由。隨著RISC-V的迅速發(fā)展,圍繞RISC-V處理器設計的基礎設施和軟
    發(fā)表于 11-26 20:20

    直播預約 | RISC-V大使談RISC-V軟硬件生態(tài)最新進展和未來趨勢張國斌

    目前,開源指令架構集RISC-V正以前所未有的速度高速發(fā)展,RISC-V以其開放、模塊化和可擴展的核心特性,極大地降低了開發(fā)者參與創(chuàng)新的技術門檻,為整個半導體產業(yè)帶來了前所未有的機遇。全球已經有70
    的頭像 發(fā)表于 11-12 01:08 ?794次閱讀
    直播預約 | <b class='flag-5'>RISC-V</b>大使談<b class='flag-5'>RISC-V</b>軟硬件生態(tài)最新進展和<b class='flag-5'>未來</b>趨勢張國斌

    RISC-V,即將進入應用的爆發(fā)期

    自己增加指令和自己的功能。RISC-V架構可以用于數(shù)據(jù)中心、車用、移動設備等任何AI需求產品。 展望RISC-V前景,此前硅谷芯片傳奇Jim Keller曾指出,“RISC-V的潛力是無限的。例如,
    發(fā)表于 10-31 16:06