chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速PCB設(shè)計(jì)中傳輸線你都有了解嗎

PCB線路板打樣 ? 來(lái)源:網(wǎng)絡(luò)整理 ? 作者:網(wǎng)絡(luò)整理 ? 2019-12-17 17:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

學(xué)習(xí)高速PCB設(shè)計(jì),首先要知道什么是傳輸線。信號(hào)會(huì)產(chǎn)生反射,就是因?yàn)?a target="_blank">PCB上的走線具有一定的阻抗,線上阻抗與輸出端的阻抗不匹配,就會(huì)導(dǎo)致信號(hào)反射。信號(hào)在PCB中傳輸會(huì)有延時(shí),如果時(shí)序沒(méi)有匹配,系統(tǒng)就會(huì)罷工。這些都是因?yàn)閭鬏斁€產(chǎn)生的問(wèn)題。

什么是傳輸線?

傳輸線的定義是有信號(hào)回流的信號(hào)線(由兩條一定長(zhǎng)度導(dǎo)線組成,一條是信號(hào)傳播路徑,另一條是信號(hào)返回路徑。),最常見(jiàn)的傳輸線也就是我們PCB板上的走線。

1. 分析傳輸線,一定要聯(lián)系返回路徑,單根的導(dǎo)體并不能成為傳輸線;2. 和電阻,電容,電感一樣,傳輸線也是一種理想的電路元件,但是其特性卻大不相同,用于仿真效果較好,但電路概念卻比較復(fù)雜;3. 傳輸線有兩個(gè)非常重要的特征:特性阻抗和時(shí)延。

高速PCB設(shè)計(jì)中傳輸線的概念及結(jié)構(gòu)分析

傳輸線阻抗

先來(lái)澄清幾個(gè)概念,我們經(jīng)常會(huì)看到阻抗、特性阻抗、瞬時(shí)阻抗,嚴(yán)格來(lái)講,他們是有區(qū)別的,但是萬(wàn)變不離其宗,它們?nèi)匀皇亲杩沟幕径x:

將傳輸線始端的輸入阻抗簡(jiǎn)稱(chēng)為阻抗;

將信號(hào)隨時(shí)遇到的及時(shí)阻抗稱(chēng)為瞬時(shí)阻抗;

如果傳輸線具有恒定不變的瞬時(shí)阻抗,就稱(chēng)之為傳輸線的特性阻抗。

特性阻抗描述了信號(hào)沿傳輸線傳播時(shí)所受到的瞬態(tài)阻抗,這是影響傳輸線電路中信號(hào)完整性的一個(gè)主要因素。

如果沒(méi)有特殊說(shuō)明,一般用特性阻抗來(lái)統(tǒng)稱(chēng)傳輸線阻抗。

傳輸時(shí)延

Time delay又叫時(shí)延(TD),通常是指電磁信號(hào)或者光信號(hào)通過(guò)整個(gè)傳輸介質(zhì)所用的時(shí)間。在傳輸線上的時(shí)延就是指信號(hào)通過(guò)整個(gè)傳輸線所用的時(shí)間。

Propagation delay又叫傳播延遲(PD),通常是指電磁信號(hào)或者光信號(hào)在單位長(zhǎng)度的傳輸介質(zhì)中傳輸?shù)臅r(shí)間延遲,與“傳播速度”成反比例(倒數(shù))關(guān)系,單位為“Ps/inch”或“s/m”。

從定義中可以看出時(shí)延=傳播延遲*傳輸長(zhǎng)度(L)。

PCB的傳輸線結(jié)構(gòu)

典型PCB中所見(jiàn)到的傳輸線結(jié)構(gòu)是由嵌入或臨近電介質(zhì)或絕緣材料,并且具有一個(gè)或多個(gè)參考平面的導(dǎo)線構(gòu)成。典型PCB中的金屬是銅,而電介質(zhì)是一種叫FR4的玻璃纖維。數(shù)字設(shè)計(jì)中最常見(jiàn)的兩種傳輸線類(lèi)型是微帶線和帶狀線。

微帶線通常指PCB外層的走線,并且只有一個(gè)參考平面。微帶線有兩種類(lèi)型:埋式或非埋式。埋式(有時(shí)又稱(chēng)作潛入式)微帶線就是將一根傳輸線簡(jiǎn)單地嵌入電介質(zhì)中,但其依然只有一個(gè)參考平面。帶狀線是指介于兩個(gè)參考平面之間的內(nèi)層走線。

下圖所示為PCB上不同元件之間的內(nèi)層走線(帶狀線)和外層走線(微帶線)。標(biāo)識(shí)處的剖面圖顯示了傳輸線與地/電源層的相對(duì)關(guān)系。

高速PCB設(shè)計(jì)中傳輸線你都有了解嗎

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4381

    文章

    23637

    瀏覽量

    417508
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    44260
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    信號(hào)在傳輸線路上的傳播機(jī)制

    在第二期的特性阻抗講解,我們提到了傳輸線路。雖然將傳輸線比作水路,但它究竟是通過(guò)什么原理傳輸信號(hào)和電力的呢?
    的頭像 發(fā)表于 10-09 13:49 ?1078次閱讀
    信號(hào)在<b class='flag-5'>傳輸線</b>路上的傳播機(jī)制

    PCB“蝕刻因子”是啥,聽(tīng)說(shuō)它很影響走加工的阻抗?

    蝕刻因子是啥玩意咱們先不說(shuō),要不先簡(jiǎn)單問(wèn)大家一個(gè)問(wèn)題:傳輸線PCB設(shè)計(jì)時(shí)側(cè)面看是矩形的,你們猜猜PCB板廠加工完之后會(huì)變成什么形狀呢?
    的頭像 發(fā)表于 09-19 11:52 ?233次閱讀
    <b class='flag-5'>PCB</b>“蝕刻因子”是啥,聽(tīng)說(shuō)它很影響走<b class='flag-5'>線</b>加工的阻抗?

    如何用TDR阻抗測(cè)量?jī)x快速定位PCB傳輸線故障?

    TDR阻抗測(cè)量?jī)x是一款基于時(shí)域反射原理(TDR)設(shè)計(jì)的高帶寬特性阻抗測(cè)試分析專(zhuān)用儀器,它非常適用于快速定位PCB傳輸線故障。以下是使用TDR阻抗測(cè)量?jī)x進(jìn)行故障定位的步驟和一些關(guān)鍵點(diǎn): 設(shè)備準(zhǔn)備
    的頭像 發(fā)表于 08-20 10:52 ?478次閱讀
    如何用TDR阻抗測(cè)量?jī)x快速定位<b class='flag-5'>PCB</b><b class='flag-5'>傳輸線</b>故障?

    知識(shí)分享-傳輸線的返回電流(信號(hào)完整性揭秘)

    不清楚傳輸線的末端是什么情況,那么是否會(huì)有電流回流呢?在圖3-4,給一段傳輸線加載一個(gè)脈沖信號(hào),傳輸線非常長(zhǎng),而且末端開(kāi)路,我們測(cè)量加載信號(hào)之后,一小段時(shí)間內(nèi)信號(hào)路
    的頭像 發(fā)表于 05-27 17:36 ?513次閱讀
    知識(shí)分享-<b class='flag-5'>傳輸線</b>的返回電流(信號(hào)完整性揭秘)

    傳輸線高頻參數(shù)之Crosstalk

    是由于電信號(hào)在通過(guò)傳輸線時(shí),產(chǎn)生的電場(chǎng)穿過(guò)了相鄰的傳輸線,而導(dǎo)致相鄰的傳輸線上也產(chǎn)生了電信號(hào),如上圖所示,用網(wǎng)分測(cè)試的時(shí)候,差分S參數(shù)Sdd31表示近端串?dāng)_,Sd
    的頭像 發(fā)表于 05-22 07:33 ?716次閱讀
    <b class='flag-5'>傳輸線</b>高頻參數(shù)之Crosstalk

    高頻PCB設(shè)計(jì)中出現(xiàn)的干擾分析及對(duì)策

    隨著頻率的提高,將出現(xiàn)與低頻PCB設(shè)計(jì)所不同的諸多干擾,歸納起來(lái),主要有電源噪聲、傳輸線干擾、耦合、電磁干擾(EM)四個(gè)方面。通過(guò)分析高頻PCB的各種干擾問(wèn)題,結(jié)合工作實(shí)踐,提出了有
    發(fā)表于 04-29 17:39

    PCB制板廠加工問(wèn)題很大啊,高速PCB傳輸線阻抗一直往上跑

    后上升到110歐姆甚至120歐姆嚇怕了哦! 問(wèn)題:?jiǎn)栂麓蠹夜?,到?b class='flag-5'>傳輸線TDR阻抗的上漂量跟PCB的哪些因素有關(guān)系呢?
    發(fā)表于 04-07 17:27

    一文告訴為什么不要隨便在高速旁邊鋪銅!

    /下降時(shí)間)被減緩,可能導(dǎo)致時(shí)序錯(cuò)亂。 信號(hào)帶寬受限,影響高速數(shù)據(jù)傳輸(如PCIe、DDR等)。 本質(zhì)在于:原本是“帶狀”,或者“微帶”,但是
    發(fā)表于 04-07 10:52

    PCB Layout的三種走策略

    布線(Layout)是PCB設(shè)計(jì)工程師最基本的工作技能之一。走的好壞將直接影響到整個(gè)系統(tǒng)的性能,大多數(shù)高速的設(shè)計(jì)理論也要最終經(jīng)過(guò)Layout得以實(shí)現(xiàn)并驗(yàn)證,由此可見(jiàn),布線在高速
    發(fā)表于 03-13 11:35

    傳輸線特征阻抗是設(shè)計(jì)中最重要的因素

    ,如果把PCB的信號(hào)連線拓寬,那么傳輸線單位長(zhǎng)度上的電容值就會(huì)增大,而傳輸線的特征阻抗就可以降低。 經(jīng)??梢月?tīng)到有關(guān)傳輸線特征阻抗的一
    發(fā)表于 01-21 07:11

    深度解析:PCB高速信號(hào)傳輸的阻抗匹配與信號(hào)完整性

    GHz的信號(hào),例如時(shí)鐘信號(hào)。在實(shí)際應(yīng)用,時(shí)鐘信號(hào)并非理想的方波,而是具有上升和下降時(shí)間的梯形波。這些高頻信號(hào)在傳輸過(guò)程中容易出現(xiàn)失真,影響系統(tǒng)的整體性能。因此,保證信號(hào)完整性在高速PCB設(shè)
    的頭像 發(fā)表于 12-30 09:41 ?949次閱讀

    PCB設(shè)計(jì)的Stub天線對(duì)信號(hào)傳輸的影響

    PCB設(shè)計(jì),Stub(也稱(chēng)為短樁或殘樁)對(duì)信號(hào)傳輸有以下幾個(gè)主要影響:1.容性效應(yīng)導(dǎo)致的阻抗偏低:Stub會(huì)導(dǎo)致容性效應(yīng),使得阻抗偏
    的頭像 發(fā)表于 12-24 17:21 ?1700次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>中</b>的Stub天線對(duì)信號(hào)<b class='flag-5'>傳輸</b>的影響

    高速PCB設(shè)計(jì)EMI防控手冊(cè):九大關(guān)鍵步驟詳解

    的關(guān)注。據(jù)統(tǒng)計(jì),幾乎60%的EMI問(wèn)題都可以通過(guò)優(yōu)化高速PCB設(shè)計(jì)來(lái)解決。本文將詳細(xì)介紹高速PCB設(shè)計(jì)解決EMI問(wèn)題的九大規(guī)則,幫助工程師們?cè)谠O(shè)計(jì)中有效減少EMI的產(chǎn)生。
    的頭像 發(fā)表于 12-24 10:08 ?745次閱讀

    PCB設(shè)計(jì)的Stub對(duì)信號(hào)傳輸的影響

    PCB設(shè)計(jì)應(yīng)盡量減少Stub的存在,或者在無(wú)法完全避免Stub的情況下,通過(guò)優(yōu)化Stub的長(zhǎng)度和幾何形狀來(lái)降低它們對(duì)信號(hào)的影響。
    的頭像 發(fā)表于 12-20 18:28 ?215次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>中</b>的Stub對(duì)信號(hào)<b class='flag-5'>傳輸</b>的影響

    高速PCB設(shè)計(jì)指南

    如今,可以認(rèn)為大多數(shù)PCB存在某種類(lèi)型的信號(hào)完整性問(wèn)題的風(fēng)險(xiǎn),這種問(wèn)題通常與高速數(shù)字設(shè)計(jì)相關(guān)。高速PCB設(shè)計(jì)和布局專(zhuān)注于創(chuàng)建不易受信號(hào)完整性、電源完整性和EMI/EMC問(wèn)題影響的電路板
    的頭像 發(fā)表于 10-18 14:06 ?2237次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>指南