chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB抗干擾的設(shè)計(jì)有什么原則

PCB線路板打樣 ? 來(lái)源:pcb世家 ? 2019-10-30 17:25 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電源線布置:

1、根據(jù)電流大小,盡量調(diào)寬導(dǎo)線布線。

2、電源線、地線的走向應(yīng)與資料的傳遞方向一致。

3、在印制板的電源輸入端應(yīng)接上10~100μF的去耦電容。

二 地線布置:

1、數(shù)字地與模擬地分開(kāi)。

2、接地線應(yīng)盡量加粗,致少能通過(guò)3倍于印制板上的允許電流,一般應(yīng)達(dá)2~3mm。

3、接地線應(yīng)盡量構(gòu)成死循環(huán)回路,這樣可以減少地線電位差。

三 去耦電容配置:

1、印制板電源輸入端跨接10~100μF的電解電容,若能大于100μF則更好。

2、每個(gè)集成芯片的Vcc和GND之間跨接一個(gè)0.01~0.1μF的陶瓷電容。如空間不允許,可為每4~10個(gè)芯片配置一個(gè)1~10μF的鉭電容

3、對(duì)抗噪能力弱,關(guān)斷電流變化大的器件,以及ROM、RAM,應(yīng)在Vcc和GND間接去耦電容。

4、在單片機(jī)復(fù)位端“RESET”上配以0.01μF的去耦電容。

5、去耦電容的引線不能太長(zhǎng),尤其是高頻旁路電容不能帶引線。

四 器件配置:

1、時(shí)鐘發(fā)生器、晶振和CPU時(shí)鐘輸入端應(yīng)盡量靠近且遠(yuǎn)離其它低頻器件。

2、小電流電路和大電流電路盡量遠(yuǎn)離邏輯電路。

3、印制板在機(jī)箱中的位置和方向,應(yīng)保證發(fā)熱量大的器件處在上方。

五 功率線、交流線和信號(hào)線分開(kāi)走線

功率線、交流線盡量布置在和信號(hào)線不同的板上,否則應(yīng)和信號(hào)線分開(kāi)走線。

六 其它原則:

1、總線加10K左右的上拉電阻,有利于抗干擾。

2、布線時(shí)各條地址線盡量一樣長(zhǎng)短,且盡量短。

3、PCB板兩面的線盡量垂直布置,防相互干擾。

4、去耦電容的大小一般取C=1/F,F(xiàn)為數(shù)據(jù)傳送頻率。

5、不用的管腳通過(guò)上拉電阻(10K左右)接Vcc,或與使用的管腳并接。

6、發(fā)熱的元器件(如大功率電阻等)應(yīng)避開(kāi)易受溫度影響的器件(如電解電容等)。

7、采用全譯碼比線譯碼具有較強(qiáng)的抗干擾性。

為扼制大功率器件對(duì)微控制器部分?jǐn)?shù)字元元電路的干擾及數(shù)字電路對(duì)模擬電路的干擾,數(shù)字地`模擬地在接向公共接地點(diǎn)時(shí),要用高頻扼流環(huán)。這是一種圓柱形鐵氧體磁性材料,軸向上有幾個(gè)孔,用較粗的銅線從孔中穿過(guò),繞上一兩圈,這種器件對(duì)低頻信號(hào)可以看成阻抗為零,對(duì)高頻信號(hào)干擾可以看成一個(gè)電感。。(由于電感的直流電阻較大,不能用電感作為高頻扼流圈)。

當(dāng)印刷電路板以外的信號(hào)線相連時(shí),通常采用屏蔽電纜。對(duì)于高頻信號(hào)和數(shù)字信號(hào),屏蔽電纜的兩端都接地,低頻模擬信號(hào)用的屏蔽電纜,一端接地為好。

對(duì)噪聲和干擾非常敏感的電路或高頻噪聲特別嚴(yán)重的電路,應(yīng)該用金屬罩屏蔽起來(lái)。鐵磁屏蔽對(duì)500KHz的高頻噪聲效果并不明顯,薄銅皮屏蔽效果要好些。使用鏍絲釘固定屏蔽罩時(shí),要注意不同材料接觸時(shí)引起的電位差造成的腐蝕

七用好去耦電容

集成電路電源和地之間的去耦電容有兩個(gè)作用:一方面是本集成電路的蓄能電容,另一方面旁路掉該器件的高頻噪聲。數(shù)字電路中典型的去耦電容值是0.1μF。這個(gè)電容的分布電感的典型值是5μH。0.1μF的去耦電容有5μH的分布電感,它的并行共振頻率大約在7MHz左右,也就是說(shuō),對(duì)于10MHz以下的噪聲有較好的去耦效果,對(duì)40MHz以上的噪聲幾乎不起作用。

1μF、10μF的電容,并行共振頻率在20MHz以上,去除高頻噪聲的效果要好一些。

每10片左右集成電路要加一片充放電電容,或1個(gè)蓄能電容,可選10μF左右。最好不用電解電容,電解電容是兩層薄膜卷起來(lái)的,這種卷起來(lái)的結(jié)構(gòu)在高頻時(shí)表現(xiàn)為電感。要使用鉭電容或聚碳酸酯電容。

去耦電容的選用并不嚴(yán)格,可按C=1/F,即10MHz取0.1μF,100MHz取0.01μF。

在焊接時(shí)去耦電容的引腳要盡量短,長(zhǎng)的引腳會(huì)使去耦電容本身發(fā)生自共振。例如1000pF的瓷片電容引腳長(zhǎng)度為6.3mm時(shí)自共振的頻率約35MHz,引腳長(zhǎng)12.6mm時(shí)為32MHz。

八降低噪聲和電磁干擾的經(jīng)驗(yàn)

印刷電路板的抗干擾設(shè)計(jì)原則

1.可用串個(gè)電阻的辦法,降低控制電路上下沿跳變速率。

2.盡量讓時(shí)鐘信號(hào)電路周?chē)碾妱?shì)趨近于0,用地線將時(shí)鐘區(qū)圈起來(lái),時(shí)鐘線要盡量短。

3.I/O驅(qū)動(dòng)電路盡量靠近印制板邊。

4.閑置不用的門(mén)電路輸出端不要懸空,閑置不用的運(yùn)放正輸入端要接地,負(fù)輸入端接輸出端。

5.盡量用45°折線而不用90°折線, 布線以減小高頻信號(hào)對(duì)外的發(fā)射與耦合。

6.時(shí)鐘線垂直于I/O線比平行于I/O線干擾小。

6.元件的引腳要盡量短。

8.石英晶振下面和對(duì)噪聲特別敏感的元件下面不要走線。

9.弱信號(hào)電路、低頻電路周?chē)鼐€不要形成電流環(huán)路。

10. 需要時(shí),線路中加鐵氧體高頻扼流圈,分離信號(hào)、噪聲、電源、地。

印制板上的一個(gè)過(guò)孔大約引起0.6pF的電容;一個(gè)集成電路本身的封裝材料引起2pF~10pF的分布電容;一個(gè)線路板上的接插件,有520μH的分布電感;一個(gè)雙列直插的24引腳集成電路插座,引入4μH~18μH的分布電感。

印制電路板設(shè)計(jì)原則和抗干擾措施

印制電路板(PCB)是電子產(chǎn)品中電路元件和器件的支撐件.它提供電路元件和器件之間的電氣連接。隨著電于技術(shù)的飛速發(fā)展,PGB的密度越來(lái)越高。PCB設(shè)計(jì)的好壞對(duì)抗干擾能力影響很大.因此,在進(jìn)行PCB設(shè)計(jì)時(shí).必須遵守PCB設(shè)計(jì)的一般原則,并應(yīng)符合抗干擾設(shè)計(jì)的要求。

PCB設(shè)計(jì)的一般原則

要使電子電路獲得最佳性能,元器件的布且及導(dǎo)線的布設(shè)是很重要的。為了設(shè)計(jì)質(zhì)量好、造價(jià)低的PCB.應(yīng)遵循以下一般原則:

1. 布局

首先,要考慮PCB尺寸大小。PCB尺寸過(guò)大時(shí),印制線條長(zhǎng),阻抗增加,抗噪聲能力下降,成本也增加;過(guò)小,則散熱不好,且鄰近線條易受干擾。在確定PCB尺寸后.再確定特殊元件的位置。最后,根據(jù)電路的功能單元,對(duì)電路的全部元器件進(jìn)行布局。

在確定特殊元件的位置時(shí)要遵守以下原則:

(1)盡可能縮短高頻元器件之間的連線,設(shè)法減少它們的分布參數(shù)和相互間的電磁干擾。易受干擾的元器件不能相互挨得太近,輸入和輸出元件應(yīng)盡量遠(yuǎn)離。

(2)某些元器件或?qū)Ь€之間可能有較高的電位差,應(yīng)加大它們之間的距離,以免放電引出意外短路。帶高電壓的元器件應(yīng)盡量布置在調(diào)試時(shí)手不易觸及的地方。

(3)重量超過(guò)15g的元器件、應(yīng)當(dāng)用支架加以固定,然后焊接。那些又大又重、發(fā)熱量多的元器件,不宜裝在印制板上,而應(yīng)裝在整機(jī)的機(jī)箱底板上,且應(yīng)考慮散熱問(wèn)題。熱敏元件應(yīng)遠(yuǎn)離發(fā)熱元件。

(4)對(duì)于電位器、可調(diào)電感線圈、可變電容器、微動(dòng)開(kāi)關(guān)等可調(diào)元件的布局應(yīng)考慮整機(jī)的結(jié)構(gòu)要求。若是機(jī)內(nèi)調(diào)節(jié),應(yīng)放在印制板上方便于調(diào)節(jié)的地方;若是機(jī)外調(diào)節(jié),其位置要與調(diào)節(jié)旋鈕在機(jī)箱面板上的位置相適應(yīng)。

(5)應(yīng)留出印制扳定位孔及固定支架所占用的位置。

根據(jù)電路的功能單元.對(duì)電路的全部元器件進(jìn)行布局時(shí),要符合以下原則:

(1)按照電路的流程安排各個(gè)功能電路單元的位置,使布局便于信號(hào)流通,并使信號(hào)盡可能保持一致的方向。

(2)以每個(gè)功能電路的核心元件為中心,圍繞它來(lái)進(jìn)行布局。元器件應(yīng)均勻、 整齊、緊湊地排列在PCB上.盡量減少和縮短各元器件之間的引線和連接。

(3)在高頻下工作的電路,要考慮元器件之間的分布參數(shù)。一般電路應(yīng)盡可能使元器件平行排列。這樣,不但美觀.而且裝焊容易.易于批量生產(chǎn)。

(4)位于電路板邊緣的元器件,離電路板邊緣一般不小于2mm。電路板的最佳形狀為矩形。長(zhǎng)寬比為3:2成4:3。電路板面尺寸大于200x150mm時(shí).應(yīng)考慮電路板所受的機(jī)械強(qiáng)度。

2.布線

布線的原則如下:

(1)輸入輸出端用的導(dǎo)線應(yīng)盡量避免相鄰平行。最好加線間地線,以免發(fā)生反饋藕合。

(2)印制攝導(dǎo)線的最小寬度主要由導(dǎo)線與絕緣基扳間的粘附強(qiáng)度和流過(guò)它們的電流值決定。當(dāng)銅箔厚度為 0.05mm、寬度為 1 ~ 15mm 時(shí).通過(guò) 2A的電流,溫度不會(huì)高于3℃,因此.導(dǎo)線寬度為1.5mm可滿(mǎn)足要求。對(duì)于集成電路,尤其是數(shù)字電路,通常選0.02~0.3mm導(dǎo)線寬度。當(dāng)然,只要允許,還是盡可能用寬線.尤其是電源線和地線。導(dǎo)線的最小間距主要由最壞情況下的線間絕緣電阻和擊穿電壓決定。對(duì)于集成電路,尤其是數(shù)字電路,只要工藝允許,可使間距小至5~8mm。

(3)印制導(dǎo)線拐彎處一般取圓弧形,而直角或夾角在高頻電路中會(huì)影響電氣性能。此外,盡量避免使用大面積銅箔,否則.長(zhǎng)時(shí)間受熱時(shí),易發(fā)生銅箔膨脹和脫落現(xiàn)象。必須用大面積銅箔時(shí),最好用柵格狀.這樣有利于排除銅箔與基板間粘合劑受熱產(chǎn)生的揮發(fā)性氣體。

3.焊盤(pán)

焊盤(pán)中心孔要比器件引線直徑稍大一些。焊盤(pán)太大易形成虛焊。焊盤(pán)外徑D一般不小于(d+1.2)mm,其中d為引線孔徑。對(duì)高密度的數(shù)字電路,焊盤(pán)最小直徑可?。╠+1.0)mm。

PCB及電路抗干擾措施

印制電路板的抗干擾設(shè)計(jì)與具體電路有著密切的關(guān)系,這里僅就PCB抗干擾設(shè)計(jì)的幾項(xiàng)常用措施做一些說(shuō)明。

1.電源線設(shè)計(jì)

根據(jù)印制線路板電流的大小,盡量加租電源線寬度,減少環(huán)路電阻。同時(shí)、使電源線、地線的走向和數(shù)據(jù)傳遞的方向一致,這樣有助于增強(qiáng)抗噪聲能力。

2.地線設(shè)計(jì)

地線設(shè)計(jì)的原則是:

(1)數(shù)字地與模擬地分開(kāi)。若線路板上既有邏輯電路又有線性電路,應(yīng)使它們盡量分開(kāi)。低頻電路的地應(yīng)盡量采用單點(diǎn)并聯(lián)接地,實(shí)際布線有困難時(shí)可部分串聯(lián)后再并聯(lián)接地。高頻電路宜采用多點(diǎn)串聯(lián)接地,地線應(yīng)短而租,高頻元件周?chē)M量用柵格狀大面積地箔。

(2)接地線應(yīng)盡量加粗。若接地線用很紉的線條,則接地電位隨電流的變化而變化,使抗噪性能降低。因此應(yīng)將接地線加粗,使它能通過(guò)三倍于印制板上的允許電流。如有可能,接地線應(yīng)在2~3mm以上。

(3)接地線構(gòu)成閉環(huán)路。只由數(shù)字電路組成的印制板,其接地電路布成團(tuán)環(huán)路大多能提高抗噪聲能力。

3.退藕電容配置

PCB設(shè)計(jì)的常規(guī)做法之一是在印制板的各個(gè)關(guān)鍵部位配置適當(dāng)?shù)耐伺弘娙荨?/p>

退藕電容的一般配置原則是:

(1)電源輸入端跨接10 ~100uf的電解電容器。如有可能,接100uF以上的更好。

(2)原則上每個(gè)集成電路芯片都應(yīng)布置一個(gè)0.01pF的瓷片電容,如遇印制板空隙不夠,可每4~8個(gè)芯片布置一個(gè)1 ~ 10pF的但電容。

(3)對(duì)于抗噪能力弱、關(guān)斷時(shí)電源變化大的器件,如 RAM、ROM存儲(chǔ)器件,應(yīng)在芯片的電源線和地線之間直接接入退藕電容。

(4)電容引線不能太長(zhǎng),尤其是高頻旁路電容不能有引線。

此外,還應(yīng)注意以下兩點(diǎn):

(1)在印制板中有接觸器、繼電器、按鈕等元件時(shí).操作它們時(shí)均會(huì)產(chǎn)生較大火花放電,必須采用附圖所示的 RC 電路來(lái)吸收放電電流。一般 R 取 1 ~ 2K,C取2.2 ~ 47UF。

(2)CMOS的輸入阻抗很高,且易受感應(yīng),因此在使用時(shí)對(duì)不用端要接地或接正電源。

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4368

    文章

    23492

    瀏覽量

    409685
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43926
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    干貨|抗干擾天線的性能怎么測(cè)試?

    前幾個(gè)章節(jié)我們介紹了衛(wèi)星導(dǎo)航抗干擾天線的選型、抗干擾天線能不能同時(shí)做RTK差分的內(nèi)容。抗干擾天線選型指南,如何選擇滿(mǎn)足自己需求的抗干擾天線為什么自適應(yīng)調(diào)零
    的頭像 發(fā)表于 05-14 11:23 ?778次閱讀
    干貨|<b class='flag-5'>抗干擾</b>天線的性能怎么測(cè)試?

    如何布線才能降低MDDESD風(fēng)險(xiǎn)?PCB布局的抗干擾設(shè)計(jì)技巧

    降低ESD風(fēng)險(xiǎn)的PCB布線與布局技巧。一、ESD路徑最短優(yōu)先原則ESD是一種高頻、瞬態(tài)干擾,它往往會(huì)選擇阻抗最小的路徑泄放。因此,在布線時(shí),必須確保ESD電流能快
    的頭像 發(fā)表于 04-25 09:43 ?275次閱讀
    如何布線才能降低MDDESD風(fēng)險(xiǎn)?<b class='flag-5'>PCB</b>布局的<b class='flag-5'>抗干擾</b>設(shè)計(jì)技巧

    兩個(gè)EMC抗干擾的經(jīng)典案例

    一前言從輻射角度總結(jié)來(lái)說(shuō),形成天線效應(yīng)的可能有三種情況;從輻射抗干擾角度來(lái)說(shuō),單極子天線和環(huán)形天線需要重點(diǎn)尋找及關(guān)注,定向的找到這些等效天線或許就能解決問(wèn)題。下面以?xún)善咐榻B。二手持抗干擾測(cè)試在手
    的頭像 發(fā)表于 04-22 11:33 ?698次閱讀
    兩個(gè)EMC<b class='flag-5'>抗干擾</b>的經(jīng)典案例

    芯片抗干擾能力概述

    一、抗干擾能力定義 ? ? ? 芯片的抗干擾能力指其在電磁干擾、電源波動(dòng)、信號(hào)噪聲等復(fù)雜環(huán)境中保持穩(wěn)定運(yùn)行的能力,確保數(shù)據(jù)準(zhǔn)確傳輸與功能正常執(zhí)行?。該能力是衡量芯片可靠性的核心指標(biāo),尤其在工業(yè)控制
    的頭像 發(fā)表于 04-12 11:35 ?618次閱讀

    網(wǎng)線怎么抗干擾

    網(wǎng)線抗干擾是確保網(wǎng)絡(luò)信號(hào)穩(wěn)定傳輸?shù)年P(guān)鍵,尤其在電磁環(huán)境復(fù)雜的場(chǎng)景中。以下是提升網(wǎng)線抗干擾能力的具體方法: 一、選擇抗干擾能力強(qiáng)的網(wǎng)線類(lèi)型 屏蔽網(wǎng)線(STP/SFTP) 鋁箔屏蔽(FTP):在每組
    的頭像 發(fā)表于 04-10 09:42 ?1023次閱讀
    網(wǎng)線怎么<b class='flag-5'>抗干擾</b>

    濾波電感在電源抗干擾中的應(yīng)用

    摘要:從磁性材料的角度指出了共模與差模抗干擾濾波器中電感材料的選擇原則。指出必須根據(jù)干擾信號(hào)的類(lèi)型(共模 或差模)選取對(duì)應(yīng)的磁性材料,并按照所需抑制頻段研制該材料的磁性能,使之適合該抑制頻段需要
    發(fā)表于 03-20 16:10

    抗干擾電阻器設(shè)計(jì)原則

    1. 理解干擾源 在設(shè)計(jì)抗干擾電阻器之前,首先要識(shí)別和理解可能影響電路的干擾源。這些干擾源可能包括: 外部電磁場(chǎng) 電源線噪聲 鄰近電路的信號(hào)干擾
    的頭像 發(fā)表于 02-05 09:31 ?581次閱讀

    開(kāi)關(guān)電源PCB板的EMI抑制與抗干擾設(shè)計(jì)

    開(kāi)關(guān)電源PCB板的EMI抑制與抗干擾設(shè)計(jì) 引言 印制電路板(PCB)是電子產(chǎn)品的重要部件之一, 是電子元器件的支撐體,是電子元器件電氣連接的提供者。而所有開(kāi)關(guān)電源設(shè)計(jì)的最后一步就是PCB
    的頭像 發(fā)表于 01-17 10:35 ?3601次閱讀
    開(kāi)關(guān)電源<b class='flag-5'>PCB</b>板的EMI抑制與<b class='flag-5'>抗干擾</b>設(shè)計(jì)

    TAS5711怎樣調(diào)整LRC解決抗干擾問(wèn)題?

    問(wèn)題,如:TAS5711PCB布局排版主意那些事項(xiàng),PVCC電源干擾到PLL補(bǔ)償以及I2S輸入,怎樣調(diào)整LRC解決抗干擾問(wèn)題,現(xiàn)象描述:當(dāng)聲音斷斷續(xù)續(xù)時(shí),撥下供電插頭關(guān)閉主負(fù)載LED燈板時(shí)聲音恢復(fù)正常,希望原廠工程師根據(jù)以上現(xiàn)象
    發(fā)表于 10-31 07:41

    工業(yè)HDMI傳輸要怎么抗干擾

    HDMI是一種廣泛用于傳輸高清音視頻信號(hào)的接口。在工業(yè)級(jí)音視頻連接中,為了確保HDMI線纜在傳輸過(guò)程中更好地抗干擾,可以從多個(gè)方面進(jìn)行優(yōu)化。本期我們將從多個(gè)HDMI防干擾細(xì)節(jié)入手,分別進(jìn)行解析。
    的頭像 發(fā)表于 10-11 14:49 ?1413次閱讀

    PCB GND設(shè)計(jì)原則和注意事項(xiàng)

    PCB設(shè)計(jì)過(guò)程中,應(yīng)盡可能遵循單點(diǎn)接地的原則。單點(diǎn)接地意味著將所有地線連接到一個(gè)公共位置,避免在多個(gè)位置形成地線,以減少干擾和返回路徑的不對(duì)稱(chēng)。這種設(shè)計(jì)有助于減少地線之間的電位差,從
    的頭像 發(fā)表于 10-09 10:28 ?2287次閱讀

    如何提高PCB電路板抗干擾的能力

    印制電路板(PCB)是電子產(chǎn)品中電路元件和器件的支撐件,提供電氣連接。隨著電子技術(shù)發(fā)展,PCB 密度越來(lái)越高,其設(shè)計(jì)好壞對(duì)抗干擾能力影響大。如設(shè)計(jì)不當(dāng),會(huì)對(duì)電子產(chǎn)品可靠性產(chǎn)生不利影響。
    的頭像 發(fā)表于 10-07 14:32 ?590次閱讀

    晶振的抗干擾設(shè)計(jì):確保系統(tǒng)時(shí)鐘的穩(wěn)定性

    晶振是一個(gè)小信號(hào)器件,它對(duì)外部干擾非常敏感,這可能導(dǎo)致時(shí)鐘信號(hào)不穩(wěn)定,進(jìn)而影響系統(tǒng)的正常運(yùn)行。為了確保晶振能夠穩(wěn)定工作,并避免外部干擾對(duì)系統(tǒng)時(shí)鐘的影響,設(shè)計(jì)者需要采取一系列的抗干擾措施。這些措施
    的頭像 發(fā)表于 09-10 16:51 ?1519次閱讀

    變頻器怎么安裝抗干擾磁環(huán)

    在變頻器上安裝抗干擾磁環(huán)是提升設(shè)備電磁兼容性和穩(wěn)定性的重要措施。以下將介紹如何正確安裝抗干擾磁環(huán)在變頻器上,包括選擇合適的磁環(huán)、安裝位置、安裝步驟及注意事項(xiàng)等方面。 一、選擇合適的抗干擾磁環(huán)
    的頭像 發(fā)表于 08-21 09:50 ?3338次閱讀

    PLC與觸摸屏的抗干擾對(duì)策有哪些?

    為了提高PLC系統(tǒng)的抗干擾能力,應(yīng)從設(shè)計(jì)入手。在具體工程的抗干擾設(shè)計(jì)中,可選擇抗干擾能力強(qiáng)的產(chǎn)品,通過(guò)抑制干擾源、切斷或衰減電磁干擾的傳輸路
    的頭像 發(fā)表于 07-19 08:50 ?992次閱讀