chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

pcb電路怎樣抗干擾

PCB線路板打樣 ? 來(lái)源:ct ? 2019-10-26 09:27 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

印制電路板的抗干擾設(shè)計(jì)與具體電路有著密切的關(guān)系,這里僅就PCB抗干擾設(shè)計(jì)的幾項(xiàng)常用措施做一些說(shuō)明。

1.電源線設(shè)計(jì):

根據(jù)印制線路板電流的大小,盡量加租電源線寬度,減少環(huán)路電阻。同時(shí)、使電源線、地線的走向和數(shù)據(jù)傳遞的方向一致,這樣有助于增強(qiáng)抗噪聲能力。

2.地線設(shè)計(jì)的原則:

(1)數(shù)字地與模擬地分開。若線路板上既有邏輯電路又有線性電路,應(yīng)使它們盡量分開。低頻電路的地應(yīng)盡量采用單點(diǎn)并聯(lián)接地,實(shí)際布線有困難時(shí)可部分串聯(lián)后再并聯(lián)接地。高頻電路宜采用多點(diǎn)串聯(lián)接地,地線應(yīng)短而租,高頻元件周圍盡量用柵格狀大面積地箔。

(2)接地線應(yīng)盡量加粗。若接地線用很紉的線條,則接地電位隨電流的變化而變化,使抗噪性能降低。因此應(yīng)將接地線加粗,使它能通過(guò)三倍于印制板上的允許電流。如有可能,接地線應(yīng)在2~3mm以上。

(3)接地線構(gòu)成閉環(huán)路。只由數(shù)字電路組成的印制板,其接地電路布成團(tuán)環(huán)路大多能提高抗噪聲能力。

3.退藕電容配置:

PCB設(shè)計(jì)的常規(guī)做法之一是在印制板的各個(gè)關(guān)鍵部位配置適當(dāng)?shù)耐伺弘娙?。退藕電容的一般配置原則是:

(1)電源輸入端跨接10~100uf的電解電容器。如有可能,接100uF以上的更好。

(2)原則上每個(gè)集成電路芯片都應(yīng)布置一個(gè)0.01pF的瓷片電容,如遇印制板空隙不夠,可每4~8個(gè)芯片布置一個(gè)1~10pF的鉭電容。

(3)對(duì)于抗噪能力弱、關(guān)斷時(shí)電源變化大的器件,如RAMROM存儲(chǔ)器件,應(yīng)在芯片的電源線和地線之間直接接入退藕電容。

(4)電容引線不能太長(zhǎng),尤其是高頻旁路電容不能有引線。

(5)在印制板中有接觸器、繼電器、按鈕等元件時(shí).操作它們時(shí)均會(huì)產(chǎn)生較大火花放電,必須采用RC電路來(lái)吸收放電電流。一般R取1~2K,C取2.2~47UF。

(6) CMOS的輸入阻抗很高,且易受感應(yīng),因此在使用時(shí)對(duì)不用端要接地或接正電源。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4398

    文章

    23820

    瀏覽量

    422462
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    44515
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    高速外部無(wú)源晶振(HEXT)抗干擾設(shè)計(jì)

    本帖最后由 jf_77210199 于 2026-1-19 09:50 編輯 高速外部無(wú)源晶振(HEXT)抗干擾設(shè)計(jì) 描述如何提高芯片使用外部無(wú)源晶體振蕩電路的穩(wěn)定性和抗干擾能力,特別
    發(fā)表于 01-16 14:03

    單片機(jī)抗干擾技術(shù)的常用方法

    單片機(jī)系統(tǒng)硬件抗干擾的常用方法: 影響單片機(jī)系統(tǒng)可靠安全運(yùn)行的主要因素主要來(lái)自系統(tǒng)內(nèi)部和外部的各種電氣干擾,并受系統(tǒng)結(jié)構(gòu)設(shè)計(jì)、元器件選擇、安裝、制造工藝影響。這些都構(gòu)成單片機(jī)系統(tǒng)的干擾因素,常會(huì)
    發(fā)表于 01-14 06:17

    電子發(fā)燒友必看!電子水尺抗干擾電路設(shè)計(jì)的3個(gè)核心技巧

    電子水尺在隧道、河道等復(fù)雜場(chǎng)景中,常面臨工業(yè)電磁輻射、線纜耦合噪聲、電源紋波等多重干擾,這些干擾會(huì)導(dǎo)致電極感應(yīng)信號(hào)失真,出現(xiàn)“假水位”或數(shù)據(jù)跳變。對(duì)于追求精準(zhǔn)的電子發(fā)燒友而言,抗干擾電路
    的頭像 發(fā)表于 12-12 15:41 ?239次閱讀

    單片機(jī)硬件設(shè)計(jì)原則,抗干擾常用方法

    產(chǎn)生噪聲的器件、小電流電路、大電流電路開關(guān)電路等,應(yīng)盡量使其遠(yuǎn)離單片機(jī)的邏輯控制電路和存儲(chǔ)電路(ROM、RAM),如果可能的話,可以將這些
    發(fā)表于 12-09 06:30

    提高單片機(jī)抗干擾能力的十個(gè)細(xì)節(jié)

    ; 電源監(jiān)測(cè):供電電壓出現(xiàn)異常時(shí),給出報(bào)警指示信號(hào)或中斷請(qǐng)求信號(hào); 硬件看門狗:當(dāng)處理器遇到干擾或程序運(yùn)行混亂產(chǎn)生“死鎖”時(shí),對(duì)系統(tǒng)進(jìn)行復(fù)位。 7、PCB電路合理布線PCB板設(shè)計(jì)的好壞
    發(fā)表于 11-25 06:12

    怎樣減少電磁干擾對(duì)電能質(zhì)量在線監(jiān)測(cè)裝置的影響?

    、削弱干擾強(qiáng)度、提升裝置抗干擾能力。以下是具體實(shí)施方法: 一、硬件設(shè)計(jì):從源頭提升抗干擾能力 硬件是裝置抗干擾的基礎(chǔ),需在元器件選型、電路設(shè)
    的頭像 發(fā)表于 09-19 14:48 ?756次閱讀
    <b class='flag-5'>怎樣</b>減少電磁<b class='flag-5'>干擾</b>對(duì)電能質(zhì)量在線監(jiān)測(cè)裝置的影響?

    電壓擊穿試驗(yàn)儀中微電流檢測(cè)電路抗干擾設(shè)計(jì)與精度保證

    在電壓擊穿試驗(yàn)儀中,微電流檢測(cè)電路直接決定試驗(yàn)數(shù)據(jù)可靠性,但微弱信號(hào)易受干擾。構(gòu)建抗干擾體系、保障檢測(cè)精度,是優(yōu)化試驗(yàn)儀性能的關(guān)鍵。 一、微電流檢測(cè)電路
    的頭像 發(fā)表于 09-03 11:07 ?505次閱讀
    電壓擊穿試驗(yàn)儀中微電流檢測(cè)<b class='flag-5'>電路</b>的<b class='flag-5'>抗干擾</b>設(shè)計(jì)與精度保證

    干貨|抗干擾天線的性能怎么測(cè)試?

    前幾個(gè)章節(jié)我們介紹了衛(wèi)星導(dǎo)航抗干擾天線的選型、抗干擾天線能不能同時(shí)做RTK差分的內(nèi)容。抗干擾天線選型指南,如何選擇滿足自己需求的抗干擾天線為什么自適應(yīng)調(diào)零
    的頭像 發(fā)表于 05-14 11:23 ?2295次閱讀
    干貨|<b class='flag-5'>抗干擾</b>天線的性能怎么測(cè)試?

    兩個(gè)EMC抗干擾的經(jīng)典案例

    一前言從輻射角度總結(jié)來(lái)說(shuō),形成天線效應(yīng)的可能有三種情況;從輻射抗干擾角度來(lái)說(shuō),單極子天線和環(huán)形天線需要重點(diǎn)尋找及關(guān)注,定向的找到這些等效天線或許就能解決問(wèn)題。下面以兩篇案例介紹。二手持抗干擾測(cè)試在手
    的頭像 發(fā)表于 04-22 11:33 ?1278次閱讀
    兩個(gè)EMC<b class='flag-5'>抗干擾</b>的經(jīng)典案例

    芯片抗干擾能力概述

    一、抗干擾能力定義 ? ? ? 芯片的抗干擾能力指其在電磁干擾、電源波動(dòng)、信號(hào)噪聲等復(fù)雜環(huán)境中保持穩(wěn)定運(yùn)行的能力,確保數(shù)據(jù)準(zhǔn)確傳輸與功能正常執(zhí)行?。該能力是衡量芯片可靠性的核心指標(biāo),尤其在工業(yè)控制
    的頭像 發(fā)表于 04-12 11:35 ?1769次閱讀

    網(wǎng)線怎么抗干擾

    網(wǎng)線抗干擾是確保網(wǎng)絡(luò)信號(hào)穩(wěn)定傳輸?shù)年P(guān)鍵,尤其在電磁環(huán)境復(fù)雜的場(chǎng)景中。以下是提升網(wǎng)線抗干擾能力的具體方法: 一、選擇抗干擾能力強(qiáng)的網(wǎng)線類型 屏蔽網(wǎng)線(STP/SFTP) 鋁箔屏蔽(FTP):在每組
    的頭像 發(fā)表于 04-10 09:42 ?3394次閱讀
    網(wǎng)線怎么<b class='flag-5'>抗干擾</b>

    開關(guān)電源的抗干擾問(wèn)題

    任何事物構(gòu)成不能承受的電磁騷擾的能力。隨著電子產(chǎn)品越來(lái)越多地采用低功耗、高速度、高集成度的LSI電路而使得這些裝置比以往任何時(shí)候更容易受到電磁干擾的威脅。而與此同時(shí),大功率家電及辦公自動(dòng)化設(shè)備的增多
    發(fā)表于 04-07 15:59

    濾波電感在電源抗干擾中的應(yīng)用

    摘要:從磁性材料的角度指出了共模與差模抗干擾濾波器中電感材料的選擇原則。指出必須根據(jù)干擾信號(hào)的類型(共模 或差模)選取對(duì)應(yīng)的磁性材料,并按照所需抑制頻段研制該材料的磁性能,使之適合該抑制頻段需要
    發(fā)表于 03-20 16:10

    如何進(jìn)行電路板的抗干擾設(shè)計(jì)

    在當(dāng)今電子設(shè)備高度集成化與復(fù)雜化的時(shí)代,電路板作為各類電子元件的承載平臺(tái),其抗干擾能力直接關(guān)系到整個(gè)電子系統(tǒng)的穩(wěn)定性與可靠性。一個(gè)小小的干擾信號(hào),都可能導(dǎo)致電子設(shè)備出現(xiàn)故障、數(shù)據(jù)丟失甚至完全失效
    的頭像 發(fā)表于 02-05 15:11 ?1083次閱讀

    抗干擾電阻器設(shè)計(jì)原則

    1. 理解干擾源 在設(shè)計(jì)抗干擾電阻器之前,首先要識(shí)別和理解可能影響電路干擾源。這些干擾源可能包括: 外部電磁場(chǎng) 電源線噪聲 鄰近
    的頭像 發(fā)表于 02-05 09:31 ?1144次閱讀