chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

pcb設(shè)計當(dāng)中emc的接地該怎樣設(shè)計

PCB線路板打樣 ? 來源:ct ? 2019-10-25 17:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCB設(shè)計中,接地是抑制噪聲和防止干擾的重要措施。根據(jù)電路的不同,有不同的接地方法,只有正確的接地才能減少或避免電路間的相互干擾。日常中主要的接地方式有兩種:單點接地和多點接地。如何在考慮EMC的前提下正確的接地是本文中我們將主要討論的問題,希望對電子設(shè)計人員有所提醒。

一、 接地干擾消除

在有些情況下,地線阻抗帶來的干擾無法避免,尤其對電子設(shè)備理想情況下地線阻抗為零,它不僅是電路中信號電平的參考點,而且當(dāng)有電流通過它時不應(yīng)產(chǎn)生壓降在具體的電子設(shè)備內(nèi),這種理想地線是不存在的地線既有電阻又有電抗,當(dāng)有電流邁過時必然產(chǎn)生壓降另一方面,地線還有可能利其他線路(信號線,電源線)形成環(huán)路當(dāng)交變磁場與環(huán)路交鏈時,就會在地線中感應(yīng)電勢不論是地線流過的電流在地線上產(chǎn)生的壓降,還是地環(huán)路所引起的感應(yīng)屯勢,都會使公用地線的各個電路單元產(chǎn)生相互干擾如何抑制地線干擾也就成為電磁兼容性設(shè)計的一個重要課題根據(jù)地線干擾形成的機理,減小地線干擾的措施可歸納為:模擬接地與數(shù)字接地分離,減小地線阻抗和屯源饋線阻抗、選擇合適的接地方式,阻隔地環(huán)路等地線中的干擾電壓除與流過地線中的電流有關(guān)外,還與地線的阻抗有關(guān)地線阻抗包括電阻和電感

ZG=RG十jwL (1)

如欲減少ZG,就得減少RG和L但交流電在流經(jīng)導(dǎo)體截面時并不像直流那樣在導(dǎo)體上均勻分布,由于趨膚效應(yīng),電流集中于表面,使導(dǎo)體有效載流面積小于甚至遠小于導(dǎo)體的真實截面積因此同一導(dǎo)體在直流、低頻和高頻情況下所呈現(xiàn)的阻抗不同;而導(dǎo)體的電感同樣與導(dǎo)體半徑、長度以及信號頻率有關(guān)設(shè)計時應(yīng)根據(jù)不同頻率下的導(dǎo)體阻抗來選擇導(dǎo)體截面大小,并盡可能使地線加粗和縮短。

二、 接地方式的一般選取原則

對于給定的設(shè)備或系統(tǒng),在所關(guān)心的最高頻率(對應(yīng)波長為)入上,當(dāng)傳輸線的長度L〉入,則視為高頻電路,反之,則視為低頻電路。根據(jù)經(jīng)驗法則,對于低于1MHZ的電路,采用單點接地較好;對于高于10MHZ,則采用多點接地為

佳。對于介于兩者之間的頻率而言,只要最長傳輸線的長度L小于/20 入,則可采用單點接地以避免公共阻抗耦合。

對于接地的一般選取原則如下:

(1)低頻電路(《1MHZ),建議采用單點接地;

(2)高頻電路(》10MHZ),建議采用多點接地;

(3)高低頻混合電路,混合接地。

三、 接地方式

1. 單點接地

單點接地是整個系統(tǒng)中,只有一個物理點被定義為接地參考點,其他各個需要接地的點都連接到這一點上。

單點接地適用于頻率較低的電路中(1MHZ以下)。若系統(tǒng)的工作頻率很高,以致工作波長與系統(tǒng)接地引線的長度可比擬時,單點接地方式就有問題了。當(dāng)?shù)鼐€的長度接近于1/4波長時,它就象一根終端短路的傳輸線,地線的電流、電壓呈駐波分布,地線變成了輻射天線,而不能起到“地”的作用。

為了減少接地阻抗,避免輻射,地線的長度應(yīng)小于1/20波長。在電源電路的處理上,一般可以考慮單點接地。對于大量采用的數(shù)字電路PCB,由于其含有豐富的高次諧波,一般不建議采用單點接地方式。

2. 多點接地

多點接地是指設(shè)備中各個接地點都直接接到距它最近的接地平面上,以使接地引線的長度最短。

多點接地電路結(jié)構(gòu)簡單,接地線上可能出現(xiàn)的高頻駐波現(xiàn)象顯著減少,適用于工作頻率較高的(》10MHZ)場合。但多點接地可能會導(dǎo)致設(shè)備內(nèi)部形成許多接地環(huán)路,從而降低設(shè)備對外界電磁場的抵御能力。在多點接地的情況下,要注意地環(huán)路問題,尤其是不同的模塊、設(shè)備之間組網(wǎng)時。地線回路導(dǎo)致的電磁干擾:

理想地線應(yīng)是一個零電位、零阻抗的物理實體。但實際的地線本身既有電阻分量又有電抗分量,當(dāng)有電流通過該地線時,就要產(chǎn)生電壓降。地線會與其他連線(信號、電源線等)構(gòu)成回路,當(dāng)時變電磁場耦合到該回路時,就在地回路

中產(chǎn)生感應(yīng)電動勢,并由地回路耦合到負(fù)載,構(gòu)成潛在的EMI威脅。

3. 浮地

浮地是指設(shè)備地線系統(tǒng)在電氣上與大地絕緣的一種接地方式。

由于浮地自身的一些弱點,不太適合一般的大系統(tǒng)中,其接地方式很少采用。

四、 結(jié)束語

正確選擇一點接地和多點接地當(dāng)頻率低于1MHz也時,應(yīng)采用一點接地;當(dāng)頻率高于10MHz也時,應(yīng)采用就近多點接地;當(dāng)工作頻率在1—10MHz也時,如果采用一點接地,其地線長度不應(yīng)超過波長的1/20,否則應(yīng)采用多點接地應(yīng)采用對稱、平衡結(jié)構(gòu)電路及雙絞屏蔽線作傳輸線,使兩線得到的地噪聲及其它干擾相等,可以在輸入端相互抵消屏蔽導(dǎo)線的屏蔽層應(yīng)一端接地,接地點應(yīng)是放大器公共端或信號源公共端電路板上既有高速邏輯電路又有線性電路,應(yīng)使它們盡量分開,而兩者地線不要相混,分別與電源端地線相連,盡量加大線性電路地線的截面積,使它能通過三倍于印制電路板的電流,如有可能,接地線的線徑應(yīng)大于3mm。

負(fù)載地線和交流地線上都有很大電流通過,這些大電流地線與信號地應(yīng)分開設(shè)置,同時大電流地線應(yīng)粗些,通常應(yīng)采用匯流排或粗導(dǎo)線各類地線應(yīng)分開布線,然后,同一類地線分別短接后,再接到共同的接地點若它們之間有的不允許直接相連時,可在兩者之間加接1—10uf的電容器為了達到較好的效果,常把銅網(wǎng)埋人地面深處,然后用銅排接到共同的接地點

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4390

    文章

    23724

    瀏覽量

    420359
  • emc
    emc
    +關(guān)注

    關(guān)注

    174

    文章

    4315

    瀏覽量

    190219
  • 華強pcb線路板打樣
    +關(guān)注

    關(guān)注

    5

    文章

    14629

    瀏覽量

    44356
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    干貨分享 I PCB設(shè)計電磁兼容問題交流與解答(二)

    你是否曾在PCB設(shè)計中被詭異的電磁干擾問題纏住手腳?是否在項目后期,為產(chǎn)品的EMC測試通不過而焦頭爛額?是否希望有人能一針見血,點破那些教科書上找不到的實戰(zhàn)經(jīng)驗?現(xiàn)在,一個與頂尖EMC專家面對面
    的頭像 發(fā)表于 11-23 09:05 ?90次閱讀
    干貨分享 I <b class='flag-5'>PCB設(shè)計</b>電磁兼容問題交流與解答(二)

    電子電路當(dāng)中 “地” 的介紹

    ,通常我們的電源流過的電流都比較大,而我們的信號地主要是我們的器件模塊信號回流的一個路徑,在我們進行PCB設(shè)計的時候需要如何處理我們的電源地與信號地呢?
    發(fā)表于 11-12 07:44

    高速PCB設(shè)計EMI避坑指南:5個實戰(zhàn)技巧

    : 高速電路PCB設(shè)計EMI方法與技巧 一、信號走線規(guī)則 屏蔽規(guī)則: 關(guān)鍵高速信號線(如時鐘線)需進行屏蔽處理,可在信號線周圍設(shè)置接地的屏蔽層,或?qū)⒏咚倬€布置在內(nèi)部信號層,上下層鋪銅接地作為屏蔽。 建議屏蔽線每1000mil打孔
    的頭像 發(fā)表于 11-10 09:25 ?262次閱讀
    高速<b class='flag-5'>PCB設(shè)計</b>EMI避坑指南:5個實戰(zhàn)技巧

    改善EMCPCB設(shè)計原理

    電磁兼容EMC是電子設(shè)備穩(wěn)定運行的核心要求,它包含電磁輻射和電磁敏感性兩個雙向問題。而PCB作為元件的物理載體,其設(shè)計直接決定了EMC性能的下限,如果是不合理的層布局、元件位置或接地
    的頭像 發(fā)表于 10-22 15:45 ?373次閱讀

    PCB設(shè)計中單點接地與多點接地的區(qū)別與設(shè)計要點

    一站式PCBA加工廠家今天為大家講講PCB設(shè)計中的單點接地與多點接地有什么區(qū)別?單點接地與多點接地區(qū)別與設(shè)計要點。在
    的頭像 發(fā)表于 10-10 09:10 ?815次閱讀
    <b class='flag-5'>PCB設(shè)計</b>中單點<b class='flag-5'>接地</b>與多點<b class='flag-5'>接地</b>的區(qū)別與設(shè)計要點

    上海 10月19-20日《高級PCB-EMC設(shè)計》公開課報名中!

    研發(fā)人員,大部分由企業(yè)硬件設(shè)計人員、PCb設(shè)計人員或結(jié)構(gòu)設(shè)計人員兼任EMC設(shè)計工作。而EMC設(shè)計主要憑借研發(fā)人員的個人經(jīng)驗,沒有系統(tǒng)的流程規(guī)范;往往是產(chǎn)品出來后采取
    的頭像 發(fā)表于 10-09 18:02 ?190次閱讀
    上海 10月19-20日《高級<b class='flag-5'>PCB-EMC</b>設(shè)計》公開課報名中!

    產(chǎn)品接地設(shè)計與 EMC 分析:打造電磁兼容的堅實基礎(chǔ)

    · 在電子設(shè)備的設(shè)計與應(yīng)用中,電磁兼容(EMC)是確保設(shè)備穩(wěn)定運行、避免干擾與被干擾的關(guān)鍵領(lǐng)域。而其中,產(chǎn)品接地設(shè)計又是影響 EMC 性能的核心要素之一。本文將深入探討產(chǎn)品接地設(shè)計與
    的頭像 發(fā)表于 06-23 14:23 ?527次閱讀
    產(chǎn)品<b class='flag-5'>接地</b>設(shè)計與 <b class='flag-5'>EMC</b> 分析:打造電磁兼容的堅實基礎(chǔ)

    PCBEMC設(shè)計指南

    本文檔的主要內(nèi)容介紹的是工程開發(fā)中 PCBEMC設(shè)計指南
    發(fā)表于 06-08 09:50 ?32次下載

    EMC設(shè)計—PCB高級EMC設(shè)計

    目錄 EMC理論基礎(chǔ) EMC測試實質(zhì) PCB接地設(shè)計 PCB內(nèi)部EMC設(shè)計
    發(fā)表于 05-28 16:54

    時源芯微 EMC抗擾措施

    芯微TSI集成濾波器。 機殼接地 :電機機殼接地可微小改進EMC,不能替代元器件EMI抑制。 優(yōu)化PCB設(shè)計 :最大化PCB
    的頭像 發(fā)表于 05-19 17:02 ?351次閱讀

    符合EMCPCB設(shè)計準(zhǔn)則

    時源芯微專業(yè)EMC/EMI/EMS整改 EMC防護器件 就ESD問題而言,設(shè)計上需要注意的地方很多,尤其是關(guān)于GND布線的設(shè)計及線距,PCB設(shè)計中應(yīng)該注意的要點: (1) PCB板邊間
    的頭像 發(fā)表于 05-15 16:42 ?572次閱讀

    深圳 4月18-19日《高級PCB-EMC設(shè)計》公開課報名中!

    人員,大部分由企業(yè)硬件設(shè)計人員、PCb設(shè)計人員或結(jié)構(gòu)設(shè)計人員兼任EMC設(shè)計工作。而EMC設(shè)計主要憑借研發(fā)人員的個人經(jīng)驗,沒有系統(tǒng)的流程規(guī)范;往往是產(chǎn)品出來后采取“
    的頭像 發(fā)表于 03-17 16:50 ?605次閱讀
    深圳 4月18-19日《高級<b class='flag-5'>PCB-EMC</b>設(shè)計》公開課報名中!

    華為PCBEMC設(shè)計指南【可下載】

    轉(zhuǎn)載一篇華為《PCBEMC設(shè)計指南》,合計94頁PDF,對PCBEMC設(shè)計從布局、布線、背板的EMC設(shè)計、射頻
    發(fā)表于 02-26 15:52

    電子工程師的PCB設(shè)計經(jīng)驗

    本文分享了電子工程師在PCB設(shè)計方面的經(jīng)驗,包括PCB布局、布線、電磁兼容性優(yōu)化等內(nèi)容,旨在幫助初學(xué)者掌握PCB設(shè)計的關(guān)鍵技術(shù)。
    的頭像 發(fā)表于 01-21 15:15 ?2252次閱讀

    華為PCBEMC設(shè)計指南

    轉(zhuǎn)載一篇華為《PCBEMC設(shè)計指南》,合計94頁PDF,對PCBEMC設(shè)計從布局、布線、背板的EMC設(shè)計、射頻
    的頭像 發(fā)表于 01-15 10:09 ?2073次閱讀
    華為<b class='flag-5'>PCB</b>的<b class='flag-5'>EMC</b>設(shè)計指南