chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

XCZU3EG開發(fā)筆記之gpio_emio?

米爾MYIR ? 2019-09-03 23:12 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

米爾XCZU3EG系列開發(fā)板MYD-CZU3EG以超高性能著稱,下面用這款板子做一個演示。

開發(fā)環(huán)境:vivado 2017.4,開發(fā)板型號:米爾MYD-CZU3EG, 主芯片XCZU3EG-1SFVC784。這個系列板子還有4EV,5EV等版本,手里的3EG版本不支持SFP,因此板上相應(yīng)接口(白色部分)是空貼的。

生成的vivado工程(如果不知道如何生成可以參考前面的工程)

Step1新建Block Design

mpsoc_gpio_emio199.png

點擊OK

mpsoc_gpio_emio207.png


Step2添加PS的IP核并配置

點擊這個Add IP添加IP核

mpsoc_gpio_emio243.png



輸入mpsoc,然后雙擊Zynq UltraScale+MPSoC添加mpsoc核

mpsoc_gpio_emio289.png


zynq mpsoc核如下圖所示

mpsoc_gpio_emio289.png


雙擊zynq mpsoc核導(dǎo)入配置文件

Presets-->Apply Configuration

mpsoc_gpio_emio309.png



這里導(dǎo)入的是gpio_emio.tcl配置文件

mpsoc_gpio_emio362.png



配置完成后,如下圖所示

mpsoc_gpio_emio390.png

在gpio管腳上右擊選擇Make External,引出的gpio管腳如下圖所示

……

點擊原文查看具體操作http://www.myir-tech.com/resource/520.asp

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    XILINX XCZU67DR FPGA完整原理圖

    電子發(fā)燒友網(wǎng)站提供《XILINX XCZU67DR FPGA完整原理圖.pdf》資料免費下載
    發(fā)表于 05-30 15:29 ?0次下載

    迅為RK3568開發(fā)板驅(qū)動指南GPIO子系統(tǒng)GPIO子系統(tǒng)API函數(shù)的引入

    迅為RK3568開發(fā)板驅(qū)動指南GPIO子系統(tǒng)GPIO子系統(tǒng)API函數(shù)的引入
    的頭像 發(fā)表于 05-29 14:05 ?456次閱讀
    迅為RK3568<b class='flag-5'>開發(fā)</b>板驅(qū)動指南<b class='flag-5'>GPIO</b>子系統(tǒng)<b class='flag-5'>GPIO</b>子系統(tǒng)API函數(shù)的引入

    迅為RK3568驅(qū)動指南GPIO子系統(tǒng) GPIO操作函數(shù)實驗

    迅為電子RK3568開發(fā)板驅(qū)動指南GPIO子系統(tǒng) GPIO操作函數(shù)實驗
    的頭像 發(fā)表于 05-28 15:24 ?417次閱讀
    迅為RK3568驅(qū)動指南<b class='flag-5'>GPIO</b>子系統(tǒng) <b class='flag-5'>GPIO</b>操作函數(shù)實驗

    527-基于3U VPX XCZU15EG+TMS320C6678的信號處理板

    ZynqUltraScale+系列FPGA XCZU15EG,一片TI公司的多核浮點處理器TMS320C6678,一片STM32 MCU用于板卡狀態(tài)監(jiān)控、電源控制及健康管理功能,板卡集成多片DDR、Flash
    的頭像 發(fā)表于 05-07 09:58 ?331次閱讀
    527-基于<b class='flag-5'>3</b>U VPX <b class='flag-5'>XCZU15EG</b>+TMS320C6678的信號處理板

    基于小凌派RK2206開發(fā)板:OpenHarmony如何使用IoT接口控制GPIO中斷

    1、實驗簡介本實驗將演示如何在小凌派-RK2206開發(fā)板上使用IOT庫的GPIO中斷模式,進行GPIO編程開發(fā)。例程將創(chuàng)建一個任務(wù),通過配置GPIO
    的頭像 發(fā)表于 04-21 10:39 ?447次閱讀
    基于小凌派RK2206<b class='flag-5'>開發(fā)</b>板:OpenHarmony如何使用IoT接口控制<b class='flag-5'>GPIO</b>中斷

    基于小凌派RK2206開發(fā)板:OpenHarmony如何使用IoT接口控制GPIO外設(shè)

    1、案例簡介本案例主要是如何在小凌派-RK2206開發(fā)板上使用IOT庫的GPIO接口,進行GPIO編程開發(fā)。例程將創(chuàng)建一個任務(wù),通過配置GPIO
    的頭像 發(fā)表于 04-11 15:36 ?1209次閱讀
    基于小凌派RK2206<b class='flag-5'>開發(fā)</b>板:OpenHarmony如何使用IoT接口控制<b class='flag-5'>GPIO</b>外設(shè)

    為什么GPIO配置總是出問題?

    在STM32開發(fā)中,GPIO(通用輸入輸出)配置看似簡單,但在實際開發(fā)中,很多人常常會遇到這些困惑:明明按照教程配置了GPIO,為什么LED燈就是不亮?為什么有時候按鍵無法響應(yīng),或者響
    的頭像 發(fā)表于 04-07 11:59 ?690次閱讀
    為什么<b class='flag-5'>GPIO</b>配置總是出問題?

    單片機學(xué)習(xí)GPIO

    今日分享如何通過手冊理解單片機IO知識點含義解釋:1.GPIO:同我們常說的IO口一樣,GeneralPurposeInputOutput(通用輸入/輸出)簡稱為GPIO,每個GPIO端口可通過軟件
    發(fā)表于 03-26 14:53 ?0次下載

    【北京迅為】iTOP-RK3568OpenHarmony系統(tǒng)南向驅(qū)動開發(fā)GPIO基礎(chǔ)知識

    【北京迅為】iTOP-RK3568OpenHarmony系統(tǒng)南向驅(qū)動開發(fā)GPIO基礎(chǔ)知識
    的頭像 發(fā)表于 03-06 11:23 ?621次閱讀
    【北京迅為】iTOP-RK3568OpenHarmony系統(tǒng)南向驅(qū)動<b class='flag-5'>開發(fā)</b><b class='flag-5'>GPIO</b>基礎(chǔ)知識

    S32K3xxICU應(yīng)用筆記

    S32K3xxICU應(yīng)用筆記
    發(fā)表于 12-30 15:38 ?2次下載

    高速圖像處理卡設(shè)計原理圖:527-基于3U VPX XCZU15EG+TMS320C6678的信號處理板

    C6678信號處理板 , FPGA 信號處理 , FPGA開發(fā)平臺 , XC7Z045板卡 , XCZU15EG板卡
    的頭像 發(fā)表于 12-25 09:51 ?642次閱讀
    高速圖像處理卡設(shè)計原理圖:527-基于<b class='flag-5'>3</b>U VPX <b class='flag-5'>XCZU15EG</b>+TMS320C6678的信號處理板

    高速數(shù)據(jù)計算卡設(shè)計原理圖:512-基于ZU19EG的4路100G 8路40G的光纖匯流計算卡

    ZU19EG板卡 , ZU19EG處理板 , ZU19EG開發(fā)板 , 光纖匯流計算卡 , ZU19EG
    的頭像 發(fā)表于 12-04 09:43 ?684次閱讀
    高速數(shù)據(jù)計算卡設(shè)計原理圖:512-基于ZU19<b class='flag-5'>EG</b>的4路100G 8路40G的光纖匯流計算卡

    DAC38J84EVM SYNC信號無法通過FMC-LHC接口輸入到FPGA,怎么解決?

    我在使用一塊第三方的alinx xczu9eg ultrascale+mpsoc開發(fā)板進行基于JESD204B的DA開發(fā). 我現(xiàn)在使用的FMC子板是DAC38J84EVM , 其中DAC芯片的同步
    發(fā)表于 11-26 06:43

    SOC GPIO操作

    sapphire Soc提供了兩個GPIO組每組有4個GPIO,定義為GPIO[3:0],其中只有GPIO[1:0]可以支持中斷。中斷在程序
    的頭像 發(fā)表于 11-01 11:06 ?488次閱讀

    全志模塊設(shè)備開發(fā)GPIO編程基礎(chǔ)介紹

    編號為從N到N+ngpio-1 ” label”屬性,用于判斷控制器,并不總是唯一的 9.3 IMX6ULL開發(fā)GPIO編號的確定 ? 每個芯片可以有N組GPIO,每組GPIO最多有
    發(fā)表于 08-05 13:33