chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一文看懂集成電路的設(shè)計(jì)流程

半導(dǎo)體動(dòng)態(tài) ? 來源:wv ? 作者:功燁 ? 2019-09-15 17:32 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

集成電路設(shè)計(jì)和房屋設(shè)計(jì)原理上是相似的。假設(shè)你要設(shè)計(jì)房屋,假設(shè)你要設(shè)計(jì)IC((integrated circuit)芯片,第一步要做什么?,第一步要想,你要做什么?這就是所謂的SPEC.,SPEC.告訴你要做一個(gè)計(jì)算機(jī)IC芯片,對(duì)應(yīng)設(shè)計(jì)房屋,例如你要設(shè)計(jì)一座大別墅。

一文看懂集成電路的設(shè)計(jì)流程

SPEC.告訴你要設(shè)計(jì)什么芯片,接下來就是RTL(Register-Transfer-Level) Code,你要設(shè)計(jì)的計(jì)算機(jī)芯片主要有什么功能呢?比如最起碼能實(shí)現(xiàn)四則運(yùn)算,加減乘除,RTL Code要設(shè)計(jì)加法器,減法器,乘法器,除法器等;對(duì)應(yīng)你的別墅設(shè)計(jì)要三層樓,五個(gè)臥室,三間廁所,兩個(gè)客廳,一個(gè)廚房等等。

RTL Code完成后需要做Pre-Simulation,也就是模擬,你寫的加法器,是否能正確運(yùn)算,1+1=2,不能算出來等于3吧,減法器也是如此,你寫的每個(gè)元件都要進(jìn)行Pre-Simulation,確定能實(shí)現(xiàn)相對(duì)的功能;Pre-Simulation在別墅設(shè)計(jì)中對(duì)應(yīng)的是,你設(shè)計(jì)的廚房要可以燒飯,廁所是不能燒飯的吧,臥室可以睡覺,客廳可以接待客人等等。模擬完以后進(jìn)行Synthesis合成,所謂的合成,在IC設(shè)計(jì)過程中,標(biāo)準(zhǔn)庫(kù)里有一些元件可以直接拿來用,用來實(shí)現(xiàn)你想要的功能;Synthesis在別墅設(shè)計(jì)中對(duì)應(yīng)的就是去商店買家具,比如客廳需要沙發(fā),臥室需要床,廁所需要馬桶,你不用自己設(shè)計(jì)制作,可以直接去宜家購(gòu)買。Synthesis的目標(biāo)是用最少的標(biāo)準(zhǔn)元件實(shí)現(xiàn)功能,你的芯片性能就越好,這就好像在別墅設(shè)計(jì)中,有的設(shè)計(jì)師能力不行,廁所設(shè)計(jì)了三個(gè)馬桶,這就不合理,資源浪費(fèi),別墅設(shè)計(jì)的目標(biāo)就是用最少的家具材料實(shí)現(xiàn)最完善的功能。

合成完以后就可以把RTL Code轉(zhuǎn)換成Gate level Netlist,這時(shí)候還是抽象的標(biāo)準(zhǔn)元件,具體擺放位置,如何連線還不知道;對(duì)應(yīng)別墅設(shè)計(jì)中,你只知道需要多少?gòu)埓?,多少馬桶,電視,柜子數(shù)量等等,但是具體擺放位置還不知道。接下來就是Placement,確定標(biāo)準(zhǔn)元件在芯片上的具體位置;對(duì)應(yīng)別墅設(shè)計(jì)中客廳在幾樓,廁所在幾樓,臥室在哪里。標(biāo)準(zhǔn)元件擺放位置影響芯片性能,例如你把廁所放在別墅四樓,那你每次都要爬到四樓上廁所,這顯然不好,廁所位置放在每層樓靠近窗戶位置肯定最合理,如果放在中間位置,那肯定臭死了,Placement同理,每個(gè)標(biāo)準(zhǔn)元件擺放位置一定要合理。Placement結(jié)束后是Routing的步驟,決定標(biāo)準(zhǔn)元件在芯片中的連線,對(duì)應(yīng)別墅中,水管如何鋪設(shè),電線如何走向等等。

接下來就是Layout,是一份具體的,詳細(xì)的IC設(shè)計(jì)圖紙,所有元件的位置,以及布局走線的方向等等;對(duì)應(yīng)別墅的詳細(xì)設(shè)計(jì)圖紙。有了詳細(xì)設(shè)計(jì)圖紙,然后就是Post-Simulation&Verification,其作用就是驗(yàn)證這張IC設(shè)計(jì)圖紙真的能實(shí)現(xiàn)計(jì)算機(jī)的功能,可能乘法運(yùn)算有問題,這就需要修改;對(duì)應(yīng)別墅設(shè)計(jì)中,你需要確定每個(gè)房間,每個(gè)設(shè)計(jì)是否滿足你的要求,比如你需要臥室要有陽臺(tái)等等。驗(yàn)證沒有問題接下來就是Tape-out,將Layout給IC制造公司,請(qǐng)他們幫忙制造,別墅設(shè)計(jì)中接下來就是將設(shè)計(jì)圖紙交給建筑商,請(qǐng)他們幫忙施工。Fabrication就是芯片制造;對(duì)應(yīng)就是打地基,砌磚,蓋房子。

制造完以后是Packaging & Testing,先測(cè)試制造的芯片有沒有問題,然后在封裝保護(hù)芯片;房子蓋好以后,需要進(jìn)行測(cè)試,比如抗震測(cè)試,漏電測(cè)試,水管是否連通等等。

最后就是成品Chip,對(duì)應(yīng)就是房子蓋好咯。

以上簡(jiǎn)單介紹IC芯片從設(shè)計(jì)到制造完成的過程,實(shí)際過程遠(yuǎn)比這復(fù)雜,每個(gè)步驟都有相應(yīng)的公司,目前還沒有一家可以從頭到尾完成。接下來給大家講一下各個(gè)流程每家公司扮演的角色。

在Tape-out之前,都是在設(shè)計(jì)階段,IC設(shè)計(jì)公司被稱為Design House,著名的公司有高通海思,聯(lián)發(fā)科,展訊等等,為什么有這么多design house呢?很好理解,就像房屋設(shè)計(jì),有的設(shè)計(jì)公司擅長(zhǎng)居民樓設(shè)計(jì),有的擅長(zhǎng)商場(chǎng)設(shè)計(jì),有的擅長(zhǎng)工廠廠房設(shè)計(jì)等等。Design House里面還有一類公司叫EDA company,它是提供所有IC 設(shè)計(jì)過程中 的軟件 ,有Cadence,Synopsys,SIEMENS等,就像在你設(shè)計(jì)蓋房子的時(shí)候,不可能拿出紙筆進(jìn)行手繪吧,現(xiàn)在都是用AUTO-CAD,用軟件輔助設(shè)計(jì),EDA軟件可以理解為AUTO-CAD軟件。

Tape-out之后就是fabrication,芯片制造公司就是所謂 的Foundry,制造工廠稱為Fab,著名的公司有TSMC,GF(不是女票,是global foundry),SMIC,HHgrace等等。

制造完之后是封裝測(cè)試,Assembly & Test,著名的公司有日月光 ASE(沒錯(cuò),就是那個(gè)徐匯日月光商場(chǎng),其實(shí)它的主營(yíng)業(yè)務(wù)是半導(dǎo)體封測(cè)),矽品SPLI(學(xué)中文的妹子知道,矽是硅元素的舊稱,***地區(qū)把硅元素稱為矽)。

半導(dǎo)體集成電路產(chǎn)業(yè)極其復(fù)雜,分工合作非常重要,國(guó)內(nèi)半導(dǎo)體公司,海思是設(shè)計(jì)龍頭,中芯國(guó)際是制造龍頭 ,長(zhǎng)電是封測(cè)龍頭,各公司與國(guó)際公司還有差距,仍需繼續(xù)努力。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5445

    文章

    12451

    瀏覽量

    372491
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    336

    文章

    29930

    瀏覽量

    257484
  • SPEC
    +關(guān)注

    關(guān)注

    0

    文章

    34

    瀏覽量

    16409
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    集成電路制造中薄膜刻蝕的概念和工藝流程

    薄膜刻蝕與薄膜淀積是集成電路制造中功能相反的核心工藝:若將薄膜淀積視為 “加法工藝”(通過材料堆積形成薄膜),則薄膜刻蝕可稱為 “減法工藝”(通過材料去除實(shí)現(xiàn)圖形化)。通過這 “減” 的過程,可將
    的頭像 發(fā)表于 10-16 16:25 ?2506次閱讀
    <b class='flag-5'>集成電路</b>制造中薄膜刻蝕的概念和工藝<b class='flag-5'>流程</b>

    PDK在集成電路領(lǐng)域的定義、組成和作用

    PDK(Process Design Kit,工藝設(shè)計(jì)套件)是集成電路設(shè)計(jì)流程中的重要工具包,它為設(shè)計(jì)團(tuán)隊(duì)提供了與特定制造工藝節(jié)點(diǎn)相關(guān)的設(shè)計(jì)信息。PDK 是集成電路設(shè)計(jì)和制造之間的橋梁,設(shè)計(jì)團(tuán)隊(duì)依賴 PDK 來確保設(shè)計(jì)能夠在晶圓
    的頭像 發(fā)表于 09-08 09:56 ?1186次閱讀

    看懂芯片的設(shè)計(jì)流程

    引言:前段時(shí)間給大家做了芯片設(shè)計(jì)的知識(shí)鋪墊(關(guān)于芯片設(shè)計(jì)的些基本知識(shí)),今天這篇,我們正式介紹芯片設(shè)計(jì)的具體流程。芯片分為數(shù)字芯片、模擬芯片、數(shù)模混合芯片等多種類別。不同類別的設(shè)計(jì)流程也存在
    的頭像 發(fā)表于 07-03 11:37 ?1769次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>看懂</b>芯片的設(shè)計(jì)<b class='flag-5'>流程</b>

    CMOS超大規(guī)模集成電路制造工藝流程的基礎(chǔ)知識(shí)

    本節(jié)將介紹 CMOS 超大規(guī)模集成電路制造工藝流程的基礎(chǔ)知識(shí),重點(diǎn)將放在工藝流程的概要和不同工藝步驟對(duì)器件及電路性能的影響上。
    的頭像 發(fā)表于 06-04 15:01 ?1844次閱讀
    CMOS超大規(guī)模<b class='flag-5'>集成電路</b>制造工藝<b class='flag-5'>流程</b>的基礎(chǔ)知識(shí)

    電機(jī)驅(qū)動(dòng)與控制專用集成電路及應(yīng)用

    的功率驅(qū)動(dòng)部分。前級(jí)控制電路容易實(shí)現(xiàn)集成,通常是模擬數(shù)字混合集成電路。對(duì)于小功率系統(tǒng),末級(jí)驅(qū)動(dòng)電路也已集成化,稱之為功率
    發(fā)表于 04-24 21:30

    電機(jī)控制專用集成電路PDF版

    本書共13章。第1章緒論,介紹國(guó)內(nèi)外電機(jī)控制專用集成電路發(fā)展情況,電機(jī)控制和運(yùn)動(dòng)控制、智能功率集成電路概況,典型閉環(huán)控制系統(tǒng)可以集成的部分和要求。第2~7章,分別敘述直流電動(dòng)機(jī)、無刷直流電動(dòng)機(jī)、步進(jìn)
    發(fā)表于 04-22 17:02

    中國(guó)集成電路大全 接口集成電路

    資料介紹本文系《中國(guó)集成電路大全》的接口集成電路分冊(cè),是國(guó)內(nèi)第次比較系統(tǒng)地介紹國(guó)產(chǎn)接口集成電路的系列、品種、特性和應(yīng)用方而知識(shí)的書籍。全書共有總表、正文和附錄三部分內(nèi)容??偙聿糠至杏?/div>
    發(fā)表于 04-21 16:33

    集成電路制造中的電鍍工藝介紹

    本文介紹了集成電路制造工藝中的電鍍工藝的概念、應(yīng)用和工藝流程。
    的頭像 發(fā)表于 03-13 14:48 ?1976次閱讀
    <b class='flag-5'>集成電路</b>制造中的電鍍工藝介紹

    集成電路技術(shù)的優(yōu)勢(shì)與挑戰(zhàn)

    硅作為半導(dǎo)體材料在集成電路應(yīng)用中的核心地位無可爭(zhēng)議,然而,隨著科技的進(jìn)步和器件特征尺寸的不斷縮小,硅集成電路技術(shù)正面臨著系列挑戰(zhàn),本文分述如下:1.硅集成電路的優(yōu)勢(shì)與地位;2.硅材料
    的頭像 發(fā)表于 03-03 09:21 ?1166次閱讀
    硅<b class='flag-5'>集成電路</b>技術(shù)的優(yōu)勢(shì)與挑戰(zhàn)

    集成電路開發(fā)中的器件調(diào)試環(huán)節(jié)

    本文介紹了集成電路開發(fā)中的器件調(diào)試環(huán)節(jié),包括其核心目標(biāo)、關(guān)鍵技術(shù)與流程等內(nèi)容。
    的頭像 發(fā)表于 03-01 14:29 ?773次閱讀
    <b class='flag-5'>集成電路</b>開發(fā)中的器件調(diào)試環(huán)節(jié)

    集成電路為什么要封膠?

    環(huán)境因素的損害。封膠作為種有效的保護(hù)措施,能夠隔絕這些有害物質(zhì),防止它們對(duì)集成電路造成侵害,從而確保集成電路的穩(wěn)定性和可靠性。增強(qiáng)機(jī)械強(qiáng)度:封膠能夠增強(qiáng)集成電路
    的頭像 發(fā)表于 02-14 10:28 ?846次閱讀
    <b class='flag-5'>集成電路</b>為什么要封膠?

    集成電路的引腳識(shí)別及故障檢測(cè)

    、集成電路的引腳識(shí)別 集成電路是在同塊半導(dǎo)體材料上,利用各種不同的加工方法同時(shí)制作出許多極其微小的電阻、電容及晶體管等電路元器件,并將它
    的頭像 發(fā)表于 02-11 14:21 ?1707次閱讀

    集成電路新建項(xiàng)目機(jī)電二次配制定減震措施的流程是怎樣的?

    制定集成電路新建項(xiàng)目機(jī)電二次配設(shè)備減震措施,需要從前期規(guī)劃到后期的監(jiān)測(cè)優(yōu)化,形成個(gè)完整的流程,以確保減震措施的有效性和可靠性。以下是具體流程
    的頭像 發(fā)表于 01-07 15:09 ?662次閱讀
    <b class='flag-5'>集成電路</b>新建項(xiàng)目機(jī)電二次配制定減震措施的<b class='flag-5'>流程</b>是怎樣的?

    看懂電感、磁珠和零歐電阻的區(qū)別

    電子發(fā)燒友網(wǎng)站提供《看懂電感、磁珠和零歐電阻的區(qū)別.docx》資料免費(fèi)下載
    發(fā)表于 01-02 14:48 ?3次下載

    看懂集成電路(IC)領(lǐng)域的熱管理技術(shù)

    01 背景介紹 功率密度的提高和電子器件小型化的趨勢(shì)導(dǎo)致集成電路(ICs)的功耗和熱流密度的增加。這種激增會(huì)影響IC的性能、可靠性和使用壽命,對(duì)其操作完整性構(gòu)成嚴(yán)重威脅。因此,集成電路向更小
    的頭像 發(fā)表于 12-07 11:10 ?2783次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>看懂</b><b class='flag-5'>集成電路</b>(IC)領(lǐng)域的熱管理技術(shù)