chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

Intel為何10nm落后對手,延期有三大原因

汽車玩家 ? 來源:快科技 ? 作者:憲瑞 ? 2019-12-09 10:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

2017年AMD首次攜銳龍處理器重返高性能CPU市場時,代工廠GF剛剛搞定14nm工藝,同期Intel也是14nm處理器,2019年中的時候AMD發(fā)布了7nm Zen2架構(gòu)的銳龍3000處理器,Intel還是14nm工藝,盡管也升級到了14nm++改良版,但是先進工藝上確實落后了?

作為地球上CPU工藝最先進的公司,Intel為何在過去數(shù)十年中都能保持領先而在這兩年落后對手了???纯炜萍紙蟮赖淖x者都能指出其中的原因——10nm工藝上Intel遇到了困難,多次延期,今年中才量產(chǎn),不過首發(fā)的依然是低功耗版處理器,高性能版10nm桌面及服務器處理器還要等到明年下半年。

對于Intel工藝的延期,官方最近解釋了三大原因——一是CPU市場需求的成長速度(21%)超過了公司預期(10%),二是Intel自研并制造基帶芯片占據(jù)了產(chǎn)能,三是14nm經(jīng)反復打磨能效越來越好。

在10nm工藝上,Intel之前多次解釋過技術(shù)上的難題,那就是微縮水平達到了2.7倍(晶體管密度是14nm的2.7倍),遠超業(yè)界正常情況下2倍密度的水平,其難度太大導致了良率不足,拖累工藝不斷延期。

除了技術(shù)上的原因,Intel這幾年不能上馬先進工藝還有經(jīng)濟上的考慮——CEO司睿博在參加瑞信集團年度科技峰會上也做了解釋:由于半導體工藝是逐步成熟的,一旦制造工藝不是最成熟狀態(tài),那么良率就會偏低,對成本產(chǎn)生不利影響,那么頻繁升級新工藝就無法維持當前業(yè)務的盈利能力。

除此之外,新一代制程工藝開發(fā)需要越來越多的資金投入,這也使得回報率會下降。

總之,對Intel來說,這些經(jīng)濟上的因素也會影響先進工藝的采用,畢竟商業(yè)市場上沒錢賺就注定沒有足夠的吸引力去升級新工藝。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    20081

    瀏覽量

    243601
  • 英特爾
    +關注

    關注

    61

    文章

    10247

    瀏覽量

    178451
  • cpu
    cpu
    +關注

    關注

    68

    文章

    11192

    瀏覽量

    221747
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    LED死燈原因到底多少種?

    ,我們僅以LED光源為例,從LED光源的五大原物料(芯片、支架、熒光粉、固晶膠、封裝膠和金線)的入手,介紹部分可能導致死燈的原因。芯片1.芯片抗靜電能力差LED燈珠
    的頭像 發(fā)表于 10-16 14:56 ?155次閱讀
    LED死燈<b class='flag-5'>原因</b>到底<b class='flag-5'>有</b>多少種?

    電壓暫降的原因哪些?

    電壓暫降的原因可歸納為 電網(wǎng)側(cè)故障、負荷側(cè)擾動、外部環(huán)境影響 大類,其中電網(wǎng)側(cè)短路故障和負荷側(cè)沖擊性負荷啟動是最主要誘因,兩者合計占所有暫降事件的 80% 以上。不同原因的發(fā)生場景、影響機制及頻率
    的頭像 發(fā)表于 10-11 17:23 ?775次閱讀
    電壓暫降的<b class='flag-5'>原因</b><b class='flag-5'>有</b>哪些?

    防漆固化不良的原因

    狀態(tài)異?!焙汀碍h(huán)境干擾”類,需針對性解決。一、固化不良的常見原因固化時間或溫度未達標不同類型防漆明確固化要求:丙烯酸漆需25℃下24小時,有機硅
    的頭像 發(fā)表于 07-28 09:51 ?373次閱讀
    <b class='flag-5'>三</b>防漆固化不良的<b class='flag-5'>原因</b>

    光伏裝置應定期測試的 10原因

    國際標準IEC 62446為何強制要求光伏系統(tǒng)定期檢測?本文詳解10大原因:從防火防電擊、接地故障預防到系統(tǒng)性能驗證,揭示定期電氣安全測試如何降低風險、延長設備壽命并確保投資回報。SEAWARD Solar專家權(quán)威解讀。
    的頭像 發(fā)表于 05-21 14:12 ?306次閱讀

    Intel-Altera FPGA:通信行業(yè)的加速引擎,開啟高速互聯(lián)新時代

    、機器人等高增長領域。性能突破:如Agilex系列集成PCIe Gen5、CXL技術(shù),提供高帶寬、低延遲的互聯(lián)能力。能效優(yōu)化:通過先進制程(如10nm SuperFin)和架構(gòu)創(chuàng)新,降低功耗并提升集成度
    發(fā)表于 04-25 10:19

    星在4nm邏輯芯片上實現(xiàn)40%以上的測試良率

    星電子在 HBM3 時期遭遇了重大挫折,將 70% 的 HBM 內(nèi)存市場份額拱手送給主要競爭對手 SK 海力士,更是近年來首度讓出了第一大 DRAM 原廠的寶座。這迫使星在 HBM4 上采用
    發(fā)表于 04-18 10:52

    Optimum Intel / NNCF在重量壓縮中選擇FP16模型的原因?

    無法確定使用 Optimum Intel / NNCF 在重量壓縮中選擇 FP16 模型的原因。
    發(fā)表于 03-06 06:04

    逆變電機絕緣損壞的大原因

    電機
    深圳市寶威特電源有限公司
    發(fā)布于 :2025年02月17日 10:16:19

    ads1298發(fā)送指令RDATAC后,為何DRDY引腳一直為高電平?是什么原因呢?

    發(fā)送指令RDATAC后,為何DRDY引腳一直為高電平?是什么原因呢?
    發(fā)表于 02-11 06:08

    ASML:中國芯片落后西方15年!

    光刻機制造巨頭阿斯麥(ASML)的首席執(zhí)行官克里斯托夫·富凱表示,盡管近年來中國在半導體領域取得了顯著進步,但與英特爾、臺積電和星等行業(yè)巨頭相比, 中國的一些公司仍落后10到15年 。眾所周知
    的頭像 發(fā)表于 02-06 17:39 ?736次閱讀

    星電子否認1b DRAM重新設計報道

    據(jù)報道,星電子已正式否認了有關其將重新設計第五代10nm級DRAM(即1b DRAM)的傳聞。這一否認引發(fā)了業(yè)界對星電子內(nèi)存產(chǎn)品策略的新一輪關注。 此前有報道指出,星電子為應對其
    的頭像 發(fā)表于 01-23 15:05 ?773次閱讀

    星否認重新設計1b DRAM

    據(jù)DigiTimes報道,星電子對重新設計其第五代10nm級DRAM(1b DRAM)的報道予以否認。 此前,ETNews曾有報道稱,星電子內(nèi)部為解決12nm級DRAM內(nèi)存產(chǎn)品面臨
    的頭像 發(fā)表于 01-23 10:04 ?1173次閱讀

    星1c nm DRAM開發(fā)良率里程碑延期

    。然而,盡管星在去年底已經(jīng)成功制得1c nm DRAM的良品晶粒,但整體良率并未達到預期要求,導致原定的量產(chǎn)計劃受阻。 此次良率里程碑的延期,反映出
    的頭像 發(fā)表于 01-22 14:27 ?899次閱讀

    ADTF為何能贏得奧迪、博世等巨頭的青睞?

    AD/ADAS軟硬件的快速發(fā)展對多傳感器數(shù)據(jù)采集的設計需求提出了更高要求的挑戰(zhàn)!奧迪、博世等巨頭卻紛紛選擇ADTF開發(fā)智能駕駛輔助解決方案,原因為何?
    的頭像 發(fā)表于 01-08 09:53 ?4600次閱讀
    ADTF<b class='flag-5'>為何</b>能贏得奧迪、博世等巨頭的青睞?

    MOSFET電路柵源極GS之間并聯(lián)電容后,MOS管為什么會炸管?原因分析

    MOSFET炸管也有大原因,電壓,電流,溫度,比如MOSFET漏源極兩端的電壓超過了最大極限值,或者MOSFET的漏源極電流超過了最大極限值,或者MOSFET的溫度超出了最大結(jié)溫,這些參數(shù)限值我們都可以在規(guī)格書中查閱。
    的頭像 發(fā)表于 11-15 18:25 ?2.8w次閱讀
    MOSFET電路柵源極GS之間并聯(lián)電容后,MOS管為什么會炸管?<b class='flag-5'>原因</b>分析