chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

三維晶體管陣列有望打破摩爾定律

倩倩 ? 來源:環(huán)球網(wǎng) ? 2020-01-18 16:31 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

目前,用于計(jì)算機(jī)處理器的硅集成電路正接近單個(gè)芯片上晶體管的最大可行密度,至少在二維陣列中是這樣。摩爾定律看似已難以維持。美國密歇根大學(xué)一研究團(tuán)隊(duì)卻另辟蹊徑,將晶體管陣列帶入三維空間,在最先進(jìn)的硅芯片上直接堆疊第二層晶體管。這一研究為開發(fā)打破摩爾定律的硅集成電路鋪平了道路。

摩爾定律認(rèn)為,集成電路上可容納的晶體管數(shù)目,約每隔兩年便會(huì)增加一倍。目前硅集成電路的晶體管密度已接近極限。而隨著硅晶體管尺寸變得越來越小,它們的工作電壓也在不斷下降,導(dǎo)致最先進(jìn)的處理芯片可能會(huì)與觸摸板、顯示驅(qū)動(dòng)器等高電壓接口組件不兼容,后者需要在更高電壓下運(yùn)行,以避免錯(cuò)誤的觸摸信號(hào)或過低亮度設(shè)置之類的影響。這就需要額外的芯片來處理接口設(shè)備和處理器之間的信號(hào)轉(zhuǎn)換。

為解決上述問題,密歇根大學(xué)研究人員通過附加器件層的單片三維集成,來提高硅互補(bǔ)金屬氧化物半導(dǎo)體集成電路的性能。他們首先使用含鋅和錫的溶液覆蓋硅芯片,在其表面形成均勻涂層,隨后短暫烘烤使其干燥,經(jīng)過不斷重復(fù)后制成一層約75納米厚的氧化鋅錫膜。使用該氧化鋅錫膜制造的薄膜晶體管可以承受比下方硅芯片更高的電壓。

為了解決兩個(gè)器件層之間的電壓失配問題,研究人員采用了頂部肖特基、底部歐姆的接觸結(jié)構(gòu),在觸點(diǎn)添加的肖特基門控薄膜晶體管和垂直薄膜二極管具有優(yōu)良的開關(guān)性能。測(cè)試顯示,在集成了高壓薄膜晶體管后,基礎(chǔ)硅芯片仍然可以工作。

研究人員表示,硅集成電路在低電壓(約1伏)下工作,但可以通過單片集成薄膜晶體管來提供高電壓處理能力,從而免除了對(duì)額外芯片的需求。他們的新方法將氧化物電子學(xué)的優(yōu)勢(shì)引入到單個(gè)硅晶體管中,有助于更緊湊、具有更多功能的芯片的開發(fā)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54024

    瀏覽量

    466393
  • 集成電路
    +關(guān)注

    關(guān)注

    5453

    文章

    12574

    瀏覽量

    374699
  • 摩爾定律
    +關(guān)注

    關(guān)注

    4

    文章

    640

    瀏覽量

    80939
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    電壓選擇晶體管應(yīng)用電路第二期

    電壓選擇晶體管應(yīng)用電路第二期 以前發(fā)表過關(guān)于電壓選擇晶體管的結(jié)構(gòu)和原理的文章,這一期我將介紹一下電壓選擇晶體管的用法。如圖所示: 當(dāng)輸入電壓Vin等于電壓選擇晶體管QS的柵極控制電壓時(shí)
    發(fā)表于 11-17 07:42

    多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu)

    多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu) 為滿足多進(jìn)制邏輯運(yùn)算的需要,設(shè)計(jì)了一款多值電場(chǎng)型電壓選擇晶體管??刂贫M(jìn)制電路通斷需要二進(jìn)制邏輯門電路,實(shí)際上是對(duì)電壓的一種選擇,而傳統(tǒng)二進(jìn)制邏輯門電路通常比較復(fù)雜
    發(fā)表于 09-15 15:31

    【「AI芯片:科技探索與AGI愿景」閱讀體驗(yàn)】+工藝創(chuàng)新將繼續(xù)維持著摩爾神話

    。那該如何延續(xù)摩爾神話呢? 工藝創(chuàng)新將是其途徑之一,芯片中的晶體管結(jié)構(gòu)正沿著摩爾定律指出的方向一代代演進(jìn),本段加速半導(dǎo)體的微型化和進(jìn)一步集成,以滿足AI技術(shù)及高性能計(jì)算飛速發(fā)展的需求。 CMOS工藝從
    發(fā)表于 09-06 10:37

    當(dāng)摩爾定律 “踩剎車” ,星 、AP、普迪飛共話半導(dǎo)體制造新變革新機(jī)遇

    ,揭示行業(yè)正處于從“晶體管密度驅(qū)動(dòng)”向“系統(tǒng)級(jí)創(chuàng)新”轉(zhuǎn)型的關(guān)鍵節(jié)點(diǎn)。隨著摩爾定律放緩、供應(yīng)鏈分散化政策推進(jìn),一場(chǎng)融合制造技術(shù)革新與供應(yīng)鏈數(shù)字化的產(chǎn)業(yè)變革正在上演。
    的頭像 發(fā)表于 08-19 13:48 ?1382次閱讀
    當(dāng)<b class='flag-5'>摩爾定律</b> “踩剎車” ,<b class='flag-5'>三</b>星 、AP、普迪飛共話半導(dǎo)體制造新變革新機(jī)遇

    AI狂飆, FPGA會(huì)掉隊(duì)嗎? (上)

    摩爾定律說,集成電路上的晶體管數(shù)量大約每兩年翻一番。隨著晶體管尺寸接近物理極限,摩爾定律的原始含義已不再適用,但計(jì)算能力的提升并沒有停止。英偉達(dá)的SOC在過去幾年的發(fā)展中,AI算力大致
    的頭像 發(fā)表于 08-07 09:03 ?1286次閱讀
    AI狂飆, FPGA會(huì)掉隊(duì)嗎? (上)

    晶心科技:摩爾定律放緩,RISC-V在高性能計(jì)算的重要性突顯

    運(yùn)算還是快速高頻處理計(jì)算數(shù)據(jù),或是超級(jí)電腦,只要設(shè)計(jì)或計(jì)算系統(tǒng)符合項(xiàng)之一即可稱之為HPC。 摩爾定律走過數(shù)十年,從1970年代開始,世界領(lǐng)導(dǎo)廠商建立晶圓廠、提供制程工藝,在28nm之前取得非常大的成功。然而28nm之后摩爾定律
    的頭像 發(fā)表于 07-18 11:13 ?4263次閱讀
    晶心科技:<b class='flag-5'>摩爾定律</b>放緩,RISC-V在高性能計(jì)算的重要性突顯

    東京大學(xué)開發(fā)氧化銦(InGaOx)新型晶體管,延續(xù)摩爾定律提供新思路

    氧化物場(chǎng)效應(yīng)晶體管(MOSFET)展現(xiàn)出卓越的性能,遷移率高達(dá)44.5cm2/Vs。在嚴(yán)苛的應(yīng)力測(cè)試中,這款晶體管連續(xù)穩(wěn)定工作近小時(shí),顯示出其在高壓和高溫等極端條件
    的頭像 發(fā)表于 07-02 09:52 ?980次閱讀
    東京大學(xué)開發(fā)氧化銦(InGaOx)新型<b class='flag-5'>晶體管</b>,延續(xù)<b class='flag-5'>摩爾定律</b>提供新思路

    下一代高速芯片晶體管解制造問題解決了!

    ,10埃)開始一直使用到A7代。 從這些外壁叉片晶體管的量產(chǎn)中獲得的知識(shí)可能有助于下一代互補(bǔ)場(chǎng)效應(yīng)晶體管(CFET)的生產(chǎn)。 目前,領(lǐng)先的芯片制造商——英特爾、臺(tái)積電和星——正在利用其 18A、N2
    發(fā)表于 06-20 10:40

    鰭式場(chǎng)效應(yīng)晶體管的原理和優(yōu)勢(shì)

    自半導(dǎo)體晶體管問世以來,集成電路技術(shù)便在摩爾定律的指引下迅猛發(fā)展。摩爾定律預(yù)言,單位面積上的晶體管數(shù)量每兩年翻一番,而這一進(jìn)步在過去幾十年里得到了充分驗(yàn)證。
    的頭像 發(fā)表于 06-03 18:24 ?1946次閱讀
    鰭式場(chǎng)效應(yīng)<b class='flag-5'>晶體管</b>的原理和優(yōu)勢(shì)

    低功耗熱發(fā)射極晶體管的工作原理與制備方法

    集成電路是現(xiàn)代信息技術(shù)的基石,而晶體管則是集成電路的基本單元。沿著摩爾定律發(fā)展,現(xiàn)代集成電路的集成度不斷提升,目前單個(gè)芯片上已經(jīng)可以集成數(shù)百億個(gè)晶體管
    的頭像 發(fā)表于 05-22 16:06 ?1339次閱讀
    低功耗熱發(fā)射極<b class='flag-5'>晶體管</b>的工作原理與制備方法

    跨越摩爾定律,新思科技掩膜方案憑何改寫3nm以下芯片游戲規(guī)則

    電子發(fā)燒友網(wǎng)報(bào)道(文/黃山明)在半導(dǎo)體行業(yè)邁向3nm及以下節(jié)點(diǎn)的今天,光刻工藝的精度與效率已成為決定芯片性能與成本的核心要素。光刻掩模作為光刻技術(shù)的“底片”,其設(shè)計(jì)質(zhì)量直接決定了晶體管結(jié)構(gòu)的精準(zhǔn)度
    的頭像 發(fā)表于 05-16 09:36 ?5936次閱讀
    跨越<b class='flag-5'>摩爾定律</b>,新思科技掩膜方案憑何改寫3nm以下芯片游戲規(guī)則

    電力電子中的“摩爾定律”(1)

    創(chuàng)始人之一的戈登·摩爾(GordonMoore)在《電子器件會(huì)議記錄》中提出,集成電路芯片上所能容納的晶體管數(shù)量每隔大約18至24個(gè)月會(huì)翻倍,同時(shí)成本也會(huì)相應(yīng)下降
    的頭像 發(fā)表于 05-10 08:32 ?902次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(1)

    玻璃基板在芯片封裝中的應(yīng)用

    自集成電路誕生以來,摩爾定律一直是其發(fā)展的核心驅(qū)動(dòng)力。根據(jù)摩爾定律,集成電路單位面積上的晶體管數(shù)量每18到24個(gè)月翻一番,性能也隨之提升。然而,隨著晶體管尺寸的不斷縮小,制造工藝的復(fù)雜
    的頭像 發(fā)表于 04-23 11:53 ?3161次閱讀
    玻璃基板在芯片封裝中的應(yīng)用

    晶體管電路設(shè)計(jì)(下)

    晶體管,F(xiàn)ET和IC,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計(jì),源極跟隨器電路設(shè)計(jì),F(xiàn)ET低頻功率放大器的設(shè)計(jì)與制作,柵極接地放大電路的設(shè)計(jì),電流反饋型OP放大器的設(shè)計(jì)與制作,進(jìn)晶體管
    發(fā)表于 04-14 17:24

    瑞沃微先進(jìn)封裝:突破摩爾定律枷鎖,助力半導(dǎo)體新飛躍

    在半導(dǎo)體行業(yè)的發(fā)展歷程中,技術(shù)創(chuàng)新始終是推動(dòng)行業(yè)前進(jìn)的核心動(dòng)力。深圳瑞沃微半導(dǎo)體憑借其先進(jìn)封裝技術(shù),用強(qiáng)大的實(shí)力和創(chuàng)新理念,立志將半導(dǎo)體行業(yè)邁向新的高度。 回溯半導(dǎo)體行業(yè)的發(fā)展軌跡,摩爾定律無疑是一個(gè)重要的里程碑
    的頭像 發(fā)表于 03-17 11:33 ?901次閱讀
    瑞沃微先進(jìn)封裝:突破<b class='flag-5'>摩爾定律</b>枷鎖,助力半導(dǎo)體新飛躍