chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何簡單快速的實現(xiàn)嵌入式FPGA

Wildesbeast ? 來源:網(wǎng)絡(luò)整理 ? 作者:佚名 ? 2020-01-12 10:56 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

嵌入式FPGA將不再是夢想。根據(jù)Achronix,未來,芯片設(shè)計者只要簡單地將線對線互連加進(jìn)其SoC設(shè)計即可。

Achronix Semiconductor 營銷副總裁 Steve Mensor 表示,這款被稱為 Speedcore 的嵌入式 FPGA (eFPGA) IP 產(chǎn)品目前已經(jīng)就緒且正出貨中。盡管并未透露出貨數(shù)字以及客戶名稱,該公司表示這款產(chǎn)品現(xiàn)在已經(jīng)提供給客戶使用了。

Speedcore 象征著該公司首次進(jìn)軍 IP 業(yè)務(wù)。Achronix 自 2013 年以來一直在生產(chǎn)其旗艦級 FPGA 產(chǎn)品——Speedster 22i。因此,對于 Achronix 來說,這是一條漫長的道路,因為該公司在 4 年以前才首次宣布開發(fā) eFPGA IP 的計劃。

盡管如此,Achronix 在此看到了一線曙光,預(yù)計今年可望首次盈利,營收上看 1,200 萬美元。根據(jù) Mensor 表示,該公司預(yù)計其銷售額將在 2017 年成長超過 4,000 萬美元,進(jìn)一步使 eFPGA IP 業(yè)務(wù)成為帶動 Achronix 成長的“重要驅(qū)動力”。

設(shè)計工具

Speedcore 采用與 Achronix Speedster 22i FPGA 相同的高性能架構(gòu)。專為運算和網(wǎng)絡(luò)加速應(yīng)用而設(shè)計的 Speedcore eFPGA IP 將整合至其他公司的 ASIC,應(yīng)用于數(shù)據(jù)中心、無線基礎(chǔ)設(shè)施和網(wǎng)絡(luò)設(shè)備。

Mensor 認(rèn)為,eFPGA 的最大優(yōu)勢在于其設(shè)計工具。多年來,Achronix 了解到客戶需要更好的設(shè)計工具,為其帶來優(yōu)質(zhì)的結(jié)果、簡單易用性以及第三方整合,而這些特點都是“Achronix CAD 環(huán)境”(ACE)所能提供的一部份。

為了成為系統(tǒng)的一部份,eFPGA IP 必須具備易于整合于 SoC 的功能設(shè)計。Achronix 提供了可讓客戶直接整合于其 SoC 的 GDS II 版 Speedcore IP,以及可讓客戶用于設(shè)計、驗證與編程 Speedcore eFPGA 功能的 ACE 工具客制版。

CPU 投片?

整個電子產(chǎn)業(yè)都知道 FPGA 極其熱門。只要看看微軟(Microsoft)的 Project Catapult 就知道了。

微軟解釋,這項計劃是專為“加速微軟在網(wǎng)絡(luò)、安全、云端服務(wù)和人工智能AI)等方面的超級運算基礎(chǔ)”而打造的,并作為其于“后 CPU”(post-CPU)的各種技術(shù)——包括 GPU、FPGA 與 ASIC 的最大睹注。

微軟這項 Project Catapult 的關(guān)鍵就在于 Altera Stratix V D5 FPGA。Mensor 強調(diào),整個電子產(chǎn)業(yè)普遍存在的看法是,微軟的計劃促成了英特爾Intel)決定收購 Altera。

藉由 AlphaGo,Googler 的客制 Tensor 處理器單元也激勵了許多工程師,促使他們開始考慮從 ASIC 到 GPU 和 DSP 的一切。Mensor 解釋說,他們正在尋找能夠更有效率處理“加速非結(jié)構(gòu)性搜尋、機器學(xué)習(xí)與人工智能”的技術(shù)。

Achronix 在其中看到了機會。

FPGA 應(yīng)用領(lǐng)域以及成長階段

FPGA 從 1990 年代中期作為“膠合芯片”(glue chip)開始流行于市場上,如今正重新定義其價值,成為 CPU 的協(xié)同處理器。在這個角色上,F(xiàn)PGA 可加速加密 / 解密、壓縮 / 解壓縮,或甚至是預(yù)處理資料封包,以便只讓有關(guān)的共享資料可被傳送與進(jìn)行處理。

當(dāng)進(jìn)行非結(jié)構(gòu)化搜尋時,F(xiàn)PGA 的平行環(huán)境經(jīng)證實是十分有效的。例如,相較于專為劃分功能成為較小部份以及依順序作業(yè)而設(shè)計的 CPU 而言,F(xiàn)PGA 能以平行方式,在單一頻率周期完成整個任務(wù)。

當(dāng)無線基礎(chǔ)設(shè)施必須涵蓋多個地理區(qū)時,F(xiàn)PGA 是可編程數(shù)位前端和地理區(qū)客制化的一張備用王牌。

在芯片之間布線

盡管在 SoC 中嵌入 FPGA 總能為設(shè)計者帶來不錯的設(shè)計想法,但對于 FPGA 供應(yīng)商而言,要實現(xiàn)這個愿望并不容易。

“在不同芯片之間布線是非常困難的,”Mensor 說。成功整合 eFPGA IP 的關(guān)鍵在于盡可能降低延遲并提高吞吐量。該公司強調(diào),Achronix 最先提供了具有嵌入式系統(tǒng)級 IP 的高密度 FPGA。

對于“希望將 ASIC 設(shè)計的所有效率以及 eFPGA 可編程硬件加速器的靈活性結(jié)合于同一芯片”的公司,Achronix 為其提供相同的 eFPGA 技術(shù)。

而對于 IP 供貨商而言,整合極具挑戰(zhàn)之處在于客戶對于特定應(yīng)用所要求的優(yōu)化芯片尺寸、功耗與資源分配總有不同的想法與方法。他們還自行定義了查找表數(shù)目、嵌入式內(nèi)存模塊女以及 DSP 模塊的數(shù)量。

但問題并不一定是客戶的不同建置方式,而是他們經(jīng)常使用不同的方法進(jìn)行芯片測試與驗證。Mensor 解釋,客戶并不知道 IP 供貨商的工具如何與其搭配作業(yè)。例如,“我們經(jīng)常聽到客戶問:‘如何才能用你們的 IP 關(guān)閉計時功能?’”

雖然 Achronix 并未為客戶整合其 IP,其業(yè)務(wù)取決于所提供的工具是否足以讓客戶快速完成設(shè)計

Achronix NT31P1 Achronix 也向外收購了一些第三方 IP,包括接口協(xié)議、可編程 IO、SerDes 和 PLL 等。那么在開發(fā) FPGA 和滿足客戶需求時,Achronix 是否遇到困難?Mensor 說:“我們總會試著把遇到的每個問題都轉(zhuǎn)化為一次機會?!?/p>

對于 Achronix 來說,其關(guān)鍵在于整合該公司的 FPGA 架構(gòu)。最終的結(jié)果是一款更精簡的 Speedster 22i,其可編程 IO、SerDes 和接口控制器占用的空間更少,相形之下,競爭對手的高階 FPGA 通常使用了大約 50%的芯片面積。

Achronix NT31P2 FPGA 芯片尺寸比較

提高延遲和傳輸速率

Achronix 認(rèn)為,能夠與 SoC 實現(xiàn)線對線連接的 Speedcore eFPGA,有助于消除大量的可編程 IO 緩沖器,從而使功耗降低一半。此外,Speedcore 的芯片尺寸也比標(biāo)準(zhǔn) FPGA 更小,使得 eFPGA 的成本可降低 90%以上。

然而,Mensor 強調(diào),“對于大多數(shù)客戶而言,最大的決定因素在于延遲和吞吐量方面的問題?!备鶕?jù) Achronix,相較于獨立的 FPGA,eFPGA 具有更高的接口性能,可望提高 10 倍的吞吐量和延遲性能。

Speedcore 現(xiàn)可采用臺積電 16FF+工藝,并以臺積電 7nm 技術(shù)進(jìn)行開發(fā)。該公司并承諾,透過 Speedcore 的模塊化架構(gòu)讓 Achronix 能夠輕松地將該技術(shù)轉(zhuǎn)移到不同的工藝技術(shù)和堆棧。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1659

    文章

    22368

    瀏覽量

    633040
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    11250

    瀏覽量

    223862
  • soc
    soc
    +關(guān)注

    關(guān)注

    39

    文章

    4551

    瀏覽量

    228193
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    嵌入式FPGA的區(qū)別

    嵌入式系統(tǒng)與FPGA的核心差異:軟件定義功能VS硬件可重構(gòu)。嵌入式適合通用計算,開發(fā)門檻低;FPGA憑借并行處理實現(xiàn)納秒級響應(yīng),但成本高、開
    發(fā)表于 11-19 06:55

    基于FPGA嵌入式ASIP 軟核設(shè)計與實現(xiàn)

    基于FPGA嵌入式ASIP 軟核設(shè)計與實現(xiàn)作者:李慶誠 任健 劉嘉欣 黃寶貞 來源:微計算機信息摘要:采用ASIP+FPGA 模式設(shè)計了一款嵌入
    發(fā)表于 02-06 10:44 ?30次下載

    如何用FPGA實現(xiàn)嵌入式系統(tǒng)

    如何用FPGA實現(xiàn)嵌入式系統(tǒng) 一、概述 ??? 在許多領(lǐng)域中廣泛應(yīng)用的嵌入式計算系統(tǒng)(簡稱為嵌入式系統(tǒng)),是在更大的電子器
    發(fā)表于 04-02 23:48 ?7966次閱讀
    如何用<b class='flag-5'>FPGA</b><b class='flag-5'>實現(xiàn)</b><b class='flag-5'>嵌入式</b>系統(tǒng)

    基于OpenBus系統(tǒng)的FPGA嵌入式設(shè)計與實現(xiàn)

    隨著FPGA技術(shù)的發(fā)展,FPGA設(shè)計已不再只是硬件電路的設(shè)計,而是包含處理器、外圍組件和接口邏輯在內(nèi)的完整數(shù)字系統(tǒng),同時在處理器中編程完成嵌入式代碼的FPGA軟設(shè)計。與傳統(tǒng)的主要
    發(fā)表于 11-26 16:24 ?57次下載
    基于OpenBus系統(tǒng)的<b class='flag-5'>FPGA</b><b class='flag-5'>嵌入式</b>設(shè)計與<b class='flag-5'>實現(xiàn)</b>

    FPGA實現(xiàn)嵌入式系統(tǒng)

    FPGA實現(xiàn)嵌入式系統(tǒng),有需要的下來看看
    發(fā)表于 05-10 11:24 ?21次下載

    基于FPGA嵌入式塊SRAM的設(shè)計

    基于FPGA嵌入式塊SRAM的設(shè)計
    發(fā)表于 01-19 21:22 ?15次下載

    基于SPB的FPGA嵌入式音頻處理系統(tǒng)的設(shè)計

    的軟件構(gòu)架。SPB中的軟件IP模塊可以屏蔽底層細(xì)節(jié),為FPGA嵌入式設(shè)計的快速開發(fā)提供便利,提高研發(fā)效率。介紹了基于SPB的FPGA嵌入式設(shè)
    發(fā)表于 10-26 16:39 ?17次下載
    基于SPB的<b class='flag-5'>FPGA</b><b class='flag-5'>嵌入式</b>音頻處理系統(tǒng)的設(shè)計

    嵌入式FPGA怎樣既簡單快速實現(xiàn)

    盡管在 SoC 中嵌入 FPGA 總能為設(shè)計者帶來不錯的設(shè)計想法,但對于 FPGA 供應(yīng)商而言,要實現(xiàn)這個愿望并不容易。
    發(fā)表于 03-13 09:30 ?743次閱讀

    如何使用SoC實現(xiàn)嵌入式FPGA的設(shè)計

    嵌入式 FPGA 將不再是夢想。根據(jù) Achronix,未來,芯片設(shè)計者只要簡單地將線對線互連加進(jìn)其 SoC 設(shè)計即可。 Achronix Semiconductor 營銷副總裁 Steve
    發(fā)表于 12-23 13:22 ?17次下載
    如何使用SoC<b class='flag-5'>實現(xiàn)</b><b class='flag-5'>嵌入式</b><b class='flag-5'>FPGA</b>的設(shè)計

    FPGA實現(xiàn)嵌入式系統(tǒng)

    FPGA實現(xiàn)嵌入式系統(tǒng)(嵌入式開發(fā)報班哪個好)-該文檔為FPGA實現(xiàn)
    發(fā)表于 07-30 09:13 ?12次下載
    <b class='flag-5'>FPGA</b><b class='flag-5'>實現(xiàn)</b><b class='flag-5'>嵌入式</b>系統(tǒng)

    基于ARM的FPGA嵌入式系統(tǒng)實現(xiàn)

    基于ARM的FPGA嵌入式系統(tǒng)實現(xiàn)(嵌入式開發(fā)工作怎么這么難找)-該文檔為基于ARM的FPGA嵌入式
    發(fā)表于 07-30 13:03 ?16次下載
    基于ARM的<b class='flag-5'>FPGA</b><b class='flag-5'>嵌入式</b>系統(tǒng)<b class='flag-5'>實現(xiàn)</b>

    嵌入式FPGA的詳解

    不需要的部分裁去(可裁剪)。所以嵌入式系統(tǒng)一般都具有便攜、低功耗、性能單一等特性。嵌入式FPGA(eFPGA)是指將一個或多個FPGA以IP
    發(fā)表于 10-21 11:36 ?11次下載
    對<b class='flag-5'>嵌入式</b><b class='flag-5'>FPGA</b>的詳解

    fpga嵌入式的區(qū)別 嵌入式fpga開發(fā)有什么關(guān)系

    fpga嵌入式的區(qū)別 FPGA嵌入式系統(tǒng)在設(shè)計和應(yīng)用上存在一些關(guān)鍵的區(qū)別,具體如下: 靈活性:FPGA具有高度的靈活性,可以根據(jù)需要重新
    的頭像 發(fā)表于 03-14 17:04 ?9073次閱讀

    fpga嵌入式

    FPGA(現(xiàn)場可編程門陣列)不是嵌入式系統(tǒng),但FPGA嵌入式系統(tǒng)中有著重要的應(yīng)用。
    的頭像 發(fā)表于 03-14 17:19 ?4896次閱讀

    嵌入式fpga是什么意思

    嵌入式FPGA是指將FPGA技術(shù)集成到嵌入式系統(tǒng)中的一種解決方案。嵌入式系統(tǒng)是一種為特定應(yīng)用而設(shè)計的計算機系統(tǒng),它通常包括處理器、內(nèi)存、外設(shè)
    的頭像 發(fā)表于 03-15 14:29 ?2843次閱讀