chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA有符號數(shù)乘法操作指南

汽車玩家 ? 來源:科學(xué)計算technomania ? 作者:貓叔 ? 2020-03-08 17:14 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA中乘法器是很稀缺的資源,但也是我們做算法必不可少的資源。7系列及之前的FPGA都是25x18的DSP,UltraScale中是27x18,我們可以通過調(diào)IP Core的方式或者原語的方式來進行乘法操作。在里面可以設(shè)置有符號還是無符號數(shù)乘法。

FPGA有符號數(shù)乘法操作指南

FPGA有符號數(shù)乘法操作指南

當(dāng)然,我們也可以直接使用*符合來進行乘法,對于無符號的乘法

reg [7:0] ubyte_a;
reg [7:0] ubyte_b;
(* use_dsp48="yes" *)
output reg[15:0] u_res;

always @ ( posedge clk ) begin 
    if(rst)
        u_res <= 'b0;
    else
        u_res <= ubyte_a * ubyte_b;
end

有符號乘法可以在Verilog中使用signed來標注。

reg signed [7:0] byte_a;
reg signed [7:0] byte_b;
(* use_dsp48="yes" *)
reg signed [15:0] res;

always @ ( posedge clk ) begin 
    if(rst)
        res <= 'b0;
    else
        res <= byte_a * byte_b;
end

當(dāng)然我們也要理解有符號數(shù)乘法的原理,其實就是擴位乘法,把高位都補充為符號位。

有符號數(shù)乘法:

reg [7:0] ubyte_a;
reg [7:0] ubyte_b;
(* use_dsp48="yes" *)
reg [15:0] res_manul;

always @ ( posedge clk ) begin
    if(rst)
        res_manul <= 'b0;
    else
        res_manul <= {{8{byte_a[7]}},ubyte_a} * {{8{ubyte_b[7]}},ubyte_b};
end

關(guān)于乘法輸出的位寬,我們知道,兩個8bits的無符號數(shù)乘法,結(jié)果的位寬是16bits,但對于兩個8bits有符號數(shù)的乘法,只要兩個數(shù)不同時為-128,即二進制0b1000_0000,那么輸出結(jié)果的高兩位都是符號位,我們只需要取低15bits即可。因此,如果我們可以保證兩個輸入的乘數(shù)不會同時為有符號數(shù)所能表示的負數(shù)最小值,那么乘法結(jié)果的高兩位都是符號位,只取其中一位即可。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    559

    文章

    8218

    瀏覽量

    364045
  • FPGA
    +關(guān)注

    關(guān)注

    1656

    文章

    22292

    瀏覽量

    630418
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    操作的常見錯誤與應(yīng)對策略

    的,可能會導(dǎo)致數(shù)據(jù)溢出或丟失。 (三)數(shù)據(jù)類型位表示的理解要點 在嵌入式系統(tǒng)中,不同的數(shù)據(jù)類型有著不同的位表示方式,這一點在進行位操作時尤為重要。符號數(shù)和無符號數(shù)的位表示就存
    發(fā)表于 11-24 07:50

    定點數(shù)表示實數(shù)的方法以及定點數(shù)在硬件上的運算驗證

    ,Vivado就能將后續(xù)符號數(shù)運算綜合成相應(yīng)電路(與C語言不同,Verilog規(guī)定,無符號數(shù)符號數(shù)運算,會將有
    發(fā)表于 10-28 08:13

    一個提升蜂鳥E203性能的方法:乘除法器優(yōu)化

    ,同樣對于無符號乘法進行一位符號擴展后統(tǒng)一當(dāng)作符號數(shù)進行運算,另外,由于加減交替法迭代所得的結(jié)果存在著1比特精度的問題,因此還需要額外3個
    發(fā)表于 10-27 07:16

    E203V2長周期乘法器核心booth算法解讀

    E203V2乘法器所在模塊為e203_exu_alu_muldiv.v,其中包含乘法和除法兩大塊,這里僅對乘法模塊進行解讀。 乘法模塊首先進行booth編碼,其目的為方便兩個
    發(fā)表于 10-24 09:33

    通過內(nèi)聯(lián)匯編調(diào)用乘法指令mulh\\mulhsu\\mulhu

    高32位 mulhsurd, rs1,rs2 將rs1當(dāng)作符號數(shù),rs2當(dāng)作無符號數(shù)相乘,取高32位 2.由于C語言中的乘法符號,
    發(fā)表于 10-24 06:52

    Verilog實現(xiàn)使用Booth編碼和Wallace樹的定點補碼乘法器原理

    對于符號整數(shù)乘法操作,E203使用常用的Booth編碼產(chǎn)生部分積,然后使用迭代的方法,每個周期使用加法器對部分積進行累加,經(jīng)過多個周期的迭代之后得到最終的乘積。其基本硬件原理圖如圖所
    發(fā)表于 10-23 08:01

    對于指令集中back2back情況的簡單介紹

    (64 位中的低 32 位)就用 mul 指令。要得到高 32 位,如果操作數(shù)都是符號數(shù),就用 mulh 指令;如果操作數(shù)都是無符號數(shù),就
    發(fā)表于 10-23 06:52

    蜂鳥乘法器設(shè)計分享

    與無符號數(shù)的運算。蜂鳥中為了保證運算的一致性,統(tǒng)一在操作數(shù)前面補1位符號位,從而將無符號數(shù)轉(zhuǎn)化為符號數(shù)
    發(fā)表于 10-22 08:21

    Booth編碼的原理及選擇

    Booth提出該算法的初衷是基于當(dāng)時計算機中的移位運算比加法運算要快這個硬件環(huán)境,其目的是通過移位運算代替部分加法運算來提高乘法運算速度。然而,Booth算法更大的優(yōu)勢在于,它對符號數(shù)和無
    發(fā)表于 10-22 07:53

    改進型乘法器結(jié)構(gòu)設(shè)計

    表示源寄存器。4條乘法指令分別按符號擴展操作和結(jié)果高低位選取操作生成相應(yīng)的控制信號,MULHU指令乘法的兩個
    發(fā)表于 10-22 07:51

    RISC-V M擴展介紹

    。 3.硬件乘法器將兩個操作數(shù)進行乘法運算,并將結(jié)果存放到指定的寄存器中。 4.如果乘法結(jié)果超出了寄存器的位數(shù),需要進行截斷以適應(yīng)寄存器的大小。 需要注意的是,RISC-V
    發(fā)表于 10-21 06:50

    Copilot操作指南(一):使用圖片生成原理圖符號、PCB封裝

    操作方法。? ” ? 圖片生成原理圖符號(Symbol) Copilot 支持圖片生成原理圖符號功能,支持原理圖編輯器與符號編輯器兩種場景。只需在 Copilot 中? @圖片生成
    的頭像 發(fā)表于 07-15 11:14 ?3936次閱讀
    Copilot<b class='flag-5'>操作</b><b class='flag-5'>指南</b>(一):使用圖片生成原理圖<b class='flag-5'>符號</b>、PCB封裝

    Verilog中signed和$signed()的用法

    嗎?其實不是的,因為符號數(shù)和無符號數(shù)據(jù)的加法強結(jié)果和乘法器結(jié)構(gòu)是一樣的,signed的真正作用是決定如何對操作數(shù)擴位的問題。 2、veri
    的頭像 發(fā)表于 02-17 17:47 ?1191次閱讀
    Verilog中signed和$signed()的用法

    請問AFE5801 AD轉(zhuǎn)換后數(shù)字信號是用符號數(shù)還是無符號數(shù)表示的?

    請問AFE5801 AD轉(zhuǎn)換后數(shù)字信號是用符號數(shù)還是無符號數(shù)表示的啊?
    發(fā)表于 02-11 07:18

    ADS8688分別設(shè)置0 to 1.25 × VREF和±1.25 × VREF采樣范圍時,得到的16位數(shù)據(jù)是按照符號數(shù)還是無符號數(shù)進行轉(zhuǎn)換?

    請問ADS8688 在分別設(shè)置 0 to 1.25 × VREF 和±1.25 × VREF采樣范圍時,得到的16位數(shù)據(jù)是按照符號數(shù)還是無符號數(shù)進行轉(zhuǎn)換?兩者一樣嗎?
    發(fā)表于 12-20 08:03