chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Vivado進行時序約束的兩種方式

汽車玩家 ? 來源:科學計算technomania ? 作者:貓叔 ? 2020-03-08 17:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

時序約束輔助工具

上面我們講的都是xdc文件的方式進行時序約束,Vivado中還提供了兩種圖形界面的方式,幫我們進行時序約束:時序約束編輯器(Edit Timing Constraints )和時序約束向?qū)В–onstraints Wizard)。兩者都可以在綜合或?qū)崿F(xiàn)后的Design中打開。

1. 時序約束編輯器

打開之后就可顯示出我們之前做的所有約束,當然,還可以再添加、刪除或修改時序約束。

比如我們要新添加一個主時鐘,先選中左邊的Create Clock,再點擊+號添加約束,然后就會看到下面的界面,按下圖中步驟操作。

其中,選擇時鐘按鈕會彈出一個新的窗口,如下圖所示,我們只需根據(jù)時鐘名字進行查找并選擇即可。

2. 時序約束向?qū)?/p>

時序約束向?qū)Э梢宰詣幼R別出未約束的主時鐘,我們把wave_gen工程的xdc文件中對clk2的時鐘約束注釋掉,重新綜合并實現(xiàn)后,打開時序約束向?qū)?,可以看到clk2被檢測出未約束,點擊編輯按鈕,設(shè)置參數(shù)后就可完成約束。

時序約束向?qū)凑罩鲿r鐘約束、衍生時鐘約束、輸入延遲約束、輸出延遲約束、時序例外約束、異步時鐘約束等的順序引導設(shè)計者創(chuàng)建約束。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 時序約束
    +關(guān)注

    關(guān)注

    1

    文章

    118

    瀏覽量

    13684
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    835

    瀏覽量

    68794
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    兩種驅(qū)動方式下永磁直線開關(guān)磁鏈電機的研究

    摘要:永磁開關(guān)磁鏈電機數(shù)學模型可以等效為永磁無刷電機,普遍采用方波驅(qū)動方式。在有限元基礎(chǔ)上分析6/7極直線式磁鏈電機反電勢波形,采用方波和正弦波驅(qū)動方式,比較兩種方式下的電流、電壓、平
    發(fā)表于 06-09 16:18

    FPGA時序約束之設(shè)置時鐘組

    Vivado時序分析工具默認會分析設(shè)計中所有時鐘相關(guān)的時序路徑,除非時序約束中設(shè)置了時鐘組或false路徑。使用set_clock_gro
    的頭像 發(fā)表于 04-23 09:50 ?471次閱讀
    FPGA<b class='flag-5'>時序</b><b class='flag-5'>約束</b>之設(shè)置時鐘組

    一文詳解Vivado時序約束

    Vivado時序約束是保存在xdc文件中,添加或創(chuàng)建設(shè)計的工程源文件后,需要創(chuàng)建xdc文件設(shè)置時序約束。
    的頭像 發(fā)表于 03-24 09:44 ?3527次閱讀
    一文詳解<b class='flag-5'>Vivado</b><b class='flag-5'>時序</b><b class='flag-5'>約束</b>

    Vivado使用小技巧

    有時我們對時序約束進行了一些調(diào)整,希望能夠快速看到對應(yīng)的時序報告,而又不希望重新布局布線。這時,我們可以打開布線后的dcp,直接在Vivado
    的頭像 發(fā)表于 10-24 15:08 ?1019次閱讀
    <b class='flag-5'>Vivado</b>使用小技巧

    使用IBIS模型進行時序分析

    電子發(fā)燒友網(wǎng)站提供《使用IBIS模型進行時序分析.pdf》資料免費下載
    發(fā)表于 10-21 10:00 ?1次下載
    使用IBIS模型<b class='flag-5'>進行時序</b>分析

    噪聲傳導的兩種模式

    噪聲傳導有兩種模式,一為差模傳導,一為共模傳導。
    的頭像 發(fā)表于 10-15 11:33 ?776次閱讀
    噪聲傳導的<b class='flag-5'>兩種</b>模式

    什么是電流保護的接線方式?有哪兩種接線方式?

    方式。下面將對這兩種接線方式進行介紹。 一、完全星形接線方式 完全星形接線方式,也稱為三相三繼電
    的頭像 發(fā)表于 10-06 17:37 ?5300次閱讀
    什么是電流保護的接線<b class='flag-5'>方式</b>?有哪<b class='flag-5'>兩種</b>接線<b class='flag-5'>方式</b>?

    Linux應(yīng)用層控制外設(shè)的兩種不同的方式

    眾所周知,linux下一切皆文件,那么應(yīng)用層如何控制硬件層,同樣是通過 文件I/O的方式來實現(xiàn)的,那么應(yīng)用層控制硬件層通常有兩種方式。
    的頭像 發(fā)表于 10-05 19:03 ?1352次閱讀
    Linux應(yīng)用層控制外設(shè)的<b class='flag-5'>兩種</b>不同的<b class='flag-5'>方式</b>

    兩種常見的硬件消抖實現(xiàn)方式

    由于機械按鍵在操作過程中會產(chǎn)生抖動現(xiàn)象,這種抖動信號如果不加以處理,就可能導致單片機等電子設(shè)備誤判按鍵狀態(tài),從而引發(fā)錯誤操作。本文將詳細介紹兩種常見的硬件消抖實現(xiàn)方式:RS觸發(fā)器和電容濾波。 RS
    的頭像 發(fā)表于 09-25 16:54 ?3743次閱讀
    <b class='flag-5'>兩種</b>常見的硬件消抖實現(xiàn)<b class='flag-5'>方式</b>

    電路的約束指的是哪

    電路的約束通常指的是電氣約束和物理約束。這約束在電路設(shè)計和分析中起著至關(guān)重要的作用。 一
    的頭像 發(fā)表于 08-25 09:34 ?2041次閱讀

    示波器兩種衰減方式的區(qū)別是什么

    兩種:內(nèi)部衰減和外部衰減。 內(nèi)部衰減 內(nèi)部衰減是指示波器內(nèi)部對輸入信號進行衰減的方式。內(nèi)部衰減器通常由電阻和電容組成,通過改變電阻和電容的參數(shù),實現(xiàn)對輸入信號的衰減。內(nèi)部衰減器的優(yōu)點如下: 1.1 精度高:內(nèi)部衰減
    的頭像 發(fā)表于 08-09 14:41 ?1048次閱讀

    深度解析FPGA中的時序約束

    建立時間和保持時間是FPGA時序約束個最基本的概念,同樣在芯片電路時序分析中也存在。
    的頭像 發(fā)表于 08-06 11:40 ?1407次閱讀
    深度解析FPGA中的<b class='flag-5'>時序</b><b class='flag-5'>約束</b>

    接地保護分為哪兩種方式

    接地保護是電氣工程中非常重要的一安全措施,其目的是確保電氣設(shè)備和系統(tǒng)在發(fā)生故障時能夠安全地將電流導向地面,從而保護人身安全和設(shè)備安全。接地保護主要分為兩種方式:工作接地和保護接地。以下是對這
    的頭像 發(fā)表于 08-05 10:24 ?2332次閱讀

    plc與傳感器的兩種連接方式

    在工業(yè)自動化領(lǐng)域,PLC(可編程邏輯控制器)與傳感器的連接是實現(xiàn)自動化控制的關(guān)鍵環(huán)節(jié)。本文將詳細介紹PLC與傳感器的兩種主要連接方式:模擬量連接和數(shù)字量連接。這兩種連接方式各有優(yōu)缺點,
    的頭像 發(fā)表于 07-25 09:36 ?2784次閱讀

    兩種SR鎖存器的約束條件

    基本約束條件: SR鎖存器是一基本的數(shù)字邏輯電路,用于存儲一位二進制信息。它有個輸入端:S(Set)和R(Reset),以及個輸出端:Q和Q'(Q的反相)。以下是SR鎖存器的基本
    的頭像 發(fā)表于 07-23 11:34 ?1816次閱讀