chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

使用現(xiàn)場(chǎng)可編程門陣列構(gòu)建了一種新的計(jì)算設(shè)備

倩倩 ? 來源:新經(jīng)網(wǎng) ? 2020-04-11 11:27 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

大阪大學(xué)的科學(xué)家使用現(xiàn)場(chǎng)可編程門陣列(FPGA)構(gòu)建了一種新的計(jì)算設(shè)備,用戶可以對(duì)其進(jìn)行定制,以最大程度地提高人工智能應(yīng)用的效率。

與當(dāng)前使用的可重新布線硬件相比,該系統(tǒng)將電路密度提高了12倍。而且,預(yù)計(jì)可將能耗降低80%。

這一進(jìn)步可能會(huì)導(dǎo)致靈活的人工智能(AI)解決方案,該解決方案可提供增強(qiáng)的性能同時(shí)消耗更少的電能。

人工智能已成為幾乎所有消費(fèi)者日常生活的一部分。像Uber這樣的智能手機(jī)應(yīng)用程序,Gmail的垃圾郵件過濾器以及Siri和Nest等智能家居設(shè)備都依賴于AI。

但是,實(shí)施這些算法通常需要大量的計(jì)算能力,這意味著大量的電費(fèi)以及大量的碳足跡。可以重新連接的系統(tǒng)(例如人腦)可以為每個(gè)任務(wù)優(yōu)化計(jì)算機(jī)電路,從而大大提高了能效。

通常,我們認(rèn)為硬件是由制造商確定的,其中包括計(jì)算機(jī)處理器的物理邏輯門和晶體管。然而,現(xiàn)場(chǎng)可編程門陣列是專用邏輯元件,用戶可以將其“現(xiàn)場(chǎng)”重新布線以用于定制邏輯應(yīng)用。

研究團(tuán)隊(duì)使用了非易失性“通孔開關(guān)”,這些通孔保持連接狀態(tài),直到用戶決定重新配置它們?yōu)橹埂?/p>

使用新穎的納米加工方法,他們能夠?qū)⑹兜脑靥畛涞筋愃凭W(wǎng)格的“橫桿”布局中。通過縮短電子信號(hào)需要路由的距離,設(shè)備最終所需的功率減少了80%。

第一作者M(jìn)asanori Hashimoto說:“我們基于現(xiàn)場(chǎng)可編程門陣列的系統(tǒng)的設(shè)計(jì)周期非???。如果需要,可以每天對(duì)其進(jìn)行重新編程,以使每個(gè)新的AI應(yīng)用程序獲得最大的計(jì)算能力?!?通孔開關(guān)的使用也消除了對(duì)以前的FPGA器件所需的編程硅區(qū)域的需要。

高級(jí)作者Jaehoon Yu說:“ Via-switch FPGA適合用作最新AI算法的高性能實(shí)現(xiàn)平臺(tái)?!?/p>

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1650

    文章

    22217

    瀏覽量

    628040
  • 人工智能
    +關(guān)注

    關(guān)注

    1813

    文章

    49536

    瀏覽量

    259347
  • 應(yīng)用程序
    +關(guān)注

    關(guān)注

    38

    文章

    3340

    瀏覽量

    59790
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    可編程負(fù)載:實(shí)驗(yàn)室與生產(chǎn)的高效測(cè)試助手

    在電子制造和研發(fā)領(lǐng)域,測(cè)試環(huán)節(jié)是確保產(chǎn)品質(zhì)量和性能的關(guān)鍵。可編程負(fù)載作為一種先進(jìn)的測(cè)試設(shè)備,因其靈活性和高效性,已成為實(shí)驗(yàn)室和生產(chǎn)線上不可或缺的工具。源儀電子有著20年電源測(cè)試設(shè)備經(jīng)驗(yàn)
    的頭像 發(fā)表于 09-05 10:45 ?353次閱讀
    <b class='flag-5'>可編程</b>負(fù)載:實(shí)驗(yàn)室與生產(chǎn)的高效測(cè)試助手

    10CX150YF672E5G現(xiàn)場(chǎng)可編程門陣列(FPGA)芯片

    nm 工藝 + 可編程功耗優(yōu)化技術(shù),靜態(tài)/動(dòng)態(tài)功耗均明顯下降;在相同邏輯規(guī)模下,功耗接近 CycloneV系列的半。2. 高性能:收發(fā)器與 DSP 硬核配合,能夠?qū)崿F(xiàn) 100Gbps級(jí)數(shù)據(jù)管道
    發(fā)表于 08-21 09:15

    上海交大突破硅基瓶頸!近零功耗“現(xiàn)場(chǎng)可編程”光收發(fā)芯片問世

    環(huán)中的PN結(jié)施加電脈沖觸發(fā)相變,實(shí)現(xiàn)了精度達(dá)10皮米、超個(gè)自由光譜范圍的非易失波長(zhǎng)調(diào)諧,在滿足微環(huán)陣列波長(zhǎng)校準(zhǔn)需求的同時(shí)有效消除了狀態(tài)維持功耗。研究團(tuán)隊(duì)還提出了一種創(chuàng)新反饋機(jī)制來抑制溫漂,成功演示了4通道
    的頭像 發(fā)表于 08-18 17:10 ?510次閱讀
    上海交大突破硅基瓶頸!近零功耗“<b class='flag-5'>現(xiàn)場(chǎng)</b><b class='flag-5'>可編程</b>”光收發(fā)芯片問世

    吉事勵(lì)可編程交流恒流源原理及特點(diǎn)介紹

    可編程交流恒流源是一種電子測(cè)試設(shè)備,其核心功能是在負(fù)載變化時(shí)保持輸出交流電流的恒定,同時(shí)允許用戶通過編程接口靈活設(shè)定電流值、波形和頻率。以下是其核心要點(diǎn):
    的頭像 發(fā)表于 07-24 18:18 ?346次閱讀
    吉事勵(lì)<b class='flag-5'>可編程</b>交流恒流源原理及特點(diǎn)介紹

    5CEBA4F23C8NQS現(xiàn)場(chǎng)可編程門陣列(FPGA)芯片

    5CEBA4F23C8NQS現(xiàn)場(chǎng)可編程門陣列(FPGA)芯片5CEBA4F23C8NQS是Intel-ALTERA(原 Altera)研發(fā)的Cyclone V系列性能卓越、低能耗的現(xiàn)場(chǎng)
    發(fā)表于 06-11 09:01

    文詳解Verilog HDL

    (Application Specific Integrated Circuit,ASIC)和現(xiàn)場(chǎng)可編程門陣列(Field Programmabl Gate Array,F(xiàn)PGA)的實(shí)現(xiàn)。
    的頭像 發(fā)表于 03-17 15:17 ?3446次閱讀
    <b class='flag-5'>一</b>文詳解Verilog HDL

    可編程電子負(fù)載的原理及主要應(yīng)用

    可編程電子負(fù)載是電源測(cè)試領(lǐng)域的關(guān)鍵設(shè)備,能夠模擬真實(shí)負(fù)載條件并動(dòng)態(tài)調(diào)整參數(shù),為電源、電池、新能源設(shè)備等提供性能驗(yàn)證。源儀電子基于20年行業(yè)經(jīng)驗(yàn),開發(fā)了可編程直流電子負(fù)載系列,涵蓋高精度
    的頭像 發(fā)表于 03-15 10:38 ?1267次閱讀
    <b class='flag-5'>可編程</b>電子負(fù)載的原理及主要應(yīng)用

    fpga和cpu的區(qū)別 芯片是gpu還是CPU

    、FPGA與CPU的區(qū)別 FPGA(Field-Programmable Gate Array,現(xiàn)場(chǎng)可編程門陣列)和CPU(Central Processing Unit,中央處理器
    的頭像 發(fā)表于 02-01 14:57 ?2549次閱讀

    物聯(lián)網(wǎng)可編程中央控制主機(jī)的主要功能描述

    物聯(lián)網(wǎng)可編程中央控制主機(jī)GF-MAXCC確實(shí)是一種功能強(qiáng)大、智能化的設(shè)備,它能夠在物聯(lián)網(wǎng)系統(tǒng)中發(fā)揮關(guān)鍵作用,集中管理和控制各種設(shè)備。
    的頭像 發(fā)表于 01-24 14:55 ?554次閱讀

    可編程交流負(fù)載標(biāo)準(zhǔn)

    可編程交流負(fù)載標(biāo)準(zhǔn)是電力電子測(cè)試領(lǐng)域的重要組成部分,它為交流電源、變頻器、逆變器等設(shè)備的測(cè)試提供了標(biāo)準(zhǔn)化的負(fù)載條件。這種可編程性使得測(cè)試更加靈活和精確,能夠滿足不同設(shè)備和應(yīng)用場(chǎng)景的需求
    發(fā)表于 01-15 13:53

    可編程交流電子負(fù)載各領(lǐng)域的作用

    可編程交流電子負(fù)載是一種高精度的測(cè)試設(shè)備,廣泛應(yīng)用于各種領(lǐng)域。以下是些主要應(yīng)用領(lǐng)域及其作用: 電力系統(tǒng)測(cè)試:在電力系統(tǒng)的設(shè)計(jì)和運(yùn)行中,需要對(duì)發(fā)電機(jī)、變壓器和輸電線路等進(jìn)行測(cè)試。
    發(fā)表于 12-24 14:04

    PLC可編程控制器的簡(jiǎn)介

    PLC的英文全稱為Programmable Logic Controller,也就是可編程序控制器。它是一種計(jì)算機(jī)技術(shù)與繼電器技術(shù)結(jié)合起來的現(xiàn)代化自動(dòng)控制裝置,1969年,美國(guó)數(shù)字化設(shè)備
    的頭像 發(fā)表于 12-23 09:09 ?1796次閱讀

    FPGA在醫(yī)療成像設(shè)備中的應(yīng)用

    、準(zhǔn)確的患者體內(nèi)信息。然而,這些技術(shù)的實(shí)現(xiàn)和優(yōu)化離不開強(qiáng)大的計(jì)算支持,其中現(xiàn)場(chǎng)可編程門陣列(FPGA)作為一種高度靈活且強(qiáng)大的硬件平臺(tái),在
    的頭像 發(fā)表于 11-07 09:00 ?1239次閱讀

    MCU與FPGA的區(qū)別和聯(lián)動(dòng)

    的基本介紹 MCU(微控制器單元) 定義 :MCU是一種集成了處理器核心、存儲(chǔ)器、輸入/輸出接口等功能的集成電路。 特點(diǎn) :低功耗、低成本、易于編程和集成。 應(yīng)用 :廣泛用于嵌入式系統(tǒng),如家用電器、汽車電子、工業(yè)控制等。 FPGA(現(xiàn)場(chǎng)
    的頭像 發(fā)表于 11-01 13:51 ?2664次閱讀

    兼容SiTime,國(guó)產(chǎn)可編程硅振用于智能化測(cè)試設(shè)備ATE中

    兼容SiTime,國(guó)產(chǎn)可編程硅振用于智能化測(cè)試設(shè)備ATE中
    的頭像 發(fā)表于 10-30 10:06 ?639次閱讀
    兼容SiTime,國(guó)產(chǎn)<b class='flag-5'>可編程</b>硅振用于智能化測(cè)試<b class='flag-5'>設(shè)備</b>ATE中