chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

新思科技采用VCS 與 Verdi 結合,推出與眾不同的芯片設計

lhl545545 ? 來源:與非網(wǎng) ? 作者:與非網(wǎng) ? 2020-08-28 15:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

/ 美通社 / -- 新思科技(Synopsys, Inc.,納斯達克股票代碼:SNPS)今天宣布,Graphcore 采用新思科技基于 Verdi?調試的 VCS?仿真解決方案,驗證其最近推出 Colossus? GC200 智能處理單元(IPU),該產(chǎn)品足以改變行業(yè)游戲規(guī)則。Graphcore 的第二代 IPU 是有史以來最復雜的微處理器,擁用 594 億個晶體管和 1472 個獨立處理器內核。新思科技 VCS 讓 Graphcore 能夠為其大規(guī)模平行 IPU 設計,特別針對機器智能(machine intelligence)工作負載,顯著提高仿真吞吐量。

Graphcore 芯片業(yè)務副總裁 Phil Horsfield 說:“為了對我們的 IPU 加速器進行全面驗證,需要每天進行涵蓋數(shù)以千計的復雜測試場景的仿真回歸分析。新思科技 VCS 和 Verdi 交互調試解決方案非常適合我們的大型設計,讓我們的仿真團隊能夠縮短回歸周轉時間,從而大大提升我們驗證工作的效率?!?/p>

Graphcore 的 Colossus GC200 IPU 專為機器智能(machine intelligence)工作負載設計,面向當前和未來機器智能應用,可謂是最快、最靈活的平臺。相較于面向大型設計的單核處理器架構,VCS 充分利用眾核處理器架構,從而帶來 2 到 5 倍的仿真性能提升,是仿真的性能速度大幅提升。VCS 與 Verdi 調試的原生整合,使與復雜得人工智能AI)片上系統(tǒng)有關的困難和冗長的調試過程實現(xiàn)自動化。

新思科技芯片驗證事業(yè)部市場營銷和業(yè)務開發(fā)副總裁 Rajiv Maheshwary 表示:“我們通過與 AI 芯片設計上面的驗證團隊合作,繼續(xù)擴大我們在仿真方面的領先地位。為推出與眾不同的芯片設計,這些團隊需要更高的性能表現(xiàn)以及快速的周轉時間。VCS 與 Verdi 結合,能夠帶來顯著的工作效率提升,讓我們的客戶能夠在這個至關重要的快節(jié)奏市場中,將產(chǎn)品上市時間縮短幾個月?!?br /> 責任編輯:pj

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    20250

    瀏覽量

    252209
  • AI
    AI
    +關注

    關注

    91

    文章

    39755

    瀏覽量

    301359
  • 人工智能
    +關注

    關注

    1817

    文章

    50094

    瀏覽量

    265276
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    【「龍芯之光 自主可控處理器設計解析」閱讀體驗】--LoongArch的SOC邏輯設計

    模塊設計包括了CPU架構、總線、內存、系統(tǒng)復位、時鐘、外設等。 搭建軟件環(huán)境使用EDA VCSVerdi。介紹如下,具體使用可參照書籍該處。 VCS是Synopsys公司開發(fā)的一種常用的Verilog
    發(fā)表于 01-18 13:45

    VCS2383S二維低功耗磁開關系列技術手冊

    VCS2383S平替VCS2373S,是VCS2373的升級版VCS2383S 是一款高度集成的二維低功耗磁開關傳感器,它在一個超小型封裝內集成了 AMR 磁傳感器和高精度 CMOS
    發(fā)表于 11-07 17:13 ?0次下載

    想調用VCS+VERDI測試蜂鳥,按照網(wǎng)上的弄了,但是沒有波形,為什么?

    verdi時報錯 無法找到dump.fsdb 然而我在testbench里面已經(jīng)加了相關的語句了 initial begin $value$plusargs(\"DUMPWAVE=%d
    發(fā)表于 11-06 07:25

    使用VCS工具時產(chǎn)生fsdb文件時出現(xiàn)報錯

    VCS產(chǎn)生fsdb文件時,出現(xiàn)報錯: Environment variables NOVAS_HOME or DEBUSSY_HOME is not set. Please set one
    發(fā)表于 10-31 09:21

    開源RISC-V處理器(蜂鳥E203)學習(一)修改仿真環(huán)境(vcs2018+verdi2018)

    成iverilog,十分不方便。這里不是不支持開源工具,主要是工作后時間和精力有限,需要盡量節(jié)省學習成本。 今天先分享怎么修改蜂鳥e203的環(huán)境,使用vcs+verdi跑起來。這個EDA環(huán)境是我之前
    發(fā)表于 10-31 08:07

    利用Verdi調試協(xié)處理器的實現(xiàn)步驟

    內部信號的執(zhí)行情況。 1、環(huán)境準備 調試過程在Ubuntu系統(tǒng)下進行,需準備好vcsVerdi軟件。另外需要按照《RISC-V架構與嵌入式開發(fā)快速入門》一書中的方法,將寫好的軟件代碼進行編譯并生成
    發(fā)表于 10-30 08:26

    verdi中計算周期數(shù)和指令數(shù)

    具體方法 1、 打開反匯編代碼,同時用verdi打開波形圖。 2、在反匯編代碼上選擇需要計算的操作,如下圖,這里選擇統(tǒng)計printf函數(shù)打印一段字符所消耗的指令數(shù)和周期數(shù)。記下對應指令的pc值
    發(fā)表于 10-28 06:02

    VCS安裝教程及常見問題和解決辦法

    一、簡要介紹 在對蜂鳥E203處理器進行運行系統(tǒng)級仿真測試時,可以利用VCS這一編譯型仿真工具來對運行E203的模擬測試。本文即介紹在Linux系統(tǒng)中,進行模擬測試途中出現(xiàn)的一系列常見問題
    發(fā)表于 10-27 07:58

    芯來e203移植開發(fā)分享(一)——vcs+verdi仿真環(huán)境搭建

    這里就不詳細介紹蜂鳥e203,e203的仿真環(huán)境使用的是iverilog,一般工作中,主要使用的是vcs+verdi。個人覺得使用vcs的學習環(huán)境更為好一些。在這里簡單分享一下。 代碼準備 由于
    發(fā)表于 10-27 06:09

    vcs和vivado聯(lián)合仿真

    文件夾下輸入仿真命令如下: ./tb_top.sh verdi -f filelist.f -ssf tb_top.fsdb 即可實現(xiàn)用vcsverdi對rtl代碼進行仿真。
    發(fā)表于 10-24 07:28

    思科技青少年芯片科普公開課武漢開講

    8月10日,由新思科芯片設計行業(yè)頂尖專家團隊與中學教師聯(lián)合開發(fā)的青少年芯片科普公開課,在武漢成功開講!
    的頭像 發(fā)表于 08-25 15:36 ?820次閱讀

    思科技攜手AMD革新芯片設計流程

    思科技同時提供涵蓋系統(tǒng)設計、驗證與確認的全套解決方案,包括架構探索、早期軟件開發(fā)以及軟硬件系統(tǒng)驗證和確認等工具。這些工具和技術發(fā)揮著關鍵作用,能夠支持AMD等客戶在先進芯片開發(fā)中實施(他們的)創(chuàng)新理念。
    的頭像 發(fā)表于 08-11 16:20 ?1933次閱讀

    思科技攜手微軟借助AI技術加速芯片設計

    近日,微軟Build大會在西雅圖盛大開幕,聚焦AI在加速各行業(yè)(包括芯片設計行業(yè))科學突破方面的變革潛力。作為Microsoft Discovery平臺發(fā)布的啟動合作伙伴,新思科技亮相本次大會,并攜手微軟將AI融入芯片設計,開發(fā)
    的頭像 發(fā)表于 06-27 10:23 ?1081次閱讀

    思科推出Virtualizer原生運行虛擬仿真技術

    思科推出面向Arm架構設備的Virtualizer原生運行虛擬仿真技術(Virtualizer Native Execution)。這項開創(chuàng)性的虛擬原型技術將改變邊緣設備及應用的軟件開發(fā)模式,特別是在汽車、高性能計算、物聯(lián)網(wǎng)和移動通訊行業(yè)。
    的頭像 發(fā)表于 03-26 14:41 ?1339次閱讀

    思科技攜手SEMI基金會推動芯片設計領域人才發(fā)展

    思科技與國際半導體產(chǎn)業(yè)協(xié)會基金會(SEMI 基金會)近日在新思科技總部宣布簽署一份諒解備忘錄(MoU),攜手推動半導體芯片設計領域的人才發(fā)展。
    的頭像 發(fā)表于 03-06 15:35 ?881次閱讀