chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

了解邏輯電路的設計與描述方式

lhl545545 ? 來源:與非網(wǎng) ? 作者:與非網(wǎng) ? 2020-08-28 15:33 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

學習 FPGA,在不同層次的人明顯有不同的答案。先說一句,說不要開發(fā)版的都是菜鳥級選手。

FPGA 層次可劃分為,雞蛋級別,菜鳥級別,老鳥級別,高手級別四類。雞蛋級別屬于還未入門的,這里就先不說了。下面的內(nèi)容主要介紹如何成為一個菜鳥。

1)熟悉語法,其實你不需要什么都會,但是要記住幾個經(jīng)典的時序,邏輯電路的描述方式。

2)熟悉三個經(jīng)典電路描述并仿真。仿真其實不是很重要,我開始學習壓根沒學那個玩意兒,因為要是只做接口那玩意兒沒啥用。直接用 ChipSchop 抓抓數(shù)據(jù)更快。仿真是給做算法,工程相對較大的人用的。三個經(jīng)典電路分別是,分頻器,計數(shù)器(可做一個時鐘),序列檢測器。

這樣你就基本熟悉了開發(fā)環(huán)境了。

3)上板卡跑一個燈,熟悉一個板卡上時鐘資源使用,硬件的使用原理。

4)知道了 FPGA 學習主要不在于編程!壓根沒有編程這回事??!Verilog 是硬件描述語言!描述??!寫代碼時腦子里必須有電路圖??!知道 FPGA 主要學的是硬件和算法!!軟件最多能占 10%就不錯了!!

只要你能完成這上面的東西,恭喜你進入菜鳥行列,可以在別人設計好 FPGA 方案的條件下完成一些模塊的設計了。其實華為招聘員工,很多人 FPGA 水平一開始都差不多這么菜。

先寫一下老鳥需要會什么,以后再答怎么做到。

1)FPGA 邏輯資源,特別是時鐘資源要非常熟悉。

2)做算法的必須熟悉 sysgen 的使用。說的容易了,sysgen 畫畫圖也沒那么容易哦,你要熟悉使用各種濾波器,理論知識要求起點就不小。

3)充分理解 FPGA 從上而下的設計原則,能夠編寫中等程度的 FPGA 詳細設計方案。

4)熟悉時序優(yōu)化,時序收斂,區(qū)域約束等知識。并且能運用到編程之中,解決菜鳥們解決不了的“不科學”的問題。說白了就是會使用 planhead,以及 ISE 中那些你還沒接觸過的功能。一般菜鳥們 ISE 都只會編程,默認的編譯一下,然后下載,ChipSchop 抓抓數(shù)看看。

5)能夠熟悉 FPGA 常用的接口,不求都會編程,但是要知道他們功能是什么。比如 ADC,DAC,串口,EMIF 等等。并且熟悉 DSP 等 FPGA 周邊常用芯片工作原理

6)熟悉硬件設計,至少要知道 Bank 上 IO 規(guī)劃怎么好,全局時鐘,區(qū)域時鐘大致怎么規(guī)劃等等。

7)信號源,示波器,頻譜儀都要熟悉使用吧!

等這些都熟悉了,差不多是老鳥了。
責任編輯:pj

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    559

    文章

    8183

    瀏覽量

    362053
  • FPGA
    +關(guān)注

    關(guān)注

    1650

    文章

    22204

    瀏覽量

    626765
  • 邏輯電路
    +關(guān)注

    關(guān)注

    13

    文章

    503

    瀏覽量

    43679
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    咨詢符合國標GB/T 4728.12-2022的邏輯電路設計軟件

    背景 在大學教授《數(shù)字邏輯》,總是遇到繪邏輯電路圖的問題,想適配國家標準GB/T 4728.12-2022的邏輯電路,培養(yǎng)學生的家國情懷,但目前的軟件好像使用的都是IEEE標準,
    發(fā)表于 09-09 09:46

    FPGA時序分析工具TimeQuest詳解

    上述代碼所描述邏輯電路在Cyclone IV E的EP4CE10F17C8(65nm)這個器件上能最高運行在多少頻率的時鐘?
    的頭像 發(fā)表于 08-06 14:54 ?2811次閱讀
    FPGA時序分析工具TimeQuest詳解

    實用電子電路設計(全6本)——數(shù)字邏輯電路的ASIC設計

    由于資料內(nèi)存過大,分開上傳,有需要的朋友可以去主頁搜索下載哦~ 本文以實現(xiàn)高速高可靠性的數(shù)字系統(tǒng)設計為目標,以完全同步式電路為基礎,從技術(shù)實現(xiàn)的角度介紹ASIC邏輯電路設計技術(shù)。內(nèi)容包括:邏輯
    發(fā)表于 05-15 15:22

    組合邏輯電路

    需要完整版資料可下載附件查看哦!
    發(fā)表于 04-18 14:34

    數(shù)字電路—22、時序邏輯電路

    時序電路邏輯功能可用邏輯表達式、狀態(tài)表、卡諾圖、狀態(tài)圖、時序圖和邏輯圖6種方式表示,這些表示方法在本質(zhì)上是相同的,可以互相轉(zhuǎn)換
    發(fā)表于 03-26 15:03

    數(shù)字電路—14、加法器

    能對兩個1位二進制數(shù)進行相加而求得和及進位的邏輯電路稱為半加器。 能對兩個1位二進制數(shù)進行相加并考慮低位來的位,即相當于3個1位二進制數(shù)相加,求得和及進位的邏輯電路稱為全加器。
    發(fā)表于 03-26 11:15

    CMOS邏輯IC是如何構(gòu)成的

    電子設備正常運轉(zhuǎn)離不開“邏輯”的精密驅(qū)動。例如,當我們在手機上滑動屏幕時,背后就有無數(shù)個CMOS邏輯電路在默默工作,它們通過復雜的邏輯運算,將我們的觸摸信號轉(zhuǎn)化為手機能夠理解的指令,從而實現(xiàn)各種功能。
    的頭像 發(fā)表于 03-10 10:33 ?828次閱讀
    CMOS<b class='flag-5'>邏輯</b>IC是如何構(gòu)成的

    發(fā)燒友必看:揭秘邏輯LC電路的神秘作用

    時源芯微 專業(yè)EMC解決方案提供商 為EMC創(chuàng)造可能 在電子技術(shù)的浩瀚星空中,邏輯電路無疑是那顆璀璨奪目的星辰,引領著數(shù)字世界的每一次革新與進步。而在邏輯電路的大家庭中,LC電路以其獨特的魅力和廣泛
    的頭像 發(fā)表于 02-19 15:19 ?933次閱讀

    如何快速入門PLD電路設計

    基本的數(shù)字邏輯概念,如與、或、非、異或等邏輯門。 布爾代數(shù) :掌握布爾代數(shù)的基本原理,這對于設計復雜的邏輯電路至關(guān)重要。 狀態(tài)機 :學習有限狀態(tài)機(F
    的頭像 發(fā)表于 01-20 09:48 ?1258次閱讀

    如何使用 Verilog 進行數(shù)字電路設計

    首先,你需要清楚地了解你的數(shù)字電路需要實現(xiàn)什么功能。這可能包括輸入輸出的數(shù)量、數(shù)據(jù)寬度、時鐘頻率、時序要求等。明確的需求是設計成功的關(guān)鍵。 2. 設計邏輯電路 在明確了需求之后,你需要設計
    的頭像 發(fā)表于 12-17 09:47 ?1581次閱讀

    邏輯異或與異或門的工作原理

    邏輯異或(Exclusive OR,簡稱XOR)與異或門的工作原理是數(shù)字邏輯電路中的核心概念。以下是對邏輯異或和異或門工作原理的介紹: 一、邏輯異或的定義
    的頭像 發(fā)表于 11-19 09:52 ?5006次閱讀

    如何搭建簡單的TTL電路

    TTL(Transistor-Transistor Logic)電路,即晶體管-晶體管邏輯電路,是數(shù)字電子學中的一種基本組件。搭建簡單的TTL電路,可以按照以下步驟進行: 一、了解TT
    的頭像 發(fā)表于 11-18 10:52 ?1477次閱讀

    什么是TTL邏輯電路 TTL與CMOS的區(qū)別和優(yōu)缺點

    在數(shù)字電子學中,TTL和CMOS是兩種基本的邏輯電路技術(shù)。它們各自有著獨特的特點和應用場景。 TTL邏輯電路 TTL(晶體管-晶體管邏輯)是一種基于雙極型晶體管(BJT)的數(shù)字邏輯電路
    的頭像 發(fā)表于 11-18 10:26 ?4843次閱讀

    簡單認識邏輯電路的用途

    在數(shù)字電子的世界里,每一個決策、每一條指令、每一次數(shù)據(jù)處理,都離不開CMOS邏輯IC的掌控。CMOS邏輯IC大致包括兩種邏輯,即組合邏輯和時序邏輯
    的頭像 發(fā)表于 11-01 15:44 ?860次閱讀

    rs觸發(fā)器的邏輯功能和觸發(fā)方式

    RS觸發(fā)器(Reset-Set觸發(fā)器)是一種基本的數(shù)字邏輯電路,用于存儲一位二進制信息。它由兩個輸入端(R和S)和一個輸出端(Q)組成,其中R代表復位(Reset),S代表置位(Set)。RS觸發(fā)器
    的頭像 發(fā)表于 10-21 10:04 ?6678次閱讀