chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于MIPI DPHY和MIPI CPHY接口比較及FPGA實現(xiàn)方案

454398 ? 來源:ZYNQ分享客微信公眾號 ? 作者:ZYNQ分享客微信公眾 ? 2020-11-12 15:07 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

MIPI是移動領(lǐng)域最主流的視頻傳輸接口規(guī)范,沒有之一,目前應(yīng)用最廣泛的是MIPIDPHY和MIPI CPHY兩組協(xié)議簇(另外還有MIPI MPHY,屬于高速Serdes范疇,應(yīng)用不那么廣泛),其中CSI-2主要用于圖像接入(一般是接Sensor),DSI-2主要用于圖像輸出(一般是輸出到顯示屏)。

本文主要以CSI-2為例進行仔細說明,DSI-2雷同,舉一反三即可。

1 接口協(xié)議比較
關(guān)于MIPI DPHY和MIPI CPHY的詳細物理層協(xié)議和CSI-2/DSI-2協(xié)議咱們自己下載官方英文版細細品讀即可,這里主要講關(guān)鍵點。

1.1 物理層
開局一張圖(見下圖1),內(nèi)容是干貨,MIPI CPHY和DPHY物理層之間的差異全在這張圖里面了。

圖1 MIPI DPHY和CPHY物理層直觀比較圖

從圖1可以看出,最直觀的差異是DPHY是源同步系統(tǒng),有專門的同步時鐘通道,但是CPHY沒有同步時鐘,時鐘是嵌入到數(shù)據(jù)中的。顯然的,實現(xiàn)嵌入時鐘的目的是為了增加帶寬,肯定會涉及到編碼,物理層的結(jié)構(gòu)必然是完全不同,單從線路上看,CPHY是一個A/B/C三線系統(tǒng)。

MIPI DPHY的物理層,咱們大家都很清楚,一對時鐘,幾對數(shù)據(jù),接收端根據(jù)時鐘邊沿采樣數(shù)據(jù),找到0xB8的同步頭,物理層實現(xiàn)就算是齊活了,但MIPI CPHY不同,因為它不傳輸時鐘,那么要接收CPHY的數(shù)據(jù),必須先恢復(fù)時鐘,然后再用恢復(fù)的時鐘采樣數(shù)據(jù)并尋找同步頭,最后還需要進行數(shù)據(jù)解碼恢復(fù)出最初的發(fā)送的內(nèi)容(發(fā)送端的過程相反)。

那么,CPHY物理層到底是怎么實現(xiàn)嵌入時鐘這一關(guān)鍵步驟的呢?請看下圖2和圖3。

圖2 CPHY“線態(tài)”變化圖

圖3 CPHY接口等效電路圖

結(jié)合圖2和圖3,CPHY物理鏈路(A/B/C線)上傳輸?shù)氖遣煌碾娖剑ㄟ^A-B,B-C,C-A的電平運算,恢復(fù)出+x,-x,+y,-y,+z,-z六種不同的線態(tài),通過前后線態(tài)的旋轉(zhuǎn)方向,相位和極性恢復(fù)出編碼符號,再通過連續(xù)7組符號解碼出16bit的數(shù)據(jù),整個過程見下圖4。

圖4 數(shù)據(jù)恢復(fù)過程圖

為何要選擇這比DPHY復(fù)雜多的物理層呢?一切都是為了提升帶寬,從圖2可以看出,某種線態(tài)的可能有5種不同的變化,那么它每個符號可編碼的數(shù)據(jù)為log2(5) = 2.3219,理論帶寬為DPHY的2.3219倍,每16bit數(shù)據(jù)編碼成7個符號,帶寬優(yōu)勢明顯。

1.2 CSI-2層
MIPI CPHY和MIPI DPHY的CSI-2層協(xié)議大致相同,細節(jié)上的差異如下:

(1) DPHY以Byte為單位進行數(shù)據(jù)組織;CPHY以16bit Word為單位進行數(shù)據(jù)組織;

(2) DPHY 的短幀和長幀的幀頭信息與數(shù)據(jù)的組織方式相同;CPHY則是固定每個通道為6×16bit的幀頭信息(短幀信息),見下圖5。

圖5 CPHY CSI-2數(shù)據(jù)組織

因此,在CSI-2解包邏輯尚無法完全共用。

2 FPGA實現(xiàn)
MIPI接口電平比較特殊,LP模式下為1.2V的LVCMOS電平,DPHY在HS模式下為SLVS-400電平,CPHY在HS模式下需要做電平減法運算。

2.1 硬件電路
就目前而言,直接支持MIPI DPHY的FPGA主要有Xilinx UltraScale+系列(1.5Gbps/Lane Max)Lattice Crosslink(1.5Gbps/Lane Max)及Lattice Crosslink NX(2.5Gbps/lane Max),其它型號的PFGA均需添加額外的電平轉(zhuǎn)換電路將信號轉(zhuǎn)換為LVDS。

(1) DPHY,低于800Mbps/lane速率,使用電阻網(wǎng)絡(luò)即可;高速率的需選用專門的電平轉(zhuǎn)換芯片,如MC20901、LT89101L等;

(2) CPHY,因為需要做減法運算,故可用專門的告訴比較器(或Repeater),結(jié)果以LVDS電平輸出。

2.2 邏輯實現(xiàn)
邏輯實現(xiàn)的差異主要在物理層,CPHY和DPHY完全不同。

2.2.1 MIPI DPHY
MIPI DPHY屬于源同步系統(tǒng),轉(zhuǎn)換為LVDS電平后就是一個通用的ISERDES邏輯,主要是時鐘方案有兩種考慮:

第一種:使用PLL、MMCM或DLL,此種方案對PLL的鎖定時間有較高的要求,通常要求us級才能保證在時鐘不連續(xù)模式下正常鎖定,當然具有專用DPHY邏輯的器件有專門的PLL電路實現(xiàn)。這種方案的好處是不易受時鐘毛刺的影響,接收較為穩(wěn)定。

第二種:在源同步時鐘基礎(chǔ)上使用專門的時鐘buffer分頻(如Xilinx 7系列的BUFR),這種方案可適應(yīng)任意速率,不需要預(yù)先設(shè)定速率來配置鎖相環(huán)電路,缺點是易受時鐘毛刺影響,出錯率稍高。

2.2.2 MIPI CPHY
MIPI CPHY的難點是時鐘恢復(fù),在FPGA系統(tǒng)中,沒有針對MIPI CPHY的專用時鐘恢復(fù)電路(CDR),因此,需要充分利用CPHY的線態(tài)編碼均衡和FPGA可編程延時電路的特點來實現(xiàn)CDR,這種方案理論上要求FPGA內(nèi)部延時邏輯約精確越好,LUT時鐘性能越高,這樣會把時鐘恢復(fù)誤碼和抖動降到最低。時鐘恢復(fù)完成后,線態(tài)解碼、符號解碼和數(shù)據(jù)恢復(fù)流程見圖4。

總之,MIPI CPHY在MIPI DPHY的基礎(chǔ)上成倍增加了帶寬,減少了線對數(shù)量,在高速大靶面傳感器和高分高刷新移動設(shè)備OLED應(yīng)用上越來越普及。

2.2.3 資源占用
Panda君在Xilinx kintex-7系列FPGA對MIPI DPHY+CPHY 接收IP進行了驗證,占用資源SliceLUTs為2352個,Slice Registers 3401個。本方案亦可在紫光同創(chuàng)、高云等國產(chǎn)FPGA上降速實現(xiàn)。

圖5 MIPI DPHY+CPHY Vivado工程圖

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1653

    文章

    22271

    瀏覽量

    629822
  • MIPI
    +關(guān)注

    關(guān)注

    11

    文章

    344

    瀏覽量

    50667
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    高云HDMI轉(zhuǎn)CPHY點屏Demo亮相

    隨著顯示技術(shù)的飛速發(fā)展,人們對高分辨率、高刷新率顯示需求日益增長,而傳統(tǒng)的MIPI DPHY在傳輸速率上逐漸顯現(xiàn)瓶頸。正是在這樣的背景下,CPHY協(xié)議應(yīng)運而生。
    的頭像 發(fā)表于 11-11 09:14 ?463次閱讀

    0.4 至 2.7 GHz LTE 分集接收模塊,帶 MIPI RFFE 接口 skyworksinc

    電子發(fā)燒友網(wǎng)為你提供()0.4 至 2.7 GHz LTE 分集接收模塊,帶 MIPI RFFE 接口相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有0.4 至 2.7 GHz LTE 分集接收模塊,帶 MIPI
    發(fā)表于 10-23 18:33
    0.4 至 2.7 GHz LTE 分集接收模塊,帶 <b class='flag-5'>MIPI</b> RFFE <b class='flag-5'>接口</b> skyworksinc

    ?基于Microchip MIPI CSI-2 Transmitter FMC卡的技術(shù)解析與應(yīng)用實踐

    。VIDEO-DC-MIPITX支持收發(fā)器,允許基于GPIO的IP解決方案支持高達每通道2.5Gbps的數(shù)據(jù)速率,并有助于4K視頻數(shù)據(jù)傳輸。移動產(chǎn)業(yè)處理器接口 (MIPI) CSI-2(相機串行
    的頭像 發(fā)表于 09-29 10:10 ?486次閱讀
    ?基于Microchip <b class='flag-5'>MIPI</b> CSI-2 Transmitter FMC卡的技術(shù)解析與應(yīng)用實踐

    如何在智多晶FPGA上使用MIPI接口

    大家好呀!今天我們來聊聊一個非常實用的話題——如何在智多晶FPGA上使用MIPI接口。不管是做攝像頭圖像采集還是屏幕顯示控制,MIPI都是非常常見的
    的頭像 發(fā)表于 09-11 09:37 ?687次閱讀

    嵌入式接口通識知識之MIPI接口

    切換。易于實現(xiàn):D-PHY的實現(xiàn)相對簡單,常用于智能手機、平板電腦和其他需要高速數(shù)據(jù)傳輸?shù)囊苿釉O(shè)備中。典型應(yīng)用:D-PHY廣泛應(yīng)用于攝像頭傳感器(MIPI CSI-2)和顯示屏接口
    發(fā)表于 08-29 15:50

    0.6 至 2.7 GHz DP14T 開關(guān),帶 MIPI? RFFE 接口 skyworksinc

    電子發(fā)燒友網(wǎng)為你提供()0.6 至 2.7 GHz DP14T 開關(guān),帶 MIPI? RFFE 接口相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有0.6 至 2.7 GHz DP14T 開關(guān),帶 MIPI? RFFE
    發(fā)表于 08-12 18:31
    0.6 至 2.7 GHz DP14T 開關(guān),帶 <b class='flag-5'>MIPI</b>? RFFE <b class='flag-5'>接口</b> skyworksinc

    0.4 至 2.7 GHz SP12T 開關(guān),帶 MIPI RFFE 接口 skyworksinc

    電子發(fā)燒友網(wǎng)為你提供()0.4 至 2.7 GHz SP12T 開關(guān),帶 MIPI RFFE 接口相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有0.4 至 2.7 GHz SP12T 開關(guān),帶 MIPI RFFE
    發(fā)表于 08-12 18:31
    0.4 至 2.7 GHz SP12T 開關(guān),帶 <b class='flag-5'>MIPI</b> RFFE <b class='flag-5'>接口</b> skyworksinc

    0.4 至 2.7 GHz LTE 分集接收模塊,帶 MIPI? RFFE 接口 skyworksinc

    電子發(fā)燒友網(wǎng)為你提供()0.4 至 2.7 GHz LTE 分集接收模塊,帶 MIPI? RFFE 接口相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有0.4 至 2.7 GHz LTE 分集接收模塊,帶 MIPI
    發(fā)表于 07-01 18:34
    0.4 至 2.7 GHz LTE 分集接收模塊,帶 <b class='flag-5'>MIPI</b>? RFFE <b class='flag-5'>接口</b> skyworksinc

    MIPI Uniprov1p8 spec

    mipi unipro v1.8 用在ufs中,與ufshc3.0 mipi mphy 4.0配套使用
    發(fā)表于 05-20 17:24 ?1次下載

    【高云GW5AT-LV60 開發(fā)套件試用體驗】一、硬件篇

    ,高速 LVDS 接口以及豐富的 BSRAM 存儲器資源,同時集成自主研發(fā)的DDR3(1333Mbps),MIPI DPHY 硬核(2.5Gbps),MIPI
    發(fā)表于 05-19 09:51

    基于RK3576開發(fā)板的MIPI-DSI使用

    MIPI DSI接口是由MIPI聯(lián)盟下的Display工作組指定的DSI(Display Serial Interface)的接口標準。rk3576開發(fā)板使用
    的頭像 發(fā)表于 05-06 16:11 ?949次閱讀
    基于RK3576開發(fā)板的<b class='flag-5'>MIPI</b>-DSI使用

    基于高云Arora-V 60K FPGA實現(xiàn)MIPI CPHY轉(zhuǎn)MIPI DPHY透傳模塊

    近期,高云代理商聯(lián)詮國際聯(lián)合合作伙伴DepEye(深目微)共同推出 MIPI CPHY轉(zhuǎn)DPHY (C2D)透傳模塊:DEGC2DV60,功能基于高云GW5AT-LV60 FPGA
    發(fā)表于 04-22 17:51 ?640次閱讀
    基于高云Arora-V 60K <b class='flag-5'>FPGA</b><b class='flag-5'>實現(xiàn)</b>的<b class='flag-5'>MIPI</b> <b class='flag-5'>CPHY</b>轉(zhuǎn)<b class='flag-5'>MIPI</b> <b class='flag-5'>DPHY</b>透傳模塊

    全球唯一的帶MIPI CPHYFPGA來了

    你會忘記帶錢,你會忘記帶鑰匙,但你出門一定不會忘記帶手機。 手機,已經(jīng)是我們的另一半,已經(jīng)成了生活中不可或缺的一部分;而在手機SoC架構(gòu)中,MIPI接口作為關(guān)鍵性互聯(lián)橋梁,承擔起了連接CPU
    發(fā)表于 02-14 16:18 ?1120次閱讀
    全球唯一的帶<b class='flag-5'>MIPI</b> <b class='flag-5'>CPHY</b>的<b class='flag-5'>FPGA</b>來了

    瑞芯微技術(shù)信息簡報之rk3588 PK rk3588s

    DP1.4 2 x HDMI2.1 TX /eDP1.41x HDMI2.1 TX /eDP1.42×4Lane MIPI DPHY TX/CPHY TX2× 4Lane MIPI
    發(fā)表于 02-11 11:53

    MIPI2.5G DPHY CSI2DSI demo移植 -v1

    : ================================ MIPI 2.5G DPHY簡介 =============================== Ti180有4組MIPI
    的頭像 發(fā)表于 01-21 16:56 ?1946次閱讀
    <b class='flag-5'>MIPI</b>2.5G <b class='flag-5'>DPHY</b> CSI2DSI demo移植 -v1