chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

從綜合到PostRoute功耗的Gap有多大

電子設計 ? 來源:電子設計 ? 作者:電子設計 ? 2020-10-30 04:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PPA, Performance, Power, Area 是衡量一顆芯片的基本指標,這三大指標中 Power 是最詭詐的,它不像 Performance 跟 Area 是可相對精確計算的,而 Power 在芯片回來之前都只能估算。至于為什么,老驢大致總結了幾點,請驢友補充:

leakage power, 不論是綜合還是 PostRoute, 計算 leakage 都是從某個固定 PVT library 中查表,然而實際芯片并不能確定地工作于某個固定的電壓值,一方面是供電電源無法保證完全沒有偏差,另一方面是 IR-drop 的影響;更不能保證工作溫度一定卡到某個攝氏度;工藝偏差在 timing 上有各種模型進行模擬,然而在 power 上并沒有。

internal power, 除了固定的 PVT 之外,toggle rate 也只是估算,通常工具只能從波形里讀取時序邏輯、blackbox 等的翻轉信息,至于組合邏輯的 toggle rate 大都是估算得到的。

Switch power, 除了無法精確得到 toggle rate 的信息之外,實際芯片的工作電壓跟工作時鐘頻率都會有偏差。

Glitch power, 目前大部分 power 分析工具可以估算邏輯 Glitch 引起的功耗,然而要計算邏輯 Glitch 必須要反標 net delay, 不論是 cell Delay 還是 net Delay 在估算時都只在某個固定的 PVT 跟 RC corner, 如此計算得到的值勢必跟實測值有差別。

其他,如 I/O, 如 package, 如 Analog, 其功耗模型有多精確?

先撇開 Silicon, 從綜合到 Postroute 功耗的差別有多大呢?找到一本 07 年的老書《Closing the Power GapBetween ASIC & Custom,Tools and Techniques for LowPower Design》通篇有理有據(jù),除了工藝老了一點,其他都很好。取書中一張圖,涵蓋了綜合到 Postroute 的每一步。

先回顧一下功耗的三大部分 Leakage, Internal, Switch 都跟哪些因素有關?

Leakage Power: 跟工作電壓 VDD, 閾值電壓 Vth, 管子寬長比及輸入 pin 的狀態(tài)有關;

Internal Power: 跟 Arc/pin 上有效的 toggle rate, SDPD, 輸入 pin 的 transition 及輸出負載有關;

Switch power:跟工作電壓,工作時鐘頻率,Toggle rate 及輸出負載有關。

再看,從綜合到 PostRoute 在設計上發(fā)生了哪些變化?

純邏輯綜合:沒有線長的概念,沒有長線的 buffer, 沒有 clock tree, 沒有 hold buffer, clock 是 ideal 的,通常需要過約從而導致使用更大面積跟功耗的 cell,沒有 net 電容,沒有串擾信息;

物理綜合:工具相對精確的估算線長并做 buffering, 如果是 Ispatial ECF flow 可以 build clock tree, 沒有 hold buffer,clock 是 ideal 的,不需要過約,有 net 電容,沒有串擾信息;

P&R:真實的繞線,真實的 clock tree, 修過 hold, clock 是 propagated, 用 signoff 約束,有 net 電容,有串擾信息;

每一部分設計上的改變對功耗影響有多大,取決于設計特性跟工藝:

比如,對于 Port 多 Density 低的設計,會有許多長線,所以長線上的 buffer 會有許多;

比如,只有一個 clock 跟幾千個寄存器的設計和有幾千個 clock 跟幾十萬個寄存器的設計相比,clock tree 的結構長短區(qū)別會很大,clock tree 功耗占比自然也不同;

比如,.18 跟 5nm 相比,net 電容在整個設計中的比重完全不同,有沒有 net 電容對 5nm 而言至關重要;

比如,congestion 特別嚴重的設計,cell 會被推散,crosstalk 也可能更嚴重。

等等不一而足,所以在討論從綜合到 PostRoute 的功耗差異時,需要有明確的前提,需要根據(jù)不同類型的設計具體問題具體分析,只能在某個小范圍內(nèi)歸納總結,很難找到一個通用法則。

最后再聊聊動態(tài)功耗優(yōu)化,如果不考慮多電壓域,目前在實現(xiàn)端行之有效的動態(tài)功耗優(yōu)化辦法無非是:clock gating, MB merge, 帶仿真波形。

而帶仿真波形的優(yōu)化手段無非是 Resize,Reconnect, Buffering, Cell replace,而不論哪種方法都依賴于負載電容,在 40nm之后如果在優(yōu)化時只看 pin 電容而看不到 net 電容,綜合后的結果跟 PostRoute 的結果有巨大差異的概率非常大,所以如果要帶著波形去做動態(tài)功耗優(yōu)化,就請從物理綜合開始。


審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • GAP
    GAP
    +關注

    關注

    0

    文章

    15

    瀏覽量

    8631
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Cadence Genus低功耗綜合工具在芯片設計中的作用

    芯片設計中功耗的規(guī)劃,其實和管理每月的預算很像。要是不盯著“瓦數(shù)”都花在了哪兒,最后可能做出一個華而不實且毫無效率的芯片。這就好比把工資全砸在新奇的數(shù)碼產(chǎn)品上,卻忘了交房租。到頭來,芯片不僅會陷入功耗透支的境地,還會背上沉重的“熱債”。
    的頭像 發(fā)表于 12-11 10:10 ?283次閱讀

    武漢芯源MCU的功耗如何優(yōu)化?哪些低功耗模式和節(jié)能技術?

    武漢芯源MCU的功耗如何優(yōu)化,哪些低功耗模式和節(jié)能技術?
    發(fā)表于 12-08 07:44

    L083最低功耗是多少,應該如何進行低功耗設計?哪些注意事項?

    L083最低功耗是多少,應該如何進行低功耗設計?哪些注意事項?
    發(fā)表于 11-12 07:29

    超低功耗語音芯片哪些?

    ? 超低功耗語音芯片哪些好處?當然是給產(chǎn)品帶來更好的續(xù)航表現(xiàn)和更好的節(jié)電表現(xiàn),但是一位的追求低功耗的也是不對的,因為功耗和產(chǎn)品性能之間始終是要做取舍的。下面小編給大家?guī)硪恍┏?/div>
    的頭像 發(fā)表于 07-02 17:27 ?606次閱讀
    超低<b class='flag-5'>功耗</b>語音芯片<b class='flag-5'>有</b>哪些?

    設備綜合管理平臺哪些功能特點

    設備綜合管理平臺是面向工業(yè)、能源、建筑、醫(yī)療等行業(yè)的數(shù)字化工具,旨在通過全生命周期管理、數(shù)據(jù)驅動決策、智能化運維等手段,提升設備利用率、降低運維成本、保障生產(chǎn)安全。以下是其核心功能特點的詳細解析
    的頭像 發(fā)表于 06-07 15:55 ?536次閱讀

    功耗藍牙網(wǎng)關在智慧工地上的使用

    的閉環(huán),成本、性能、部署維護等方面綜合來看,是一種不錯的解決方案。 如果有任何疑問或者想了解進一步的信息,可以給我留言或者qq 2915 4568 63溝通。
    發(fā)表于 05-27 14:08

    CCG5的VBUS_C_CTRL引腳預計是漏極開路輸出,但在這種情況下,漏極電流多大?

    CCG5 的 VBUS_C_CTRL 引腳預計是漏極開路輸出,但在這種情況下,漏極電流多大?
    發(fā)表于 05-22 07:06

    超聲波除油清洗設備的清洗范圍多大

    清洗設備的清洗范圍多大,接下來,我們將詳細解答這個問題。一、超聲波除油清洗設備的清洗方式超聲波清洗是應用于清洗工藝的一種新技術,利用高頻振蕩產(chǎn)生的空泡和爆炸作用原
    的頭像 發(fā)表于 05-14 17:30 ?472次閱讀
    超聲波除油清洗設備的清洗范圍<b class='flag-5'>有</b><b class='flag-5'>多大</b>?

    板子功耗高的原因哪些

    功耗藍牙應用對功耗要求越低越好,功耗越低電池續(xù)航時間就越長,用戶體驗就越好。當你發(fā)現(xiàn)你板子功耗偏高時,建議按照如下步驟進行自檢: 確認理論功耗
    的頭像 發(fā)表于 05-12 09:19 ?643次閱讀
    板子<b class='flag-5'>功耗</b>高的原因<b class='flag-5'>有</b>哪些

    ADS1217是需要2個電源隔離供電嗎?還是接在一起,對測量精度多大影響?

    是需要2個電源隔離供電嗎,還是接在一起,對測量精度多大影響 比如: 電路單片機供電VDD=5V,一路DCDC隔離出AVDD=5V,我在AD供電的時候是不是DVDD就接單片機的電源,AVDD接DCDC隔離的5V,而單片機I
    發(fā)表于 02-11 07:55

    DAC3164內(nèi)部的FIFO多大,需要多少個dataclk后需reset?

    你好,在看DAC3164 的datasheet 時,遇到個問題。SYNC P/N 用來resetDAC內(nèi)部的FIFO。我想問的是,該DAC內(nèi)部的FIFO多大,需要多少個dataclk后需reset? 謝謝~
    發(fā)表于 01-22 08:22

    多大的云服務器算是高防的?

    多大的云服務器算是高防的?“多大”的云服務器算是高防并沒有一個固定的標準,因為這取決于多種因素,如服務器的硬件配置、網(wǎng)絡帶寬、安全防護策略等。以下是UU云小編對高防云服務器的一些關鍵特征的介紹:
    的頭像 發(fā)表于 01-14 09:36 ?760次閱讀

    ADC的輸入阻抗能達到多大,輸入阻抗很大是否更容易受干擾?

    ? 2、DATESHEET的技術指標如何獲得輸入阻抗大??? 3、一般,ADC的輸入能承受多大的負電壓信號?
    發(fā)表于 01-14 07:56

    ADS1258最大的SPI數(shù)據(jù)速率是可以多大?

    很明白,就是ADS1258芯片作為機,最大的SPI數(shù)據(jù)速率是可以多大,芯片datasheet上面好像也沒有這方面的說明,希望能人能提供一下解答。
    發(fā)表于 01-08 07:10

    ADS1292R懸掛外部晶振512K或者2M時功耗多大

    ADS1292R懸掛外部晶振512K或者2M時功耗多大啊,另外有推薦的512K或者2M的晶振的型號嗎?我怎么找不到這些晶振
    發(fā)表于 12-27 06:53