chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA和GPU之間的類比

電子設(shè)計(jì) ? 來(lái)源:電子設(shè)計(jì) ? 作者:電子設(shè)計(jì) ? 2020-10-30 12:42 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA 是一堆晶體管,你可以把它們連接(wire up)起來(lái)做出任何你想要的電路。它就像一個(gè)納米級(jí)面包板。使用 FPGA 就像芯片流片,但是你只需要買(mǎi)這一張芯片就可以搭建不一樣的設(shè)計(jì),作為交換,你需要付出一些效率上的代價(jià)。

從字面上講這種說(shuō)法并不對(duì),因?yàn)槟悴⒉恍枰剡B(rewire)FPGA,它實(shí)際上是一個(gè)通過(guò)路由網(wǎng)絡(luò)(routing network)連接的查找表 2D 網(wǎng)格,以及一些算術(shù)單元和內(nèi)存。FPGA 可以模擬任意電路,但它們實(shí)際上只是在模仿,就像軟件電路仿真器模擬電路一樣。這個(gè)答案不恰當(dāng)?shù)牡胤皆谟?,它過(guò)分簡(jiǎn)化了人們實(shí)際使用 FPGA 的方式。接下來(lái)的兩個(gè)定義能更好地描述 FPGA。

電路模擬是 FPGA 的經(jīng)典主流用例,這也是 FPGA 最早出現(xiàn)的原因。FPGA 的關(guān)鍵在于硬件設(shè)計(jì)是用 HDL 形式編碼的,而且買(mǎi)一些便宜的硬件就可以得到和 ASIC 相同的效果。當(dāng)然,你不可能在 FPGA 和真正的芯片上使用完全相同的 Verilog 代碼,但至少它們的抽象范圍是一樣的。

這是與 ASIC 原型設(shè)計(jì)不同的一個(gè)用例。和電路仿真不同,計(jì)算加速是 FPGA 的新興用例。這也是微軟最近成功加速搜索和深度神經(jīng)網(wǎng)絡(luò)的原因。而且關(guān)鍵的是,計(jì)算實(shí)例并不依賴于 FPGA 和真正 ASIC 之間的關(guān)系:開(kāi)發(fā)人員針對(duì)基于 FPGA 的加速編寫(xiě)的 Verilog 代碼不需要與用來(lái)流片的 Verilog 代碼有任何的相似性。

這兩種實(shí)例在編程、編譯器和抽象方面存在巨大差異。我比較關(guān)注后者,我將其稱為「計(jì)算 FPGA 編程」(computaTIonal FPGA programming)。我的論點(diǎn)是,目前計(jì)算 FPGA 的編程方法都借鑒了傳統(tǒng)的電路仿真編程模型,這是不對(duì)的。如果你想開(kāi)發(fā) ASIC 原型的話,Verilog 和 VHDL 都是正確的選擇。但如果目標(biāo)是計(jì)算的話,我們可以也應(yīng)該重新思考整個(gè)堆棧。

讓我們開(kāi)門(mén)見(jiàn)山地說(shuō)吧。FPGA 是一類很特殊的硬件,它用來(lái)高效執(zhí)行模擬電路描述的特殊軟件。FPGA 配置需要一些底層軟件——它是為了 ISA 編寫(xiě)的程序。


這里可以用 GPU 做類比。

深度學(xué)習(xí)區(qū)塊鏈盛行之前,有一段時(shí)間 GPU 是用來(lái)處理圖形的。在 21 世紀(jì)初,人們意識(shí)到他們?cè)谔幚頉](méi)有圖形數(shù)據(jù)的計(jì)算密集型任務(wù)時(shí),也會(huì)大量使用 GPU 作為加速器:GPU 設(shè)計(jì)師們已經(jīng)構(gòu)建了更通用的機(jī)器,3D 渲染只是其中一個(gè)應(yīng)用而已。

FPGA 的定義以及和 GPU 的類比

計(jì)算 FPGA 遵循了相同的軌跡。我們的想法是要多多使用這一時(shí)興的硬件,當(dāng)然不是為了電路仿真,而是利用適合電路執(zhí)行的計(jì)算模式,用類比的形式來(lái)看 GPU 和 FPGA。

為了讓 GPU 發(fā)展成今天的數(shù)據(jù)并行加速器,人們不得不重新定義 GPU 輸入的概念。我們過(guò)去常常認(rèn)為 GPU 接受奇特的、強(qiáng)烈的、特定領(lǐng)域的視覺(jué)效果描述。我們實(shí)現(xiàn)了 GPU 執(zhí)行程序,從而解鎖了它們真正的潛力。這樣的實(shí)現(xiàn)讓 GPU 的目標(biāo)從單個(gè)應(yīng)用域發(fā)展為整個(gè)計(jì)算域。

我認(rèn)為計(jì)算 FPGA 正處于類似的轉(zhuǎn)變中,現(xiàn)在還沒(méi)有針對(duì) FPGA 擅長(zhǎng)的基本計(jì)算模式的簡(jiǎn)潔描述。但它和潛在的不規(guī)則并行性、數(shù)據(jù)重用以及大多數(shù)靜態(tài)的數(shù)據(jù)流有關(guān)。

和 GPU 一樣,F(xiàn)PGA 也需要能夠體現(xiàn)這種計(jì)算模式的硬件抽象,Verilog 用于計(jì)算 FPGA 的問(wèn)題在于它在低級(jí)硬件抽象中效果不好,在高級(jí)編程抽象中的效果也不好。讓我們通過(guò)反證法想象一下,如果用 RTL(寄存器傳輸級(jí))取代這些角色會(huì)是什么樣。

甚至 RTL 專家可能也無(wú)法相信 Verilog 是可以高效開(kāi)發(fā)主流 FPGA 的方式。它不會(huì)把編程邏輯推向主流。對(duì)于經(jīng)驗(yàn)豐富的硬件黑客來(lái)說(shuō),RTL 設(shè)計(jì)似乎是友好而熟悉的,但它與軟件語(yǔ)言之間的生產(chǎn)力差距是不可估量的。

事實(shí)上,對(duì)現(xiàn)在的計(jì)算 FPGA 來(lái)說(shuō),Verilog 實(shí)際上就是 ISA。主要的 FPGA 供應(yīng)商工具鏈會(huì)將 Verilog 作為輸入,而高級(jí)語(yǔ)言的編譯器則將 Verilog 作為輸出。供應(yīng)商一般會(huì)對(duì)比特流格式保密,因此 Verilog 在抽象層次結(jié)構(gòu)中會(huì)處于盡可能低的位置。

把 Verilog 當(dāng)做 ISA 的問(wèn)題是它和硬件之間的距離太遠(yuǎn)了。RTL 和 FPGA 硬件之間的抽象差距是巨大的,從傳統(tǒng)角度講它至少要包含合成、技術(shù)映射以及布局布線——每一個(gè)都是復(fù)雜而緩慢的過(guò)程。因此,F(xiàn)PGA 上 RTL 編程的編譯 / 編輯 / 運(yùn)行周期需要數(shù)小時(shí)或數(shù)天,更糟糕的是,這是一個(gè)無(wú)法預(yù)測(cè)的過(guò)程,工具鏈的深層堆??赡軙?huì)掩蓋 RTL 中的改變,這可能會(huì)影響設(shè)計(jì)性能和能源特性。

好的 ISA 應(yīng)該直接展示底層硬件未經(jīng)修飾的真實(shí)情況。像匯編語(yǔ)言一樣,它其實(shí)不需要很方便編程。但也像匯編語(yǔ)言一樣,它的編譯速度需要非???,而且結(jié)果可預(yù)測(cè)。如果想要構(gòu)建更高級(jí)的抽象和編譯器,就需要一個(gè)不會(huì)出現(xiàn)意外的低級(jí)目標(biāo)。而 RTL 不是這樣的目標(biāo)。

如果計(jì)算 FPGA 是特定類算法模式的加速器,那當(dāng)前的 FPGA 并不能理想地實(shí)現(xiàn)這一目標(biāo)。在這個(gè)游戲規(guī)則下能夠擊敗 FPGA 的新硬件類型,才可能帶來(lái)全新的抽象層次結(jié)構(gòu)。新的軟件棧應(yīng)該摒棄 FPGA 在電路仿真方面的遺留問(wèn)題,以及 RTL 抽象。

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1650

    文章

    22217

    瀏覽量

    627919
  • gpu
    gpu
    +關(guān)注

    關(guān)注

    28

    文章

    5050

    瀏覽量

    134011
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    ADC和FPGA之間LVDS接口設(shè)計(jì)需要考慮的因素

    本文描述了ADC和FPGA之間LVDS接口設(shè)計(jì)需要考慮的因素,包括LVDS數(shù)據(jù)標(biāo)準(zhǔn)、LVDS接口數(shù)據(jù)時(shí)序違例解決方法以及硬件設(shè)計(jì)要點(diǎn)。
    的頭像 發(fā)表于 07-29 10:01 ?4651次閱讀
    ADC和<b class='flag-5'>FPGA</b><b class='flag-5'>之間</b>LVDS接口設(shè)計(jì)需要考慮的因素

    aicube的n卡gpu索引該如何添加?

    請(qǐng)問(wèn)有人知道aicube怎樣才能讀取n卡的gpu索引呢,我已經(jīng)安裝了cuda和cudnn,在全局的py里添加了torch,能夠調(diào)用gpu,當(dāng)還是只能看到默認(rèn)的gpu0,顯示不了gpu1
    發(fā)表于 07-25 08:18

    類比半導(dǎo)體推出全新第二代高邊開(kāi)關(guān)芯片HD80012

    致力于提供高品質(zhì)汽車驅(qū)動(dòng)芯片和高品質(zhì)工業(yè)模擬芯片供應(yīng)商上海類比半導(dǎo)體技術(shù)有限公司(下稱“類比半導(dǎo)體”或“類比”)宣布推出全新第二代高邊開(kāi)關(guān)芯片HD80012,單通道低內(nèi)阻1.2mΩ產(chǎn)品。
    的頭像 發(fā)表于 07-02 15:19 ?873次閱讀
    <b class='flag-5'>類比</b>半導(dǎo)體推出全新第二代高邊開(kāi)關(guān)芯片HD80012

    【「算力芯片 | 高性能 CPU/GPU/NPU 微架構(gòu)分析」閱讀體驗(yàn)】+NVlink技術(shù)從應(yīng)用到原理

    ,并對(duì)最新技術(shù)的原理做了詳細(xì)的說(shuō)明和解讀。我本人近幾年的工作重心在嵌入式板卡和FPGA領(lǐng)域,雖然沒(méi)接觸過(guò)多GPU互連PC(或服務(wù)器),但還是對(duì)這部分內(nèi)容較感興趣,重點(diǎn)講解下我閱讀后理解的NVlink
    發(fā)表于 06-18 19:31

    類比半導(dǎo)體推出全新第二代高邊開(kāi)關(guān)芯片HD8004

    致力于提供高品質(zhì)汽車驅(qū)動(dòng)芯片和高品質(zhì)工業(yè)模擬芯片供應(yīng)商上海類比半導(dǎo)體技術(shù)有限公司(下稱“類比半導(dǎo)體”或“類比”)宣布推出全新第二代高邊開(kāi)關(guān)芯片HD8004,單通道低內(nèi)阻4.3mΩ產(chǎn)品。
    的頭像 發(fā)表于 05-21 18:04 ?965次閱讀
    <b class='flag-5'>類比</b>半導(dǎo)體推出全新第二代高邊開(kāi)關(guān)芯片HD8004

    可以手動(dòng)構(gòu)建imx-gpu-viv嗎?

    使用 imx-gpu-viv-6.4.3.p4.2.aarch64.bin。 https://www.nxp.com/lgfiles/NMG/MAD/YOCTO//imx-gpu-viv-6.4.3.p4.2-aarch64.bin 我需要
    發(fā)表于 03-28 06:35

    OpenVINO?檢測(cè)到GPU,但網(wǎng)絡(luò)無(wú)法加載到GPU插件,為什么?

    OpenVINO?安裝在舊的 Windows 10 版本 Windows? 10 (RS1) 上。 已安裝 GPU 驅(qū)動(dòng)程序版本 25.20.100.6373,檢測(cè)到 GPU,但網(wǎng)絡(luò)無(wú)法加載
    發(fā)表于 03-05 06:01

    fpga和cpu的區(qū)別 芯片是gpu還是CPU

    一、FPGA與CPU的區(qū)別 FPGA(Field-Programmable Gate Array,現(xiàn)場(chǎng)可編程門(mén)陣列)和CPU(Central Processing Unit,中央處理器)是兩種不同類
    的頭像 發(fā)表于 02-01 14:57 ?2535次閱讀

    FPGA+GPU+CPU國(guó)產(chǎn)化人工智能平臺(tái)

    平臺(tái)采用國(guó)產(chǎn)化FPGA+GPU+CPU構(gòu)建嵌入式多核異構(gòu)智算終端,可形成FPGA+GPU、FPGA+CPU、CPU+FPGA等組合模式,形成低功耗、高可擴(kuò)展性的硬件系統(tǒng),結(jié)合使用場(chǎng)景靈
    的頭像 發(fā)表于 01-07 16:42 ?1616次閱讀
    <b class='flag-5'>FPGA+GPU</b>+CPU國(guó)產(chǎn)化人工智能平臺(tái)

    ASIC和GPU的原理和優(yōu)勢(shì)

    芯片”。 準(zhǔn)確來(lái)說(shuō),除了它倆,計(jì)算芯片還包括大家更熟悉的CPU,以及FPGA。 行業(yè)里,通常會(huì)把半導(dǎo)體芯片分為數(shù)字芯片和模擬芯片。其中,數(shù)字芯片的市場(chǎng)規(guī)模占比較大,達(dá)到70%左右。 數(shù)字芯片,還可以進(jìn)一步細(xì)分,分為:邏輯芯片、存儲(chǔ)芯片以及微控制單元(MCU)。CPU、GPU
    的頭像 發(fā)表于 01-06 13:58 ?2730次閱讀
    ASIC和<b class='flag-5'>GPU</b>的原理和優(yōu)勢(shì)

    《CST Studio Suite 2024 GPU加速計(jì)算指南》

    GPU Computing Guide》是由Dassault Systèmes Deutschland GmbH發(fā)布的有關(guān)CST Studio Suite 2024的GPU計(jì)算指南。涵蓋GPU計(jì)算
    發(fā)表于 12-16 14:25

    【「算力芯片 | 高性能 CPU/GPU/NPU 微架構(gòu)分析」閱讀體驗(yàn)】--了解算力芯片GPU

    本篇閱讀學(xué)習(xí)第七、八章,了解GPU架構(gòu)演進(jìn)及CPGPU存儲(chǔ)體系與線程管理 █從圖形到計(jì)算的GPU架構(gòu)演進(jìn) GPU圖像計(jì)算發(fā)展 ●從三角形開(kāi)始的幾何階段 在現(xiàn)代圖形渲染中,三角形是最常用的基本圖形元素
    發(fā)表于 11-03 12:55

    【一文看懂】大白話解釋“GPUGPU算力”

    隨著大模型的興起,“GPU算力”這個(gè)詞正頻繁出現(xiàn)在人工智能、游戲、圖形設(shè)計(jì)等工作場(chǎng)景中,什么是GPU,它與CPU的區(qū)別是什么?以及到底什么是GPU算力?本篇文章主要從以下5個(gè)角度,讓您全方位了解
    的頭像 發(fā)表于 10-29 08:05 ?3891次閱讀
    【一文看懂】大白話解釋“<b class='flag-5'>GPU</b>與<b class='flag-5'>GPU</b>算力”

    常見(jiàn)GPU問(wèn)題及解決方法

    各種問(wèn)題。以下是一些常見(jiàn)的GPU問(wèn)題及其解決方法: GPU驅(qū)動(dòng)程序過(guò)時(shí)或不兼容 問(wèn)題描述:GPU驅(qū)動(dòng)程序是GPU與操作系統(tǒng)之間的橋梁,負(fù)責(zé)將
    的頭像 發(fā)表于 10-27 14:12 ?4775次閱讀