chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB板蛇形走線有哪些好處?

電子設(shè)計(jì) ? 來源:電子設(shè)計(jì) ? 作者:電子設(shè)計(jì) ? 2020-10-30 14:39 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCB 上的任何一條走線在通過高頻信號的情況下都會對該信號造成時(shí)延時(shí),蛇形走線的主要作用是補(bǔ)償“同一組相關(guān)"信號線中延時(shí)較小的部分,這些部分通常是沒有或比其它信號少通過另外的邏輯處理;最典型的就是時(shí)鐘線,通常它不需經(jīng)過任何其它邏輯處理,因而其延時(shí)會小于其它相關(guān)信號。

高速數(shù)字 PCB 板的等線長是為了使各信號的延遲差保持在一個(gè)范圍內(nèi),保證系統(tǒng)在同一周期內(nèi)讀取的數(shù)據(jù)的有效性(延遲差超過一個(gè)時(shí)鐘周期時(shí)會錯(cuò)讀下一周期的數(shù)據(jù)),一般要求延遲差不超過 1/4 時(shí)鐘周期,單位長度的線延遲差也是固定的,延遲跟線寬,線長,銅厚,板層結(jié)構(gòu)有關(guān),但線過長會增大分布電容和分布電感,使信號質(zhì)量,所以時(shí)鐘 IC 引腳一般都接 RC 端接,但蛇形走線并非起電感的作用,相反的,電感會使信號中的上升元中的高次諧波相移,造成信號質(zhì)量惡化,所以要求蛇形線間距最少是線寬的兩倍,信號的上升時(shí)間越小就越易受分布電容和分布電感的影響 .

因?yàn)閼?yīng)用場合不同具不同的作用,如果蛇形走線在電腦板中出現(xiàn),其主要起到一個(gè)濾波電感的作用,提高電路的抗干擾能力,電腦主機(jī)板中的蛇形走線,

主要用在一些時(shí)鐘信號中,如 CIClk,AGPClk,它的作用有兩點(diǎn):


1、阻抗匹配


2、濾波電感。

對一些重要信號,如 INTEL HUB 架構(gòu)中的 HUBLink,一共 13 根,跑 233MHz,要求必須嚴(yán)格等長,以消除時(shí)滯造成的隱患,繞線是唯一的解決辦法。一般來講,蛇形走線的線距>=2 倍的線寬。PCI 板上的蛇行線就是為了適應(yīng) PCI 33MHzClock 的線長要求。若在一般普通 PCB 板中,是一個(gè)分布參數(shù)的 LC 濾波器,還可作為收音機(jī)天線的電感線圈,短而窄的蛇形走線可做保險(xiǎn)絲等等 .

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4382

    文章

    23650

    瀏覽量

    418416
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    【EMC技術(shù)案例】共模電感與電源模塊之間PCB導(dǎo)致RE超標(biāo)案例

    【EMC技術(shù)案例】共模電感與電源模塊之間PCB導(dǎo)致RE超標(biāo)案例
    的頭像 發(fā)表于 09-28 15:05 ?308次閱讀
    【EMC技術(shù)案例】共模電感與電源模塊之間<b class='flag-5'>PCB</b><b class='flag-5'>走</b><b class='flag-5'>線</b>導(dǎo)致RE超標(biāo)案例

    技術(shù)資訊 I Allegro 設(shè)計(jì)中的約束設(shè)計(jì)

    本文要點(diǎn)在進(jìn)行時(shí)序等長布線操作的時(shí)候,在布線操作的時(shí)候不管你是蛇形還是折線,約束管理器會自動幫你計(jì)算長度、標(biāo)偏差,通過精確控制線長度
    的頭像 發(fā)表于 09-05 15:19 ?592次閱讀
    技術(shù)資訊 I Allegro 設(shè)計(jì)中的<b class='flag-5'>走</b><b class='flag-5'>線</b>約束設(shè)計(jì)

    別蒙我,PCB上這幾對高速怎么看我都覺得一樣!

    工程師說過孔這檔子事了。那不說過孔說什么啊,就單純的,正常的話也不影響高速性能。Chris就喜歡杠,就打算在線上挑挑刺! 你以為Chris裝不了?廢話不說了,直接上案例。各位
    發(fā)表于 06-09 14:34

    allegro軟件命令下參數(shù)不顯示如何解決

    PCB設(shè)計(jì)中,命令是頻繁使用的功能之一。執(zhí)行走命令后,通常會在Options面板中顯示線寬、層、角度等設(shè)置選項(xiàng),用于調(diào)整
    的頭像 發(fā)表于 06-05 09:30 ?1194次閱讀
    allegro軟件<b class='flag-5'>走</b><b class='flag-5'>線</b>命令下參數(shù)不顯示如何解決

    機(jī)柜配線架的方式

    機(jī)柜配線架的方式是網(wǎng)絡(luò)布線工程中的關(guān)鍵環(huán)節(jié),直接影響機(jī)房管理效率、設(shè)備散熱性能和后期維護(hù)便利性。合理的設(shè)計(jì)需要兼顧功能性、美觀性和可擴(kuò)展性,以下從規(guī)劃原則、
    的頭像 發(fā)表于 04-28 10:44 ?1147次閱讀
    機(jī)柜配線架的<b class='flag-5'>走</b><b class='flag-5'>線</b>方式

    PCB單層LAYOUT,QFN封裝的中間接地焊盤出不來怎么辦?

    設(shè)計(jì)如下: 此封裝設(shè)計(jì)看起來沒有任何問題。但是一些產(chǎn)品實(shí)際應(yīng)用中,會存在很大的問題。比如:PCB為單層,芯片只有散熱焊盤33是接地管腳,如果按0.15mm的線寬距設(shè)計(jì),此封裝就會導(dǎo)致GND
    發(fā)表于 04-27 15:08

    一個(gè)很好的pcb過孔等計(jì)算小軟體

    一個(gè)很好的pcb過孔等計(jì)算小軟體*附件:Saturn_PCB_Toolkit_V8.31_Setup.zip
    發(fā)表于 03-27 16:19

    PCB Layout中的三種策略

    是至關(guān)重要的。下面將針對實(shí)際布線中可能遇到的一些情況,分析其合理性,并給出一些比較優(yōu)化的策略。主要從直角,差分走
    發(fā)表于 03-13 11:35

    PCB,盲目拉線,拉了也是白拉!

    的參考平面,需要對前面的布線工作做大修改才能完成,費(fèi)時(shí)費(fèi)力。如果將PCB比作我們的城市,元器件就像鱗次櫛比的各類建筑,信號便是城里的大街小巷、天橋環(huán)島,每條道路的出現(xiàn)都是它的詳細(xì)
    發(fā)表于 03-06 13:53

    揭秘PCB設(shè)計(jì)黑洞:仿真視角下挑戰(zhàn),工程師與PCB設(shè)計(jì)師必看!

    文章已經(jīng)說過,射頻信號做圓弧拐角在高頻的效果是最好的。就像上圖的設(shè)計(jì)一樣,各種拐角都已經(jīng)按照圓弧的方式來設(shè)計(jì)了。既然這樣,那還有啥可以卷的呢?,當(dāng)然,大家細(xì)細(xì)看上圖黃色高亮的表層
    發(fā)表于 02-17 14:41

    PCB與電磁兼容:如何巧妙平衡與協(xié)同

    PCB,本質(zhì)上是在電路上通過蝕刻銅箔形成的導(dǎo)線,負(fù)責(zé)在眾多電子元件之間精準(zhǔn)無誤地傳導(dǎo)電流與信號。來與捷多邦小編一起了解PCB
    的頭像 發(fā)表于 12-25 11:15 ?682次閱讀

    是否存在有關(guān) PCB 電感的經(jīng)驗(yàn)法則?

    都有一定的電感,但您知道PCB中的電感對電氣行為何影響嗎?PCB中的不同導(dǎo)體系統(tǒng)需要具有
    的頭像 發(fā)表于 12-13 16:54 ?3562次閱讀
    是否存在有關(guān) <b class='flag-5'>PCB</b> <b class='flag-5'>走</b><b class='flag-5'>線</b>電感的經(jīng)驗(yàn)法則?

    和 Dr Peter 一起學(xué) KiCad 4.5:布線(添加

    “ ?本章將介紹如何進(jìn)行布線。 ? ” 4.5?4-布線(添加) 在本章中,我將完成在本書第三部分第二章中學(xué)到的 PCB 工作流程的第四步。在這一步中,我將完成電路的布線("Ro
    的頭像 發(fā)表于 12-04 12:13 ?2575次閱讀
    和 Dr Peter 一起學(xué) KiCad 4.5:布線(添加<b class='flag-5'>走</b><b class='flag-5'>線</b>)

    PCB設(shè)計(jì)時(shí)別忽視,這11個(gè)細(xì)節(jié)!

    或元器件與PCB之間足夠的間距 保持或組件與 PC
    發(fā)表于 11-20 10:32

    什么是pcb的作用

    : 1.1 支撐作用 PCB為電子元器件提供了一個(gè)穩(wěn)定的物理支撐平臺。元器件通過焊接或其他方式固定在PCB上,確保了元器件在工作過程中的穩(wěn)定性和可靠性。 1.2 電氣連接
    的頭像 發(fā)表于 11-04 13:45 ?2385次閱讀