chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

各電路原理分析

電機(jī)控制設(shè)計(jì)加油站 ? 來(lái)源:電機(jī)控制設(shè)計(jì)加油站 ? 作者:電機(jī)控制設(shè)計(jì)加油 ? 2020-10-31 10:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

第一部分:供電電路原理

供電部分原理圖如圖1-1所示:

圖1-1 從圖1-1中可知道供電有+5V、+3.3V、+1.5V三種,其中每個(gè)電源均有0.1μF的旁路電容,將電源中的高頻串?dāng)_旁路到地,防止高頻信號(hào)通過(guò)電源串?dāng)_到其它模塊中。同時(shí)還能將電源本身的工頻干擾濾除。 值得注意的是:在布線的時(shí)候,經(jīng)退藕電容退藕后的電源輸出點(diǎn)應(yīng)該盡量緊靠芯片的電源引腳進(jìn)行供電,過(guò)長(zhǎng)的引線有可能重新變成干擾接收天線,導(dǎo)致退藕效果消失。如果無(wú)法讓每個(gè)退藕后的電源輸出點(diǎn)均緊靠芯片的電源引腳,那么可以采用分別退藕的方法,即分別盡量緊靠每個(gè)芯片的電源引腳點(diǎn)接入退藕電容進(jìn)行退藕,這也解釋了為什么圖1-1的3.3V電源有兩個(gè)退藕輸出點(diǎn)。

第二部分:電機(jī)驅(qū)動(dòng)電路原理

電機(jī)驅(qū)動(dòng)電路原理如圖2-1所示:


圖2-1 圖2-1中Header 4X2為4排2列插針,F(xiàn)M0~3為FPGA芯片I/O輸出口,加入的插針給予一個(gè)可動(dòng)的機(jī)制,在需要使用時(shí)才用跳線帽進(jìn)行相連,提高I/O口的使用效率。 RES5是五端口排阻,內(nèi)部集成了4個(gè)等阻值且一端公共連接的電阻PIN 1是公共端,PIN2~5為排阻的輸出端,排阻原理圖如圖2-2所示:


圖2-2

該排阻公共端接電源,即上拉電阻形式,作用是增強(qiáng)FPGA芯片I/O口(以下簡(jiǎn)稱I/O口)的驅(qū)動(dòng)能力,實(shí)際上就是增加I/O輸出高電平時(shí)輸出電流的大小。當(dāng)I/O輸出高電平時(shí),+5V電源經(jīng)排阻與IN1~4相連,相當(dāng)于為I/O提供一個(gè)額外的電流輸出源,從而提高驅(qū)動(dòng)能力。當(dāng)I/O輸出低電平時(shí),可將I/O近似看做接地,而IN1~4因與I/O由導(dǎo)線直接相連,因此直接接受了I/O的低電平輸出信號(hào)。此時(shí),+5V電源經(jīng)排阻R、I/O內(nèi)部電路(電阻近似為零)后接地,因此該路的電流不能大于I/O的拉電流(Ii)最大值,有公式2-1:

由公式2-2可以得出排阻的取值范圍。

該上拉電阻除了提高驅(qū)動(dòng)能力外,還有一個(gè)作用,就是進(jìn)行電平轉(zhuǎn)換。經(jīng)查,ULN2003的接口邏輯為:5V-TTL, 5V-CMOS邏輯。而在3.3V供電的情況下,I/O口可以提供3.3V-LVTTL,3.3V-LVCMOS,3.3V-PCI和SSTL-3接口邏輯電平。因此,需要外接5V的上拉電阻將I/O電平規(guī)格變成5V電平邏輯。

芯片ULN2003內(nèi)部集成7組達(dá)林頓管,專門用于提高驅(qū)動(dòng)電流,芯片引腳間邏輯如圖2-3所示:


圖2-3


圖2-4 由于I/O電流遠(yuǎn)遠(yuǎn)不足以驅(qū)動(dòng)電機(jī),因此需要外接該芯片驅(qū)動(dòng)電機(jī),ULN2003內(nèi)部集成的達(dá)林頓管電路如圖2-4所示。達(dá)林頓管的形式具有將弱點(diǎn)信號(hào)轉(zhuǎn)化成強(qiáng)電信號(hào)的特點(diǎn),I/O電平邏輯從PIN IN輸入,通過(guò)達(dá)林頓管控制PIN 9(COMMON)端輸入的強(qiáng)電信號(hào)按照I/O信號(hào)規(guī)律變化。值得注意的是:ULN2003輸出邏輯將與輸入邏輯相反,編程時(shí)應(yīng)該注意該特點(diǎn)。

RES6是六端口排阻,內(nèi)部集成了5個(gè)等阻值且一端公共連接的電阻,PIN 1是公共端,PIN2~6為排阻的輸出端,原理圖與接法說(shuō)明可參考上述圖2-2,排阻取值范圍計(jì)算參見(jiàn)公式2-2,此處不再贅述。值得注意的是:RES6的PIN 1與PIN 2相連,是因?yàn)槎喑隽艘粋€(gè)不使用的電阻,為了避免PIN 2懸空,因此將PIN 2與PIN 1(公共端)相連,即PIN 2對(duì)應(yīng)的電阻被短路,從而既避免的懸空的引腳,又能使該電阻失效。

第三部分:電機(jī)指示燈電路原理

電機(jī)指示燈電路如圖3-1所示:


圖3-1 電機(jī)部分指示燈用于指示各路信號(hào)的邏輯電平狀態(tài),其中R106~109為限流電阻,防止發(fā)光二極管因電流過(guò)大燒毀。值得注意的是:該指示燈的發(fā)光二極管接成共陽(yáng)極,由M0~3信號(hào)端口產(chǎn)生低電平點(diǎn)亮對(duì)應(yīng)的二極管,而ULN2003的OUT與IN邏輯電平相反,因此對(duì)于I/O口FM0~3來(lái)說(shuō),輸出高電平就能點(diǎn)亮對(duì)應(yīng)的發(fā)光二極管,例如:FM0輸出高電平,則對(duì)應(yīng)LD17點(diǎn)亮,編程時(shí)應(yīng)注意此電路將I/O實(shí)際邏輯反相了兩次,對(duì)應(yīng)關(guān)系為I/O口輸出哪路高電平則對(duì)應(yīng)點(diǎn)亮哪路指示燈。

第四部分:時(shí)鐘電路原理

時(shí)鐘電路如圖4-1所示:


圖4-1 采用50Mhz有源晶振產(chǎn)生時(shí)鐘信號(hào),接法采用有源晶振的典型接法:PIN 1懸空,PIN 2接地,PIN 3輸出時(shí)鐘信號(hào),PIN 4接電源。由于FPGA的I/O供電為3.3V,而時(shí)鐘電路產(chǎn)生的時(shí)鐘信號(hào)要由I/O口接收,因此時(shí)鐘信號(hào)最大值不能超過(guò)3.3V,故時(shí)鐘電路電源采用3.3V供電。

第五部分:FPGA部分電路原理

FPGA部分電路原理圖如圖5-1所示:


圖5-1

Header 18X2為18排2列排陣,兩組排陣分別與PIN口、3.3V電源、數(shù)字地相連,提供了可動(dòng)的機(jī)制,使得PIN口可根據(jù)需要用排線與目標(biāo)相連,打到信號(hào)傳輸?shù)哪康摹6?.3V電源以及數(shù)字地針口則可以根據(jù)需要,用排線為目標(biāo)提供邏輯高電平或邏輯低電平。

U21D為FPGA芯片的時(shí)鐘信號(hào)接收部分,通過(guò)網(wǎng)絡(luò)標(biāo)號(hào)“CLK0~3”與對(duì)應(yīng)的時(shí)鐘信號(hào)端口相連。

U21C為FPGA芯片的供電及接地部分,含有“GND”字樣的是“地”端口,與數(shù)字地相連,VCCIO1~4為I/O口供電端口,采用3.3V電源供電,通過(guò)網(wǎng)絡(luò)標(biāo)號(hào)“+3.3V”與3.3V電源端口相連。VCCA_PLL1、VCCA_PLL2、VCCINT為內(nèi)部運(yùn)算器和輸入緩沖區(qū)的供電端口,采用1.5V電源供電,通過(guò)網(wǎng)絡(luò)標(biāo)號(hào)“+1.5V”與1.5V電源端口相連。

U21B為JTAG與AS下載部分,TMS、TCK、TD1、TD0分別為JATAG下載方式的模式選擇端、時(shí)鐘信號(hào)端、數(shù)據(jù)輸入端、數(shù)據(jù)輸出端。DATA0為AS下載的數(shù)據(jù)端口,MSEL0、MSEL1、nCE、nCEO、CONF_ DONE、nCONFIG、nSTATUS端口按照典型接法相連。值得注意的是:無(wú)論AS還是JTAG都是通過(guò)JTAG標(biāo)準(zhǔn)通訊,AS下載一般是下載POF到PROM(flash)里,重新上電仍然可以加載,JTAG下載是通過(guò)JTAG口將sof文件直接下載到FPGA內(nèi),一般是臨時(shí)調(diào)試用的,掉電就丟失了。

U22是電可擦除ROM,用于存放AS下載后的數(shù)據(jù),使得FPGA的程序段掉電也能得以保存,DATA端是數(shù)據(jù)讀取端,用于讀取ROM內(nèi)數(shù)據(jù)。DCLK為時(shí)鐘端口,用于接收時(shí)鐘信號(hào)進(jìn)行同步傳輸。nCS是片選端口,用于接收片選信號(hào)表示對(duì)該芯片進(jìn)行通訊。ASDI為AS下載數(shù)據(jù)輸入端,用于接收AS下載數(shù)據(jù)。VCC與GND分別為電源端口與地端口,分別接3.3V與數(shù)字地。

責(zé)任編輯:xj

原文標(biāo)題:電源供電以及電機(jī)驅(qū)動(dòng)原理與電路分析

文章出處:【微信公眾號(hào):電機(jī)控制設(shè)計(jì)加油站】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電路分析
    +關(guān)注

    關(guān)注

    62

    文章

    526

    瀏覽量

    100401
  • 電機(jī)驅(qū)動(dòng)

    關(guān)注

    60

    文章

    1444

    瀏覽量

    89220
  • 電源供電
    +關(guān)注

    關(guān)注

    0

    文章

    216

    瀏覽量

    22751

原文標(biāo)題:電源供電以及電機(jī)驅(qū)動(dòng)原理與電路分析

文章出處:【微信號(hào):motorcontrol365,微信公眾號(hào):電機(jī)控制設(shè)計(jì)加油站】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Agilent 4284A在射頻電路分析中的應(yīng)用

    射頻電路的設(shè)計(jì)與測(cè)試對(duì)元件參數(shù)的精確測(cè)量提出嚴(yán)苛要求,Agilent 4284A精密LCR儀表憑借其卓越的性能,成為射頻領(lǐng)域不可或缺的分析工具。本文將從技術(shù)特性、應(yīng)用場(chǎng)景及優(yōu)勢(shì)三個(gè)方面探討其在射頻
    的頭像 發(fā)表于 11-21 18:50 ?553次閱讀
    Agilent 4284A在射頻<b class='flag-5'>電路</b><b class='flag-5'>分析</b>中的應(yīng)用

    【免費(fèi)工具】華秋AI電路識(shí)別助手:讓電路設(shè)計(jì)與分析變得輕松高效!

    電子工程師注意!還在為熬夜解析電路圖崩潰?AI黑科技讓電路設(shè)計(jì)與分析變得輕松高效!如果你還在為電路分析感到頭疼,那么一定要試試這款超好用的工
    的頭像 發(fā)表于 06-05 18:18 ?1983次閱讀
    【免費(fèi)工具】華秋AI<b class='flag-5'>電路</b>識(shí)別助手:讓<b class='flag-5'>電路</b>設(shè)計(jì)與<b class='flag-5'>分析</b>變得輕松高效!

    涂鴉WiFi模塊原理圖加PCB封裝

    涂鴉WiFi模塊原理圖加PCB封裝
    發(fā)表于 06-04 16:36 ?102次下載

    史上最全面解析:開(kāi)關(guān)電源功能電路

    01開(kāi)關(guān)電源的電路組成開(kāi)關(guān)電源的主要電路是由輸入電磁干擾濾波器(EMI)、整流濾波電路、功率變換電路、PWM控制器電路、輸出整流濾波
    的頭像 發(fā)表于 05-13 19:31 ?2103次閱讀
    史上最全面解析:開(kāi)關(guān)電源<b class='flag-5'>各</b>功能<b class='flag-5'>電路</b>

    基本電路分析(經(jīng)典學(xué)習(xí)指導(dǎo)系列)

    對(duì)于電工技術(shù)、電氣工程方面的人士是個(gè)很好的借鑒,有助于電路分析。 從直流電阻性電路分析開(kāi)始,一直講到交流電路。 對(duì)于數(shù)學(xué)基礎(chǔ)方面,使用者不需
    發(fā)表于 05-13 15:29

    開(kāi)關(guān)電源原理及功能電路詳解

    一、 開(kāi)關(guān)電源的電路組成:: 開(kāi)關(guān)電源的主要電路是由輸入電磁干擾濾波器(EMI)、整流濾波電路、功率變換電路、PWM控制器電路、輸出整流濾
    發(fā)表于 03-17 13:22

    開(kāi)關(guān)電源原理及功能電路詳解

    本帖最后由 噯唱歌de圖圖 于 2025-3-12 13:40 編輯 一、 開(kāi)關(guān)電源的電路組成:: 開(kāi)關(guān)電源的主要電路是由輸入電磁干擾濾波器(EMI)、整流濾波電路、功率變換電路
    發(fā)表于 03-11 14:18

    使用LTspice仿真一個(gè)LC電路,頻域分析和時(shí)域分析結(jié)果不一致

    我使用LTspice仿真了一個(gè)基于LC諧振的電路,但是頻域分析和時(shí)域分析的結(jié)果差異很大。 這是一個(gè)遠(yuǎn)程傳輸電路,想要使用變?nèi)荻O管調(diào)整諧振頻率。 以下是
    發(fā)表于 03-10 10:33

    電子工程師培訓(xùn)教程(經(jīng)典電路分析)

    本書介紹了正弦穩(wěn)態(tài)電路分析
    發(fā)表于 03-07 10:55

    BUCK電路分析

    及不同開(kāi)關(guān)狀態(tài)下的等效電路圖 周期性的開(kāi)關(guān)。通過(guò)電感中的電流 iL是否連續(xù)取決于開(kāi)關(guān)頻率、濾波電感和電容的數(shù)值。電感電流 iL 連續(xù)條件下其工作波形如圖 5-6a 所示。電路穩(wěn)定狀態(tài)下的工作分析如下:1
    發(fā)表于 02-26 14:39

    LLC諧振半橋電路分析與設(shè)計(jì)

    。由于電流或電壓按正弦規(guī)律變化,存在過(guò)零點(diǎn),如果此時(shí)開(kāi)關(guān)器件開(kāi)通或關(guān)斷,產(chǎn)生的損耗就為零。下邊就分析目前所使用的LLC諧振半橋電路?;?b class='flag-5'>電路如下圖所示: 圖2.1LLC諧振半橋電路
    發(fā)表于 02-25 17:19

    變頻器電路維修與故障實(shí)例分析

    變頻器電路維修與故障實(shí)例分析是電氣工程領(lǐng)域中的重要內(nèi)容。以下是對(duì)變頻器電路維修的概述及一些故障實(shí)例的分析: 一、變頻器電路維修概述 變頻器
    的頭像 發(fā)表于 02-20 10:18 ?2305次閱讀
    變頻器<b class='flag-5'>電路</b>維修與故障實(shí)例<b class='flag-5'>分析</b>

    集成電路設(shè)計(jì)中靜態(tài)時(shí)序分析介紹

    本文介紹了集成電路設(shè)計(jì)中靜態(tài)時(shí)序分析(Static Timing Analysis,STA)的基本原理、概念和作用,并分析了其優(yōu)勢(shì)和局限性。 ? 靜態(tài)時(shí)序分析(Static Timin
    的頭像 發(fā)表于 02-19 09:46 ?1622次閱讀

    三極管的交流直流電路分析方法介紹

    一、直流電路分析方法 精準(zhǔn)確定三極管的 “身份信息”,即型號(hào)及關(guān)鍵參數(shù)。不同型號(hào)的三極管具有各異的電流放大系數(shù)、最大集電極電流等參數(shù),而 npn 型與 pnp 型三極管在電路連接和電流流向方面
    的頭像 發(fā)表于 02-04 14:54 ?1124次閱讀

    模擬電路分析技巧

    在現(xiàn)代電子技術(shù)中,模擬電路扮演著至關(guān)重要的角色。它們不僅用于信號(hào)放大、濾波和轉(zhuǎn)換,還廣泛應(yīng)用于傳感器接口和功率管理等領(lǐng)域。掌握模擬電路分析技巧對(duì)于電子工程師來(lái)說(shuō)是必不可少的。 1. 理解電路
    的頭像 發(fā)表于 01-24 09:24 ?1634次閱讀