射頻板設(shè)計(jì)PCB疊層時(shí),推薦使用四層板結(jié)構(gòu),層設(shè)置架構(gòu)如下
完整的電源平面提供極低的電源阻抗和分布的去耦電容,同時(shí)射頻信號(hào)線有一個(gè)完整的參考地,為射頻信號(hào)提供完整恒定不變的參考,有利于射頻傳輸線阻抗的連續(xù)性。
地平面設(shè)計(jì)規(guī)則
- 作為射頻信號(hào)線鏡像回流地的平面要完整,并且獨(dú)立定義,同時(shí)不要有任何其他信號(hào)線在地平面上布置;
- 對(duì)于Top Layer和Bottom Layer空白部分,建議做鋪地處理,并且通過(guò)間距不大于λ/20的過(guò)孔將各部分地連在一起;
- 對(duì)于高密度電路板(例如含CSP封裝)不建議使用2層電路板,盡可能采用4層板進(jìn)行設(shè)計(jì);
- 盡量不要將地平面做分地處理,除非保證在地平面上電流不會(huì)形成環(huán)流;
- 射頻信號(hào)線下的地平面要盡可能的寬,地平面過(guò)窄會(huì)引起寄生參數(shù)同時(shí)增加衰減;
- 地平面、頂層的地已經(jīng)連接兩層的過(guò)孔,應(yīng)盡量保證射頻信號(hào)線做到完全的“屏蔽”,以增加產(chǎn)品的EMC能力。
- 同時(shí)建議通過(guò)地孔將電源平面包裹起來(lái),避免不必要的電子輻射。
通常電源層相對(duì)于地層需要滿足“20H”原則,“20H原則”是指要確保電源平面邊緣比地平面(0V參考面)邊緣至少縮進(jìn)相當(dāng)于兩個(gè)平面之間間距的20倍,其中H就是指電源平面與地平面之間的距離,在20H時(shí)可以抑制70%的磁通泄漏,有效的提升EMI性能。
編輯:hfy
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
-
pcb
+關(guān)注
關(guān)注
4407文章
23885瀏覽量
424496 -
射頻
+關(guān)注
關(guān)注
106文章
6009瀏覽量
173511 -
射頻信號(hào)
+關(guān)注
關(guān)注
6文章
243瀏覽量
21916 -
去耦電容
+關(guān)注
關(guān)注
12文章
325瀏覽量
23575
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
熱點(diǎn)推薦
6層PCB疊層設(shè)計(jì)指南
4層PCB上的空間用完后,就該升級(jí)到6層電路板了。額外的層可以為更多的信號(hào)、額外的平面對(duì)或?qū)w的混合提供空間。如何使用這些額外的層并不重要,
發(fā)表于 10-16 15:24
?4322次閱讀
PCB疊層設(shè)計(jì)
既然說(shuō)到了參考平面的處理,其實(shí)應(yīng)該屬于疊層設(shè)計(jì)的范疇了。PCB的疊層設(shè)計(jì)不是層的簡(jiǎn)單堆疊,其中地
發(fā)表于 05-17 22:04
【資料】PCB的EMC設(shè)計(jì)之常見(jiàn)的PCB疊層結(jié)構(gòu)
常見(jiàn)的PCB疊層結(jié)構(gòu),四層板、六層板、八層板十層板
發(fā)表于 03-29 11:49
【資料】淺談PCB疊層設(shè)計(jì)
本文主要介紹多層PCB設(shè)計(jì)疊層的基礎(chǔ)知識(shí),包括疊層結(jié)構(gòu)的排布一般原則,常用的疊
發(fā)表于 08-04 10:06
【資料】一些關(guān)于多層PCB疊層設(shè)計(jì)的原則
多層PCB通常用于高速、高性能的系統(tǒng),其中一些層用于電源或地參考平面,這些平面通常是沒(méi)有分割的實(shí)體平面。無(wú)論這些層做什么用途,電壓為多少,它們將作為與之相鄰的信號(hào)走線的電流返回路徑。構(gòu)
發(fā)表于 08-04 10:18
射頻設(shè)計(jì):PCB疊層、電源退耦、過(guò)孔規(guī)則
射頻板設(shè)計(jì)PCB疊層時(shí),推薦使用四層板結(jié)構(gòu),層設(shè)置架構(gòu)如下【Top layer】
發(fā)表于 11-07 20:48
PCB疊層的幾種不同變體
4.3.3 實(shí)驗(yàn)設(shè)計(jì)3:4層PCB 本章將考慮4層PCB疊層的幾種不同變體。這些變化中最簡(jiǎn)
發(fā)表于 04-20 17:10
pcb怎樣來(lái)設(shè)計(jì)疊層
PCB的疊層設(shè)計(jì)不是層的簡(jiǎn)單堆疊,其中地層的安排是關(guān)鍵,它與信號(hào)的安排和走向有密切的關(guān)系。
發(fā)表于 08-21 11:45
?2264次閱讀
簡(jiǎn)述PCB疊層設(shè)計(jì)
、單面 PCB 板和雙面 PCB 板的疊層 對(duì)于兩層板來(lái)說(shuō),由于板層數(shù)量少,已經(jīng)不存在疊
為什么要進(jìn)行PCB疊層
如今,電子產(chǎn)品日益緊湊的趨勢(shì)要求多層印刷電路板的三維設(shè)計(jì)。但是,層堆疊提出了與此設(shè)計(jì)觀點(diǎn)相關(guān)的新問(wèn)題。其中一個(gè)問(wèn)題就是為項(xiàng)目獲取高質(zhì)量的疊層構(gòu)建。 隨著生產(chǎn)越來(lái)越多的由多層組成的復(fù)雜印刷電路,
PCB疊層結(jié)構(gòu)設(shè)計(jì)詳解
隨著高速電路的不斷涌現(xiàn),PCB板的復(fù)雜度也越來(lái)越高,為了避免電氣因素的干擾,信號(hào)層和電源層必須分離,所以就牽涉到多層PCB的設(shè)計(jì),即疊
發(fā)表于 09-30 12:03
?114次下載
射頻設(shè)計(jì)難題之PCB疊層
評(píng)論