chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

紫光同創(chuàng)PGL22G開發(fā)平臺試用—開發(fā)板硬件軟件拆解詳解

YCqV_FPGA_EETre ? 來源:FPGA開發(fā)圈 ? 作者:FPGA開發(fā)圈 ? 2020-11-26 14:24 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

傾慕國產(chǎn)紫光同創(chuàng)的FPGA已久,感謝電子創(chuàng)新網(wǎng),通過了PGL22G開發(fā)板試用活動評審,開啟了與國產(chǎn)黑金FPGA開發(fā)板一段美好的邂逅。

硬件篇

先上開發(fā)板的靚照:

開發(fā)板的系統(tǒng)結(jié)構(gòu)圖如下:

開發(fā)板核心板+擴(kuò)展板的模式來設(shè)計(jì)的。核心板主要由 FPGA + DDR3 +QSPI FLASH 構(gòu)成,承擔(dān) FPGA 高速數(shù)據(jù)處理和存儲的功能。FPGA型號為PGL22G6CMBG324,是紫光同創(chuàng)公司開發(fā)的 Logos 系列 FPGA ,Logos系列產(chǎn)品高性價(jià)比FPGA產(chǎn)品,它是目前全球40nm工藝下集成度最高的FPGA產(chǎn)品,擁有10K~100K的可編程邏輯單元,內(nèi)嵌DDR3硬核,支持800Mbps LVDS、MIPI D-PHY等接口,支持RAM軟錯誤檢測與糾錯功能。速度等級為-6,溫度等級為商業(yè)級 C。此型號為MBG324 封裝, 324 個(gè)引腳,具有高速,高帶寬,高容量等特點(diǎn),適合高速數(shù)據(jù)通信,視頻圖像處理,高速數(shù)據(jù)采集等方面,可以滿足工業(yè)與物聯(lián)網(wǎng)等市場領(lǐng)域的應(yīng)用需求。

DDR3 芯片為 Micron 公司的 MT41J128M16HA-125 容量為 256MB;DDR3 芯片和 FPGA 芯片總線寬度為 16bit,數(shù)據(jù)時(shí)鐘頻率高達(dá)800Mhz;這樣的配置,可以滿足高帶寬的數(shù)據(jù)處理的需求。板上的128Mb QSPI FLASH芯片的型號為 W25Q128,用于存儲 FPGA 系統(tǒng)的啟動文件。

核心板的正面圖

背面圖

底板為核心板擴(kuò)展了豐富的外圍接口,其中包含 1 路千兆以太網(wǎng)接口、 1 路 HDMI輸出接口、 1 路 USB2.0接口、 1 路 UART 串口接口、 1 路 SD 卡接口、 1 個(gè) JTAG 調(diào)試接口、一個(gè)攝像頭接口、 1 路 40針的擴(kuò)展口和一些按鍵, LED, RTC 和 EEPROM 電路。

底板PCB為上層板設(shè)計(jì),走線非常優(yōu)美,元器件布局非常規(guī)則漂亮。

軟件篇

譽(yù)為萬能芯片的FPGA,近年來越來越多的受到國內(nèi)市場的關(guān)注。不過,其技術(shù)門檻之高,在芯片領(lǐng)域幾乎是無出其右的。其中,在制約FPGA發(fā)展的眾多因素中,最關(guān)鍵的便是EDA軟件工具。設(shè)計(jì)出FPGA,沒有好的EDA開發(fā)平臺,還是不行。FPGA需要芯片、EDA工具及IP完整生態(tài)。FPGA是需要“芯片+EDA+IP”來實(shí)現(xiàn)功能的產(chǎn)品,如果把FPGA比作電腦,那么芯片相當(dāng)于Intel CPU,EDA軟件相當(dāng)于微軟OS,IP方案則相當(dāng)于應(yīng)用軟件。電腦正常工作需要Intel CPU、微軟OS、應(yīng)用軟件共同配合,F(xiàn)PGA也需要芯片、EDA、IP這些軟硬件共同支撐實(shí)現(xiàn)功能。

Altera公司FPGA和CPLD,開發(fā)工具主要用Quartus;Xilinx公司的FPGA集成開發(fā)環(huán)境為ISE,賽靈思構(gòu)建的的Vivado工具把各類可編程技術(shù)結(jié)合在一起。

Pango Design Suite 為 EDA 套件是紫光同創(chuàng)基于多年FPGA開發(fā)軟件技術(shù)攻關(guān)與工程實(shí)踐經(jīng)驗(yàn)而研發(fā)的一款擁有國產(chǎn)自主知識產(chǎn)權(quán)的大規(guī)模FPGA開發(fā)軟件,可以支持千萬門級FPGA器件的設(shè)計(jì)開發(fā)。該軟件支持工業(yè)界標(biāo)準(zhǔn)的開發(fā)流程,可實(shí)現(xiàn)從RTL綜合到配置數(shù)據(jù)流生成下載的全套操作,包括linux和 windows 兩種版本。

均包含以下組件或獨(dú)立模塊共 15 個(gè):

Pango Design Suite:FPGA 開發(fā)集成工具,簡稱 PDS; Pango Design Suite Shell:FPGA 命令集成工具,簡稱 PDS SHELL; Synplify Pro for Pango:第三方邏輯綜合工具,簡稱 OEM; Architecture- Driven Synthesis:同創(chuàng)自研邏輯綜合工具,簡稱 ADS; IP Compiler:IP 模塊生成工具,簡稱 IPC; User Constraint Editor:用戶約束工具,簡稱 UCE; Physical Constraint Editor:物理約束工具,簡稱 PCE; Design Editor:布局布線結(jié)果查看及調(diào)整工具,簡稱 DE; Timing Analyzer:時(shí)序分析工具,簡稱 TA; Pango Power Planner:功耗評估工具,簡稱 PPP; Pango Power Calculator:功耗分析工具,簡稱 PPC; Pango SSN Estimator:同步開關(guān)噪聲估算工具,簡稱 PNE; Fabric Inserter:插核工具,簡稱 INS; Fabric Configuration:芯片配置工具,簡稱 CFG; Fabric Debugger:在線調(diào)試工具,簡稱 DBG;

該套件以PDS為統(tǒng)一開發(fā)平臺,其余組件均可在其上實(shí)現(xiàn)無縫鏈接,以支持FPGA全流程開發(fā)

下載軟件到官網(wǎng):https://www.pangomicro.com/support/License-pds/index.html

安裝很簡單一路NEXT就可以了,能安裝的都要安裝。

Pango Design Suite 需要 PDS License 文件才能使用,現(xiàn)階段可以以公司郵箱進(jìn)行申請。PDS License添加需要設(shè)置環(huán)境變量在環(huán)境變量中添加變量名:

PANGO_LICENSE_FILE 變量值:PDS License 文件所在位置

啟動軟件,編寫最簡單的一個(gè)LED點(diǎn)燈。

定義了一個(gè) 32 位的寄存器 timer, 用于循環(huán)計(jì)數(shù)0~199_999_999(4 秒鐘),當(dāng)計(jì)數(shù)到49_999_999(1 秒)的時(shí)候,熄滅第一個(gè) LED 燈;當(dāng)計(jì)數(shù)到99_999_999(2 秒)的時(shí)候,熄滅第二個(gè) LED 燈;當(dāng)計(jì)數(shù)到 149_999_999(3 秒)的時(shí)候,熄滅第三個(gè) LED 燈;當(dāng)計(jì)數(shù)到 199_999_999(4 秒)的時(shí)候,熄滅第四個(gè) LED 燈,計(jì)數(shù)器再重新計(jì)數(shù)。具體的操作直接看代碼吧。

編譯之后該軟件把試用的資源都可以顯示出來。功能非常強(qiáng)大。

下載驗(yàn)證:

小結(jié):

開發(fā)板資源豐富,資料詳細(xì),適合入門者學(xué)習(xí),適用于計(jì)算機(jī)專業(yè)、電子類及相關(guān)專業(yè)的本科生、研究生等相關(guān)人士,以及工程師??梢匀嬖u估PGL22G性能。Pango Design Suite 開發(fā)軟件功能強(qiáng)大,雖然只有700多M,比起十幾個(gè)G的ISE Vivado用起來也毫無遜色。PDS在編譯速度上基本與ISE也差不了多少。無論從軟件界面還是功能,都為PDS點(diǎn)贊。希望大家都用起來,支持國產(chǎn)。

責(zé)任編輯:PSY

原文標(biāo)題:紫光同創(chuàng)PGL22G開發(fā)平臺試用連載(1)——開發(fā)板硬件軟件初步評估篇

文章出處:【微信公眾號:FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 硬件
    +關(guān)注

    關(guān)注

    11

    文章

    3532

    瀏覽量

    68405
  • 軟件
    +關(guān)注

    關(guān)注

    69

    文章

    5242

    瀏覽量

    90321
  • 開發(fā)板
    +關(guān)注

    關(guān)注

    25

    文章

    6007

    瀏覽量

    110100
  • 開發(fā)平臺
    +關(guān)注

    關(guān)注

    0

    文章

    101

    瀏覽量

    14871
  • 紫光同創(chuàng)
    +關(guān)注

    關(guān)注

    5

    文章

    114

    瀏覽量

    28360

原文標(biāo)題:紫光同創(chuàng)PGL22G開發(fā)平臺試用連載(1)——開發(fā)板硬件軟件初步評估篇

文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    基于RK3576處理器,米爾RK3576開發(fā)板免費(fèi)試用

    年7月19日 ? 評測數(shù)量: 3塊 ? 更多熱點(diǎn)文章閱讀 基于平頭哥TH1520芯片,潤開鴻HH-SCDAYU800A開發(fā)板免費(fèi)試用 RISC-V開發(fā)板深度評測!頂級開發(fā)板免費(fèi)
    的頭像 發(fā)表于 06-09 15:00 ?800次閱讀
    基于RK3576處理器,米爾RK3576<b class='flag-5'>開發(fā)板</b>免費(fèi)<b class='flag-5'>試用</b>

    擁抱開源!一起來做FPGA開發(fā)板啦!

    根據(jù)自身專業(yè)技能與興趣愛好,選擇加入以下對應(yīng)小組: 一、硬件組 負(fù)責(zé)開發(fā)板硬件設(shè)計(jì),包括電路原理圖繪制、PCB布局布線、硬件調(diào)試等工作,適合擅長
    發(fā)表于 06-06 14:05

    基于RK處理器,創(chuàng)龍TL3562-MiniEVM開發(fā)板試用體驗(yàn)

    數(shù)量: 10塊 ? 更多熱點(diǎn)文章閱讀 基于平頭哥TH1520芯片,潤開鴻HH-SCDAYU800A開發(fā)板免費(fèi)試用 RISC-V開發(fā)板深度評測!頂級開發(fā)板免費(fèi)
    的頭像 發(fā)表于 06-05 16:31 ?773次閱讀
    基于RK處理器,創(chuàng)龍TL3562-MiniEVM<b class='flag-5'>開發(fā)板</b><b class='flag-5'>試用</b>體驗(yàn)

    性能強(qiáng)悍!合眾HZ-RK3568開發(fā)板試用體驗(yàn)

    月19日 ? 評測數(shù)量: 10塊 ? 更多熱點(diǎn)文章閱讀 基于平頭哥TH1520芯片,潤開鴻HH-SCDAYU800A開發(fā)板免費(fèi)試用 RISC-V開發(fā)板深度評測!頂級開發(fā)板免費(fèi)
    的頭像 發(fā)表于 06-05 16:30 ?892次閱讀
    性能強(qiáng)悍!合眾HZ-RK3568<b class='flag-5'>開發(fā)板</b><b class='flag-5'>試用</b>體驗(yàn)

    【評測試用】合眾HZ-T536開發(fā)板免費(fèi)試用體驗(yàn)

    【評測試用】合眾HZ-T536開發(fā)板免費(fèi)試用體驗(yàn)
    的頭像 發(fā)表于 05-27 08:05 ?492次閱讀
    【評測<b class='flag-5'>試用</b>】合眾HZ-T536<b class='flag-5'>開發(fā)板</b>免費(fèi)<b class='flag-5'>試用</b>體驗(yàn)

    紫光同創(chuàng)Logos2+RK3568開發(fā)板|國產(chǎn)器件強(qiáng)強(qiáng)聯(lián)合開啟嵌入式開發(fā)新篇章

    以及部分GPIO相連: RK3568 與紫光同創(chuàng) Logos2 開發(fā)板之間通過多種接口實(shí)現(xiàn)高效連接與數(shù)據(jù)交互 。其中,PCIe 2.0 接口是二者通信的重要橋梁。PCIe 接口憑借其高速串行通信的特性
    發(fā)表于 05-14 18:04

    【FPGA新品】正點(diǎn)原子L22開發(fā)板來了!采用紫光的Logos系列FPGA,適合工業(yè)控制、圖像處理、高速通信等領(lǐng)域!

    【FPGA新品】正點(diǎn)原子L22開發(fā)板來了!采用紫光的Logos系列FPGA,適合工業(yè)控制、圖像處理、高速通信等領(lǐng)域! ATK-L22開發(fā)板
    發(fā)表于 04-21 17:28

    紫光同創(chuàng)FPGA教程:呼吸燈——盤古系列PGX-Nano開發(fā)板實(shí)驗(yàn)例程

    PGX-Nano是一套以紫光同創(chuàng)FPGA為核心的開發(fā)板,選用紫光同創(chuàng)Logos2系列28nm工藝的PG2L50H_MBG324。板卡集成下載
    的頭像 發(fā)表于 04-14 09:59 ?944次閱讀
    <b class='flag-5'>紫光</b><b class='flag-5'>同創(chuàng)</b>FPGA教程:呼吸燈——盤古系列PGX-Nano<b class='flag-5'>開發(fā)板</b>實(shí)驗(yàn)例程

    免費(fèi)丨米爾 STM32MP257開發(fā)板有獎試用

    米爾與ST合作發(fā)布的新品基于STM32MP257應(yīng)用處理器的MYD-LD25X開發(fā)板免費(fèi)試用活動來啦~~米爾提供了2塊價(jià)值488元的MYD-LD25X開發(fā)板發(fā)起試用活動您不僅可以免費(fèi)
    的頭像 發(fā)表于 03-20 08:05 ?771次閱讀
    免費(fèi)丨米爾 STM32MP257<b class='flag-5'>開發(fā)板</b>有獎<b class='flag-5'>試用</b>

    【國產(chǎn)FPGA必備教程】——紫光同創(chuàng)FPGA圖像視頻教程,適用于小眼睛FPGA盤古全系列開發(fā)板

    案例、時(shí)序約束及收斂方法等,教程內(nèi)容豐富,從入門到應(yīng)用提高,覆蓋紫光同創(chuàng)FPGA開發(fā)全流程,教程適用于小眼睛科技盤古系列、泰坦系列全開發(fā)套件。目前,小眼睛科技基于FPGA賽事配套
    發(fā)表于 02-19 15:44

    紫光同創(chuàng)FPGA權(quán)威開發(fā)指南,原廠攜手小眼睛科技技術(shù)專家聯(lián)合編著

    本教材實(shí)戰(zhàn)案例配套硬件為小眼睛科技2025新品盤古676系列開發(fā)板:MES2L676-100HP/MES2L676-200HP,主控芯片為紫光同創(chuàng)Logos2系列PG2L100H/PG
    發(fā)表于 02-17 16:33

    【米爾-紫光PG2L100H國產(chǎn)FPGA開發(fā)板試用】米爾-紫光PG2L100H國產(chǎn)FPGA開發(fā)板開箱評測

    ,底板為 MYB-J2L100H-I,核心基于紫光同創(chuàng) Logos-2 系列 PG2L100H 開發(fā)平臺。 先看看開箱圖片,首先映入眼簾的
    發(fā)表于 11-07 12:21

    盤古22K開發(fā)板

    盤古22K開發(fā)板是基于紫光同創(chuàng)Logos系列PGL22G芯片設(shè)計(jì)的一款FPGA開發(fā)板,全面實(shí)現(xiàn)國
    發(fā)表于 10-28 17:47

    盤古50 pro開發(fā)板

    盤古50Pro開發(fā)板紫光同創(chuàng)PG2L50H)采用核心+底板的結(jié)構(gòu),核心由FPGA+2顆DDR3+Flash+電源及復(fù)位構(gòu)成,承擔(dān)FPG
    發(fā)表于 10-28 17:38

    盤古50K開發(fā)板

    盤古50K開發(fā)板紫光同創(chuàng)Logos系列PGL50H關(guān)鍵特性評估)采用核心+擴(kuò)展板的結(jié)構(gòu),并
    發(fā)表于 10-28 17:34