chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如果是多通道輸入數(shù)據(jù),是否依然存在矩陣乘法呢?

FPGA技術(shù)驛站 ? 來源:Lauren的FPGA ? 作者:Lauren的FPGA ? 2021-03-12 14:58 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在之前的文章中(卷積神經(jīng)網(wǎng)絡(luò)中為什么會有矩陣乘法?),我們提到的情形是只有一個通道的輸入數(shù)據(jù),相應(yīng)的,也就只有一個與之對應(yīng)的Kernel。如果是多通道輸入數(shù)據(jù),是否依然存在矩陣乘法呢?我們看下面的例子。

在這個例子中,有3個輸入通道(RGB),每個通道有與之對應(yīng)的Kernel,此時的卷積運(yùn)算并沒有本質(zhì)的變化,就每個通道而言,仍然是二維濾波器。將每個通道的輸出結(jié)果對應(yīng)元素相加即為多通道情形下的卷積結(jié)果。這里可以設(shè)置偏置(Bias)。圖中的偏置值為1。此時,輸入為多通道,輸出為單通道。

進(jìn)一步擴(kuò)展,如果每個通道有多個與之對應(yīng)的Kernel,會是什么情形呢?如下圖所示。圖中,每個通道有4個Kernel。從而,最終輸出有4個通道。輸出每個通道的計(jì)算方式與上圖保持一致。

基于以上兩圖,我們不難得出如下結(jié)論:

輸入通道與Kernel通道保持一致,例如上圖中有3個輸入通道和3個Kernel通道。

輸出通道個數(shù)與每個Kernel通道內(nèi)的濾波器個數(shù)一致,例如上圖中每個Kernel通道內(nèi)有4個濾波器,故輸出通道個數(shù)為4。

每個輸出通道所包含的元素個數(shù)與滑窗個數(shù)一致。這再次證明多通道本質(zhì)上與單通道的卷積運(yùn)算是一致的。

現(xiàn)在,我們對輸入通道數(shù)據(jù)進(jìn)行重組,如下圖所示方式。取出每個通道滑窗內(nèi)的數(shù)據(jù),排成一列,最終構(gòu)成一個矩陣。

緊接著,將每個通道對應(yīng)的Kernel也進(jìn)行重組,如下圖所示方式。最終形成Kernel矩陣。與輸入通道數(shù)據(jù)重組不同的是這里將Kernel系數(shù)按行排列,每個Kernel通道內(nèi)濾波器的個數(shù)決定了行數(shù)。

至此,輸入數(shù)據(jù)和Kernel系數(shù)都被重組為矩陣,重組的目的就是為了滿足矩陣運(yùn)算的需求,這樣就可以按照矩陣乘法計(jì)算卷積運(yùn)算了。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 濾波器
    +關(guān)注

    關(guān)注

    162

    文章

    8133

    瀏覽量

    181928
  • 神經(jīng)網(wǎng)絡(luò)

    關(guān)注

    42

    文章

    4814

    瀏覽量

    103486
  • 矩陣
    +關(guān)注

    關(guān)注

    1

    文章

    434

    瀏覽量

    35216

原文標(biāo)題:再談卷積神經(jīng)網(wǎng)絡(luò)中為什么會有矩陣乘法

文章出處:【微信號:Lauren_FPGA,微信公眾號:FPGA技術(shù)驛站】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    STM32通道FFT運(yùn)算異常的原因?怎么解決?

    CMSIS-DSP使用多次FFT時,是否需特別注意堆?;蚓彺娴姆峙浞绞?? 是否有推薦的通道FFT結(jié)構(gòu)優(yōu)化方式(如分時處理、DMA雙緩沖配合FFT流水線等)?
    發(fā)表于 06-19 06:27

    TXB0108輸入數(shù)據(jù)為100Mbps時會存在什么問題?

    TXB0108在Vcca=2.5V,Vccb=3.3V的情況下允許的最大數(shù)據(jù)數(shù)率為100Mbps,如果是100Mbps時每個bit理論的最大pulse duration才10ns,但是datasheet要求是最小為10ns,這個如何達(dá)到?或者
    發(fā)表于 02-11 07:57

    THS1209掃描工作模式下,如果在第一個CONV_CLK周期進(jìn)行讀操作,讀出的數(shù)據(jù)雖然無效,但是否是允許的?

    1、數(shù)據(jù)手冊第16頁給出的雙通道掃描模式的時序圖中,READ信號是芯片內(nèi)部產(chǎn)生的信號還是外部施加的信號?如果是內(nèi)部產(chǎn)生的,第19管腳的/RD信號需要施加怎樣的信號?按照說明,數(shù)據(jù)是在
    發(fā)表于 02-10 08:36

    THS1209如果在第一個CONV_CLK 周期進(jìn)行讀操作,讀出的數(shù)據(jù)雖然無效,但是否是允許的?

    1、數(shù)據(jù)手冊第16頁給出的雙通道掃描模式的時序圖中,READ信號是芯片內(nèi)部產(chǎn)生的信號還是外部施加的信號?如果是內(nèi)部產(chǎn)生的,第19管腳的/RD信號需要施加怎樣的信號?按照說明,數(shù)據(jù)是在
    發(fā)表于 02-05 07:45

    用ADS1248系列adc做通道RTD的采樣,如果安裝推薦電路使用方法Rbias電阻是否可以共用?

    我想請問任何用ADS1248 系列adc做通道RTD 的采樣, 如果安裝推薦電路使用方法Rbias電阻是否可以共用?
    發(fā)表于 02-05 06:20

    DAC8728通道輸出數(shù)據(jù),不能保持上一個數(shù)據(jù)嗎?

    比如我給0通道數(shù)據(jù)的時候,此時其他通道是置零的嗎?不能保持上一個數(shù)據(jù)嗎? 現(xiàn)在通道輸出的正
    發(fā)表于 01-13 07:07

    ADS1118如果通道同時采樣時就是兩個通道亂跳 ,數(shù)據(jù)是對的,但是通道不對應(yīng)怎么辦

    有個問題就是單通道采樣是好的 但是如果通道同時采樣時就是兩個通道亂跳 ,數(shù)據(jù)是對的,但是通道
    發(fā)表于 01-10 06:50

    ADS1247模擬電源是否必須為雙電源(+-2.5)供電,參考電源是否也必須是雙電源(+-2.5)供電?

    如果是單端供電,如何能夠輸出負(fù)數(shù)字信號?是否參考電源與輸入信號極性也必須一致? 另外,ADS1248要求模擬電源必須大于參考電源嗎?
    發(fā)表于 12-17 06:28

    ADS8684的4個輸入通道存在一個1V的直流偏置,怎么解決?

    我們設(shè)計(jì)的硬件上,ADS8684的4個輸入通道存在一個1V的直流偏置, 如果把4個輸入通道的串聯(lián)電阻R632~R635都卸掉,那么8684輸入
    發(fā)表于 12-16 08:22

    片ADS1298采用哪種方式連接(級聯(lián)或者菊花鏈)?

    我們現(xiàn)在有個需求就是使用ADS1298片級聯(lián)的方式 實(shí)現(xiàn)32通道的單極性輸入,以滿足腦電圖等超過8通道的16、24、32導(dǎo)聯(lián)方式的連接,現(xiàn)在我們這邊
    發(fā)表于 12-13 06:21

    使用ads131a04進(jìn)行模擬數(shù)據(jù)采集,四通道同時采集時,通道四的數(shù)據(jù)存在問題如何解決?

    我們的產(chǎn)品使用ads131a04進(jìn)行模擬數(shù)據(jù)采集,測試發(fā)現(xiàn)四通道同時采集時,通道四的數(shù)據(jù)存在問題。當(dāng)
    發(fā)表于 11-18 07:25

    求助,LMX2572LP參考時鐘路徑中的乘法器MULT的輸入頻率范圍問題求解

    在lmx2572LP的參考時鐘輸入路徑中,有一個乘法器MULT,其輸入頻率范圍在手冊中描述為10Mhz~40MHz。當(dāng)我在TICS Pro軟件中進(jìn)行配置時,這個乘法器提示我“Maxi
    發(fā)表于 11-08 11:36

    OPA1622處于關(guān)斷模式下,此時輸入引腳依然存在前一級的音頻信號輸入,這樣會對前一級IC存在什么影響?

    OPA1622處于關(guān)斷模式下,此時輸入引腳依然存在前一級的音頻信號輸入,這樣會對前一級IC存在什么影響
    發(fā)表于 10-25 07:49

    通道高壓數(shù)字輸入模塊的空間節(jié)省設(shè)計(jì)技術(shù)

    電子發(fā)燒友網(wǎng)站提供《通道高壓數(shù)字輸入模塊的空間節(jié)省設(shè)計(jì)技術(shù).pdf》資料免費(fèi)下載
    發(fā)表于 09-26 10:10 ?0次下載
    <b class='flag-5'>多</b><b class='flag-5'>通道</b>高壓數(shù)字<b class='flag-5'>輸入</b>模塊的空間節(jié)省設(shè)計(jì)技術(shù)