chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

將大多數(shù)信號鏈中的單端信號轉(zhuǎn)換為差分信號分析

FPGA之家 ? 來源:CSDN ? 作者:小青菜哥哥 ? 2021-04-04 11:36 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

目前很多應用都需要用到差分信號,包括驅(qū)動高速模數(shù)轉(zhuǎn)換器(ADC)、通過雙絞線電纜傳輸信號、調(diào)理高保真音頻信號等。由于差分信號在特定電源電壓下可以提供較大信號幅度,提高了對共模噪聲的抑制能力,降低了二次諧波失真,因而實現(xiàn)了更高的信噪比。由于這一需求,我們需要將大多數(shù)信號鏈中的單端信號轉(zhuǎn)換為差分信號。

目前的單端轉(zhuǎn)差分電路一般分為3種:

第1種是非平衡變壓器電路,主要器件為一個變壓器,如圖1所示。

13ed80a0-8ecb-11eb-8b86-12bb97331649.png

圖1:非平衡變壓器耦合

第2種是差分放大器電路,主要器件為一個差分放大器芯片,如圖2所示。

14a2cf1e-8ecb-11eb-8b86-12bb97331649.png

圖2:差分放大器耦合

第3種是平衡變壓器耦合,主要器件為一個差分放大器芯片和一個變壓器,如圖3所示。

1504e53c-8ecb-11eb-8b86-12bb97331649.png

圖3:平衡變壓器耦合

這3種單端轉(zhuǎn)差分電路的優(yōu)缺點暫且不提,有興趣的朋友可自行去查資料。就小青菜哥哥所從事的脈沖信號采集工作而言,差分放大器電路是使用最適合、最廣泛的方案。接下來小青菜哥哥就以ADI公司的單端轉(zhuǎn)差分芯片ADA4927介紹一下差分放大器的設計步驟,這些設計步驟同樣適用于其它類型差分芯片。

術語定義,如圖4所示:

15550378-8ecb-11eb-8b86-12bb97331649.png

圖4:電路術語定義

差分電壓

輸出差分電壓定義為:

15b686de-8ecb-11eb-8b86-12bb97331649.png

輸入差分電壓定義為:

15eabbb6-8ecb-11eb-8b86-12bb97331649.png

共模電壓

該電壓一般由ADC提供即可,其大小可表示為:

1630455a-8ecb-11eb-8b86-12bb97331649.png

差分增益

如果同相、反相端的輸入電阻RG和反饋電阻RF相等,則有上述電路的差分增益為:

169d37e6-8ecb-11eb-8b86-12bb97331649.png

輸入阻抗

輸入阻抗取決于差分放大器是由單端信號源驅(qū)動,還是由差分信號源驅(qū)動,對于差分輸入信號(圖5),兩個輸入端(+DIN和-DIN)之間的輸入阻抗(RIN,dm)為:

16d3c6da-8ecb-11eb-8b86-12bb97331649.png

1709fd86-8ecb-11eb-8b86-12bb97331649.png

圖5:差分輸入阻抗

對于本篇的主題,即單端輸入信號(圖6),輸入阻抗(RIN,SE)為:

179312b0-8ecb-11eb-8b86-12bb97331649.png

17dc14c4-8ecb-11eb-8b86-12bb97331649.png

圖6:單端輸入阻抗

接下來我們看看如何將單端輸入信號適當?shù)亩私拥讲罘址糯笮酒珹DA4927,設置的增益為1,RF=348Ω,RG=348Ω。通過端接輸入電壓為1VPP、源電阻為50Ω的輸入源為例來說明操作步驟:

1,輸入阻抗根據(jù)以下公式計算(圖7):

182a2f4c-8ecb-11eb-8b86-12bb97331649.png

1871783e-8ecb-11eb-8b86-12bb97331649.png

圖7:計算單端輸入阻抗RIN

2,為了與50Ω源阻抗匹配(圖8),計算端接電阻RT時使用RT||464Ω=50Ω。最接近的RT標準阻值為56.2Ω。

18c57dc6-8ecb-11eb-8b86-12bb97331649.png

圖8:添加端接電阻RT

3,圖8表明,由于添加了端接電阻RT,現(xiàn)在上反饋環(huán)路中的有效RG大于下環(huán)路中的RG。為了補償增益電阻的不平衡性,需要在下環(huán)路添加一個校正電阻RTS,并使其與下環(huán)路的RG串聯(lián)。RTS是源電阻RS和端接電阻RT的戴維南等效電路(圖9),等于RS||RT。

1909413c-8ecb-11eb-8b86-12bb97331649.png

圖9:戴維南等效電路

RTS=RTH=RS||RT=26.5Ω(取標準電阻26.7Ω)。這里我們需要注意,從戴維南等效電路可以看出,等效輸入電壓VTH大于1VPP。經(jīng)過調(diào)整后的電路如下圖10所示:

1920125e-8ecb-11eb-8b86-12bb97331649.png

圖10:戴維南等效值和匹配增益電阻

到現(xiàn)在為止,電路基本設計完成了。通過上述幾個步驟,我們確定了信號等效輸入阻抗為50Ω,上下反饋環(huán)路也保持平衡。但是還有兩個個問題:

1) 兩個環(huán)路中的等效RG值均變大了(加入了RTS),這導致我們需要的增益略小于1。

2) 由于RT=56.2Ω,而不是50Ω,所以等效輸入電壓VTH的值要略大約1VPP,而我們設計的輸入范圍是1VPP。

這兩點對輸入電壓幅度的影響剛好相反,對于反饋環(huán)路中的大電阻值(~1kΩ),影響相互抵消。也就是說通過這樣的設計后,輸入信號幅度變大了,但是增益變小了,所以對輸出信號幅度無影響。但是對于小阻值的RF或RG或高增益來說,減小的閉環(huán)增益不能通過增加的VTH完全消除,必須通過接下來的第4步來解決:

4,在本例中,期望的差分輸出是1VPP,因為端接的輸入信號是1VPP,閉環(huán)增益是1。然而實際的差分輸出電壓等于1.06VPP*348/(348+26.7)=0.984VPP。為了獲得期望的1VPP輸出電壓,可以通過增加RF來實現(xiàn)最終的增益調(diào)整,而不需要更改任何輸入電路。RF計算公式如下:

195efd16-8ecb-11eb-8b86-12bb97331649.png

選擇RF為標準電阻357Ω可提供1.01VPP的差分輸出電壓。最終電路如下圖11所示:

199e0b5a-8ecb-11eb-8b86-12bb97331649.png

圖11:端接的單端轉(zhuǎn)差分電路,G=1

原文標題:ADC單端轉(zhuǎn)差分電路分析

文章出處:【微信公眾號:FPGA之家】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

責任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電路
    +關注

    關注

    173

    文章

    6058

    瀏覽量

    176949
  • adc
    adc
    +關注

    關注

    100

    文章

    6863

    瀏覽量

    552619

原文標題:ADC單端轉(zhuǎn)差分電路分析

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    分信號轉(zhuǎn)換成單信號需要哪些元件?

    分信號轉(zhuǎn)換為信號的核心目標是提取
    發(fā)表于 08-14 09:10

    分信號信號接線時要注意什么?

    本文介紹了輸出信號分信號的設備與采集設備之間應該怎樣接線。
    的頭像 發(fā)表于 06-17 15:50 ?1121次閱讀
    <b class='flag-5'>差</b><b class='flag-5'>分信號</b>與<b class='flag-5'>單</b><b class='flag-5'>端</b><b class='flag-5'>信號</b>接線時要注意什么?

    小白必看!信號分信號的區(qū)別是什么?

    信號分信號的主要區(qū)別在于信號傳輸方式、抗干擾能力、適用場景等方面。 ?
    的頭像 發(fā)表于 04-15 16:23 ?853次閱讀
    小白必看!<b class='flag-5'>單</b><b class='flag-5'>端</b><b class='flag-5'>信號</b>和<b class='flag-5'>差</b><b class='flag-5'>分信號</b>的區(qū)別是什么?

    在ADS5407的外圍電路設計,其分信號輸入所需要的轉(zhuǎn)分信號有專用芯片嗎?

    在ADS5407的外圍電路設計,其分信號輸入所需要的轉(zhuǎn)
    發(fā)表于 01-17 08:08

    SDI輸入信號轉(zhuǎn)成分信號輸出的芯片嗎?

    如題,請教各位工程師,有SDI輸入信號轉(zhuǎn)成分信號輸出的芯片可以推薦嗎?感謝!
    發(fā)表于 01-07 07:46

    分信號與共模信號的比較

    來傳輸信息的信號形式。在分信號傳輸信號的邏輯“1”和“0”分別由兩個信號線上的電壓
    的頭像 發(fā)表于 12-26 09:20 ?1629次閱讀

    分信號在音頻設備的實現(xiàn)

    分信號的基本原理是利用兩個導線傳輸信號,這兩個導線被稱為分對。信號在這兩個導線上以相反的極性傳輸,這樣即使存在外部噪聲,由于它們在兩個
    的頭像 發(fā)表于 12-26 09:19 ?2014次閱讀

    分信號信號完整性的影響

    分信號傳輸利用兩個導體(通常稱為分對)來傳輸信號,這兩個導體上的電壓表示信號的邏輯狀態(tài)。例如,在數(shù)字電路
    的頭像 發(fā)表于 12-25 18:21 ?1522次閱讀

    分信號在嵌入式系統(tǒng)的應用

    分信號在嵌入式系統(tǒng)的應用十分廣泛,特別是在需要長距離傳輸、高抗干擾性以及多設備連接的場景。以下是對
    的頭像 發(fā)表于 12-25 18:13 ?1286次閱讀

    分信號線的選擇與處理

    分信號線的選擇與處理對于確保高速通信系統(tǒng)的穩(wěn)定性和可靠性至關重要。以下是對分信號線選擇與處理的介紹: 一、
    的頭像 發(fā)表于 12-25 18:05 ?1950次閱讀

    分信號的優(yōu)點和缺點

    分信號的優(yōu)點和缺點 在現(xiàn)代電子通信領域,信號的傳輸質(zhì)量和可靠性至關重要。分信號作為一種有效的信號
    的頭像 發(fā)表于 12-25 17:23 ?1839次閱讀

    分信號傳輸的噪聲抑制

    在高速通信和電子系統(tǒng)信號的完整性對于系統(tǒng)性能至關重要。分信號傳輸作為一種有效的信號傳輸方式,因其出色的噪聲抑制能力而受到青睞。
    的頭像 發(fā)表于 12-25 17:21 ?1452次閱讀

    ADS1282輸入AINN1與AINP1是否為分信號,是否信號轉(zhuǎn)為分信號進行模數(shù)轉(zhuǎn)換?

    ADS1282輸入AINN1與AINP1是否為分信號,是否信號轉(zhuǎn)為
    發(fā)表于 11-21 08:29

    ADS8166/7/8輸入為8個0-4.096V信號,能否通過MUX與ADC插入圖示電路信號轉(zhuǎn)換為分,提高電路性能?

    ADS8166/7/8在應用,輸入為8個0-4.096V信號,能否通過在MUX與ADC之間插入圖示電路
    發(fā)表于 11-21 07:27

    分信號的阻抗匹配

    隨著近幾年來對速率的要求快速提高,串行總線由于有更好的抗干擾性和更少的信號線、更高的數(shù)據(jù)率而受到眾多設計者的青睞。而串行總線又尤以分信號的方式最多,
    的頭像 發(fā)表于 10-31 08:06 ?2234次閱讀
    <b class='flag-5'>差</b><b class='flag-5'>分信號</b>的阻抗匹配